專利名稱:應(yīng)用在平面顯示器的掃描驅(qū)動(dòng)電路的制作方法
技術(shù)領(lǐng)域:
本發(fā)明是一種掃描驅(qū)動(dòng)電路,尤指應(yīng)用在平面顯示器上的掃描驅(qū)動(dòng)電路。
另外,因?yàn)槊姘宄叽缭絹?lái)越大,單邊的掃描驅(qū)動(dòng)電路已無(wú)法提供足夠的驅(qū)動(dòng)能力,因此,雙邊的掃描驅(qū)動(dòng)電路架構(gòu)便開(kāi)展出來(lái)了。請(qǐng)參見(jiàn)
圖1,它是具有雙邊掃描驅(qū)動(dòng)電路的液晶顯示器面板構(gòu)造的示意圖,主要是在主矩陣10的兩側(cè)各設(shè)置一個(gè)垂直掃描驅(qū)動(dòng)電路11,用于分別從兩側(cè)輸入驅(qū)動(dòng)信號(hào)來(lái)啟動(dòng)同一掃描信號(hào)線上的多個(gè)薄膜晶體管。垂直掃描驅(qū)動(dòng)電路11分別由多個(gè)子電路111連接構(gòu)成,而每個(gè)子電路111主要包含移位寄存器1111、緩沖電路1112以及靜電放電(簡(jiǎn)稱ESD)保護(hù)電路1113。其中移位寄存器1111受時(shí)鐘脈沖信號(hào)的控制而發(fā)出驅(qū)動(dòng)信號(hào),而緩沖電路1112則用于將所接收的驅(qū)動(dòng)信號(hào)加大功率后啟動(dòng)同一掃描信號(hào)線上的所有薄膜晶體管。靜電放電(ESD)保護(hù)電路用于保護(hù)電路不受靜電放電所造成的破壞。
從圖中可清楚看出,后級(jí)子電路中的移位寄存器1111是受前一級(jí)子電路中的緩沖電路1112所輸出驅(qū)動(dòng)信號(hào)的推動(dòng),所以當(dāng)主矩陣10中兩相鄰掃描線因制作缺陷而產(chǎn)生短路情況時(shí),緩沖電路1112需要推動(dòng)比原先數(shù)目多一倍的薄膜晶體管,因此極可能導(dǎo)致驅(qū)動(dòng)力不足而無(wú)法順利推動(dòng)后級(jí)的移位寄存器1111。因此,垂直掃描驅(qū)動(dòng)電路所進(jìn)行的依序啟動(dòng)各掃描線的動(dòng)作將產(chǎn)生中斷而無(wú)法繼續(xù),導(dǎo)致顯示器無(wú)法正常運(yùn)行,而如何改善此缺點(diǎn)是開(kāi)發(fā)本發(fā)明的主要目的。
根據(jù)上述構(gòu)想,在本發(fā)明所述的掃描驅(qū)動(dòng)電路中,該第一子電路包含移位寄存器,在接收該驅(qū)動(dòng)信號(hào)并根據(jù)時(shí)鐘脈沖信號(hào)的控制經(jīng)該特定時(shí)間后再發(fā)出該驅(qū)動(dòng)信號(hào);以及緩沖電路,電連接在該移位寄存器、該主矩陣與該第二子電路,用于將所接收的驅(qū)動(dòng)信號(hào)加大功率后分別從該第一輸出端與該第二輸出端輸出至該主矩陣與該第二子電路。
根據(jù)上述構(gòu)想,在本發(fā)明所述的掃描驅(qū)動(dòng)電路中,該第一子電路還包含靜電放電保護(hù)電路,電連接在該緩沖電路的第一輸出端,用于避免整體電路受靜電放電所造成的破壞。
根據(jù)上述構(gòu)想,在本發(fā)明所述的掃描驅(qū)動(dòng)電路中,該緩沖電路是由多個(gè)非門串接構(gòu)成。
根據(jù)上述構(gòu)想,在本發(fā)明所述的掃描驅(qū)動(dòng)電路中,該緩沖電路的該第一輸出端與該第二輸出端之間串接至少一個(gè)非門。
根據(jù)上述構(gòu)想,在本發(fā)明所述的掃描驅(qū)動(dòng)電路中,該非門為NMOS非門、CMOS非門或PMOS非門之一。
根據(jù)上述構(gòu)想,在本發(fā)明所述的掃描驅(qū)動(dòng)電路中,該第二子電路包含移位寄存器,電連接在該第一子電路的該第二輸出端,用于接收該第一子電路的該第二輸出端輸出的該驅(qū)動(dòng)信號(hào)并根據(jù)時(shí)鐘脈沖信號(hào)的控制經(jīng)該特定時(shí)間后再發(fā)出該驅(qū)動(dòng)信號(hào);以及緩沖電路,電連接在該移位寄存器、該主矩陣與該第二子電路,用于將所接收的驅(qū)動(dòng)信號(hào)加大功率后從該第一輸出端輸出至該主矩陣的該第二掃描線。
根據(jù)上述構(gòu)想,在本發(fā)明所述的掃描驅(qū)動(dòng)電路中,該第二子電路還包含靜電放電保護(hù)電路,電連接在該緩沖電路的第一輸出端,用于避免整體電路受靜電放電所造成的破壞。
根據(jù)上述構(gòu)想,在本發(fā)明所述的掃描驅(qū)動(dòng)電路中,該緩沖電路是由多個(gè)非門串接構(gòu)成。
根據(jù)上述構(gòu)想,在本發(fā)明所述的掃描驅(qū)動(dòng)電路中,該非門為NMOS非門、CMOS非門或PMOS非門之一。
圖2是本發(fā)明的一個(gè)較佳實(shí)施例電路方框示意圖。
圖3是本發(fā)明的實(shí)施例中該緩沖電路的內(nèi)部電路示意圖。
圖4是PMOS非門的電路示意圖。
請(qǐng)參見(jiàn)圖2,表示本發(fā)明為改善上述常規(guī)電路的缺點(diǎn)所發(fā)展出來(lái)的一個(gè)較佳實(shí)施例電路的方框示意圖,圖中僅繪出單邊的掃描驅(qū)動(dòng)電路構(gòu)造,另一邊的掃描驅(qū)動(dòng)電路的構(gòu)造并無(wú)不同,故在本圖中省略。本發(fā)明的掃描驅(qū)動(dòng)電路是由多個(gè)子電路21構(gòu)成,每個(gè)子電路21主要包含三個(gè)構(gòu)件,其中移位寄存器211接收并閂鎖住驅(qū)動(dòng)信號(hào),通過(guò)時(shí)鐘脈沖信號(hào)CKV1、CKV2與CKV3的控制經(jīng)特定時(shí)間后再發(fā)出該驅(qū)動(dòng)信號(hào)至緩沖電路212,緩沖電路212將所接收的驅(qū)動(dòng)信號(hào)加大功率后分別從該第一輸出端2121與該第二輸出端2122輸出至該主矩陣20與下一級(jí)子電路中的移位寄存器。連接在第一輸出端2121上的靜電放電(ESD)保護(hù)電路213則用于保護(hù)電路不受靜電放電所造成的破壞。
本實(shí)施例的主要特征在于緩沖電路212的第一輸出端2121與該第二輸出端2122間設(shè)有單向?qū)ńM件2123。因此,當(dāng)主矩陣20中相鄰掃描線201產(chǎn)生短路,造成第一輸出端2121所需推動(dòng)的負(fù)載增大時(shí),并不會(huì)影響第二輸出端2122所輸出驅(qū)動(dòng)信號(hào)的驅(qū)動(dòng)能力,因此不會(huì)產(chǎn)生公知手段中因驅(qū)動(dòng)力不足而無(wú)法順利推動(dòng)后級(jí)移位寄存器的缺點(diǎn)。
再請(qǐng)參見(jiàn)圖3,表示本發(fā)明實(shí)施例中該緩沖電路212的內(nèi)部電路示意圖,緩沖電路212主要由多個(gè)非門電路串接構(gòu)成,因此該單向?qū)ńM件2123便直接用一個(gè)或串接多個(gè)非門電路來(lái)實(shí)現(xiàn)。因此,在不需要增設(shè)任何組件的情況下,便可完全避免主矩陣20中相鄰掃描線201產(chǎn)生短路對(duì)兩側(cè)掃描驅(qū)動(dòng)電路可能造成無(wú)法正常作動(dòng)的影響。
該非門可選自NMOS非門、CMOS非門或PMOS非門之一,在目前大尺寸面板大都采用PMOS制作的情形下,使用PMOS非門是最可能的作法。圖4表示PMOS非門的電路示意圖。
綜上所述,本發(fā)明主要在緩沖電路的第一輸出端與該第二輸出端間設(shè)有例如非門電路的單向?qū)ńM件。如此便可完全避免由于主矩陣中相鄰掃描線短路對(duì)兩側(cè)掃描驅(qū)動(dòng)電路可能造成無(wú)法正常作動(dòng)的影響。本發(fā)明技術(shù)可廣泛地應(yīng)用于如液晶顯示器等平面顯示器面板的設(shè)計(jì)制造上,但是由本領(lǐng)域的技術(shù)人員對(duì)本發(fā)明進(jìn)行任何修改或改進(jìn)都不脫離本發(fā)明的權(quán)利要求書(shū)所限定的范圍。
權(quán)利要求
1.一種應(yīng)用在平面顯示器的掃描驅(qū)動(dòng)電路,該平面顯示器包含主矩陣,其特征在于該掃描驅(qū)動(dòng)電路包含第一子電路,用于接收驅(qū)動(dòng)信號(hào),經(jīng)特定時(shí)間后由第一輸出端發(fā)出該驅(qū)動(dòng)信號(hào)至該主矩陣中的第一掃描線;以及第二子電路,電連接在該第一子電路,在接收由該第一子電路的第二輸出端所發(fā)出的該驅(qū)動(dòng)信號(hào)后,再經(jīng)該特定時(shí)間后發(fā)出該驅(qū)動(dòng)信號(hào)至該主矩陣中的第二掃描線,該第一子電路的該第一輸出端與該第二輸出端之間電連接單向?qū)ńM件。
2.根據(jù)權(quán)利要求1所述的掃描驅(qū)動(dòng)電路,其特征在于該第一子電路包含移位寄存器,用于接收該驅(qū)動(dòng)信號(hào)并根據(jù)時(shí)鐘脈沖信號(hào)的控制經(jīng)該特定時(shí)間后再發(fā)出該驅(qū)動(dòng)信號(hào);以及緩沖電路,電連接在該移位寄存器、該主矩陣與該第二子電路,用于將所接收的驅(qū)動(dòng)信號(hào)加大功率后分別從該第一輸出端與該第二輸出端輸出至該主矩陣與該第二子電路。
3.根據(jù)權(quán)利要求2所述的掃描驅(qū)動(dòng)電路,其特征在于該第一子電路還包含靜電放電保護(hù)電路,電連接在該緩沖電路的第一輸出端,用于避免整體電路受靜電放電所造成的破壞。
4.根據(jù)權(quán)利要求2所述的掃描驅(qū)動(dòng)電路,其特征在于該緩沖電路是由多個(gè)非門串接構(gòu)成。
5.根據(jù)權(quán)利要求4所述的掃描驅(qū)動(dòng)電路,其特征在于該緩沖電路的該第一輸出端與該第二輸出端之間串接至少一個(gè)非門。
6.根據(jù)權(quán)利要求5所述的掃描驅(qū)動(dòng)電路,其特征在于該非門為NMOS非門、CMOS非門或PMOS非門之一。
7.根據(jù)權(quán)利要求2所述的掃描驅(qū)動(dòng)電路,其特征在于該第二子電路包含移位寄存器,電連接在該第一子電路的該第二輸出端,用于接收該第一子電路的該第二輸出端輸出的該驅(qū)動(dòng)信號(hào)并根據(jù)時(shí)鐘脈沖信號(hào)的控制經(jīng)該特定時(shí)間后再發(fā)出該驅(qū)動(dòng)信號(hào);以及緩沖電路,電連接在該移位寄存器、該主矩陣與該第二子電路,用于將所接收的驅(qū)動(dòng)信號(hào)加大功率后從該第一輸出端輸出至該主矩陣的該第二掃描線。
8.根據(jù)權(quán)利要求7所述的掃描驅(qū)動(dòng)電路,其特征在于該第二子電路還包含靜電放電保護(hù)電路,電連接在該緩沖電路的第一輸出端,用于避免整體電路受靜電放電所造成的破壞。
9.根據(jù)權(quán)利要求7所述的掃描驅(qū)動(dòng)電路,其特征在于該緩沖電路是由多個(gè)非門串接構(gòu)成。
10.根據(jù)權(quán)利要求9所述的掃描驅(qū)動(dòng)電路,其特征在于該非門為NMOS非門、CMOS非門或PMOS非門之一。
全文摘要
本發(fā)明是應(yīng)用在平面顯示器上的一種掃描驅(qū)動(dòng)電路,該平面顯示器包含主矩陣,而該掃描驅(qū)動(dòng)電路包含第一子電路,用于接收驅(qū)動(dòng)信號(hào),經(jīng)特定時(shí)間后由第一輸出端發(fā)出該驅(qū)動(dòng)信號(hào)至該主矩陣中的第一掃描線;以及第二子電路,電連接在該第一子電路,在接收由該第一子電路的第二輸出端所發(fā)出的該驅(qū)動(dòng)信號(hào)后,再經(jīng)該特定時(shí)間后發(fā)出該驅(qū)動(dòng)信號(hào)至該主矩陣中的第二掃描線,該第一子電路的該第一輸出端與該第二輸出端之間電連接單向?qū)ńM件。
文檔編號(hào)G09G3/20GK1416109SQ02150669
公開(kāi)日2003年5月7日 申請(qǐng)日期2002年11月18日 優(yōu)先權(quán)日2002年11月18日
發(fā)明者陳志昌, 邱昌明 申請(qǐng)人:統(tǒng)寶光電股份有限公司