国产精品1024永久观看,大尺度欧美暖暖视频在线观看,亚洲宅男精品一区在线观看,欧美日韩一区二区三区视频,2021中文字幕在线观看

  • <option id="fbvk0"></option>
    1. <rt id="fbvk0"><tr id="fbvk0"></tr></rt>
      <center id="fbvk0"><optgroup id="fbvk0"></optgroup></center>
      <center id="fbvk0"></center>

      <li id="fbvk0"><abbr id="fbvk0"><dl id="fbvk0"></dl></abbr></li>

      一種電源待機(jī)控制系統(tǒng)及液晶電視的制作方法

      文檔序號:2566012閱讀:199來源:國知局
      專利名稱:一種電源待機(jī)控制系統(tǒng)及液晶電視的制作方法
      技術(shù)領(lǐng)域
      本實用新型屬于電視機(jī)領(lǐng)域,尤其涉及一種電源待機(jī)控制系統(tǒng)及液晶電視。
      背景技術(shù)
      在現(xiàn)有的電源待機(jī)控制系統(tǒng)中,當(dāng)需要執(zhí)行待機(jī)指令操作時,通常由待機(jī)
      CPU發(fā)出待機(jī)指令,由待機(jī)CPU讀取電可擦可編程只讀存儲器(Electrically Erasable Programmable Read-Only Memory EEPROM)中的程序,然后再去執(zhí)行待 機(jī)指令,這樣對待機(jī)CPU的硬件要求很高,需要很復(fù)雜的外圍電路,成本較高。

      實用新型內(nèi)容
      本實用新型的目的在于提供一種電源待機(jī)控制系統(tǒng),旨在解決現(xiàn)有的電源 待機(jī)控制系統(tǒng)中待機(jī)指令由待機(jī)CPU發(fā)出導(dǎo)致對待機(jī)CPU的資源要求高從而
      使得成本高的問題。
      本實用新型是這樣實現(xiàn)的, 一種電源待機(jī)控制系統(tǒng),包括電源板、分別與
      所述電源板連接的主CPU和待機(jī)CPU、以及與所述待機(jī)CPU連接的控制板, 還包括開關(guān)管;
      所述開關(guān)管的第一端與所述電源板連接,所述開關(guān)管的第二端與所述主 CPU的電源端連接;
      所述待機(jī)CPU的第一控制端與所述開關(guān)管的控制端連接,根據(jù)所述待機(jī) CPU的第一控制端的電位高低控制所述開關(guān)管的導(dǎo)通;所述待4幾CPU的電源 端與所述電源板連接,所述待機(jī)CPU的第二控制端與所述主CPU的第一控制 端連接;
      所述主CPU的第二控制端與所述電源板連接,根據(jù)所述主CPU的第一控制端的電位高低由所述主CPU的第二控制端發(fā)送待機(jī)指令給所述電源板;
      所述控制板分別與所述待機(jī)CPU的輸入端以及所述主CPU的輸入端連接。 本實用新型的另一目的在于提供一種采用上述電源待機(jī)控制系統(tǒng)的液晶電視。
      本實用新型實施例提供的電源待機(jī)控制系統(tǒng)中主CPU根據(jù)其第一控制端 電位的高低由其第二控制端發(fā)送待機(jī)指令給電源板,節(jié)省了對待機(jī)CPU資源的 要求,降低了成本。


      圖1是本實用新型實施例提供的電源待機(jī)控制系統(tǒng)的結(jié)構(gòu)圖。
      具體實施方式

      為了使本實用新型的目的、技術(shù)方案及優(yōu)點(diǎn)更加清楚明白,
      以下結(jié)合附圖 及實施例,對本實用新型進(jìn)行進(jìn)一步詳細(xì)說明。應(yīng)當(dāng)理解,此處所描述的具體 實施例僅僅用以解釋本實用新型,并不用于限定本實用新型。
      本實用新型實施例提供的電源待機(jī)控制系統(tǒng)采用主CPU發(fā)送待機(jī)指令,節(jié) 省了對待機(jī)CPU資源的要求,降低了成本。
      本實用新型實施例提供的電源待機(jī)控制系統(tǒng)主要應(yīng)用于液晶電視中,其結(jié) 構(gòu)如圖1所示,為了便于說明,僅示出了與本實用新型實施例相關(guān)的部分,詳 述如下。
      電源待機(jī)控制系統(tǒng)包括主CPU1、待機(jī)CPU2、電源板3、控制板4以及 開關(guān)管5;其中,開關(guān)管5的第一端1與電源板3連接,開關(guān)管5的第二端2 與主CPU1連接;待機(jī)CPU2的第一控制端A與開關(guān)管5的控制端3連接,根 據(jù)待機(jī)CPU的第一控制端A的電位高低控制開關(guān)管5的導(dǎo)通;待機(jī)CPU2的 電源端S與電源板3連接,待機(jī)CPU2的第二控制端B與主CPU1的第一控制 端C連接;主CPU1的第二控制端D與電源板3連接;根據(jù)主CPU1的第一控制端C的電位高低由主CPU1的第二控制端D發(fā)送待機(jī)指令給電源板3;控制 板4分別與待機(jī)CPU2的輸入端IN以及主CPUl的輸入端IN連接。
      作為本實用新型的一個實施例,待機(jī)CPU2的第二控制端B與主CPUl的 第一控制端C通過I/O 口連接。
      在本實用新型實施例中,待機(jī)CPU2的輸入端包括待機(jī)CPU2的第一輸入 端IN1和待機(jī)CPU2的第二輸入端IN2,主CPU1的輸入端包括主CPU2的第 一輸入端IN1和主CPU2的第二輸入端IN2,控制板4進(jìn)一步包括鍵控板41 以及遙控板42;其中,鍵控板41的輸出端與待機(jī)CPU2的第一輸入端IN1連 接,還與主CPU1的第一輸入端IN1連接;遙控板42的輸出端與待機(jī)CPU2的 第二輸入端IN2連接,還與主CPU1的第二輸入端IN2連接。
      在本實用新型實施例中,電源待機(jī)控制系統(tǒng)還包括限流電阻Rl以及電 容C1;其中,所述限流電阻R1的一端連接至開關(guān)管5的第一端1,另一端通 過電容Cl接地,還連接至待機(jī)CPU2的第二控制端B。
      作為本實用新型的一個實施例,開關(guān)管5可以為MOS管,也可以為三極 管,還可以為任何電子開關(guān)管。
      為了更進(jìn)一步說明本實用新型,現(xiàn)結(jié)合圖1詳述本實用新型實施例提供的 電源待機(jī)控制系統(tǒng)的工作原理如下,為了便于說明,將電源待機(jī)控制系統(tǒng)的工 作流程分為下述四個步驟
      步驟1:交流開機(jī)、主機(jī)處于開機(jī)狀態(tài)即待機(jī)CPU2將其第一控制端A 的電位置為低電平,主CPU1上電,待機(jī)CPU2的第二控制端B置為高電平, 經(jīng)過時間T后再讀取待機(jī)CPU2的第二控制端B的電平,若B端的電平為低, 則將CPU2的第一控制端A的電位置為低電平,開關(guān)管5導(dǎo)通,主CPU1有電。 主CPU1讀取EEPROM中的程序,主CPU1為開機(jī)狀態(tài),主CPU1將其第一控 制端C的電平置為低電平,同時通過第二控制端D控制電源板3開機(jī)。
      步驟2:交流開機(jī)、主機(jī)處于待機(jī)狀態(tài)'即待機(jī)CPU2將其第一控制端A 的電位置為低電平,主CPU1上電,待機(jī)CPU2的第二控制端B置為高電平,
      6經(jīng)過時間T后再讀取待機(jī)CPU2的第二控制端B的電平,若B端的電平為高, 則將CPU2的第一控制端A的電位置為高電平,開關(guān)管5截止,主CPU1沒電。 主CPU1讀取EEPROM中的程序,主CPU1為待機(jī)狀態(tài),主CPU1將其第一控 制端C的電平置為高電平,同時通過第二控制端D控制電源板3待機(jī)。
      步驟3:交流開機(jī)、主機(jī)從開機(jī)狀態(tài)到待機(jī)這個過程即待機(jī)CPU2將其 第一控制端A的電位置為低電平,主CPU1上電,待機(jī)CPU2的第二控制端B 置為高電平,經(jīng)過時間T后再讀取待機(jī)CPU2的第二控制端B的電平,若B端 的電平為高,則將CPU2的第一控制端A的電位置為高電平,開關(guān)管5截止, 主CPU1沒電;但是主CPU1接收到控制板發(fā)送的待機(jī)指令,則主CPU1將其 第一控制端C的電平置為高電平,同時通過第二控制端D控制電源板3待機(jī)。
      步驟4:交流開機(jī)、主機(jī)從待機(jī)狀態(tài)到開機(jī)這個過程即待機(jī)CPU2將其 第一控制端A的電位置為高電平,主CPU1沒電,待機(jī)CPU2的第二控制端B 置為高電平,當(dāng)主CPU1接收到控制板發(fā)送的開機(jī)指令時,待機(jī)CPU2將其第 一控制端A的電位置為低電平,主CPU1上電,待機(jī)CPU2將其第二控制端B 的電位置為低電平,經(jīng)過時間T后再讀待機(jī)CPU2的第二控制端B的電平,若 B端電位為低電平,則待機(jī)CPU2將其第一控制端A的電位置為低電平,開關(guān) 管5處于常開狀態(tài),主CPU1有電。當(dāng)主CPU1讀到其第一控制端C的電位為 低電平,則主CPU1進(jìn)入開機(jī)狀態(tài),并將其第一控制端C的電位置為低電平, 同時通過其第二控制端D控制電源板3開機(jī)。
      在本實用新型實施例中,待機(jī)CPU2的第二控制端B與主CPU1的第一控 制端C之間通過I/0 口連接;本實用新型中選用OC門,主CPU1以及待機(jī)CPU2 都能控制上述控制端B、 C的電平,且邏輯上不發(fā)生沖突。
      作為本實用新型的一個實施例,待機(jī)后的鍵控開機(jī)做成頻道加減鍵或待機(jī) 鍵喚醒,只需做簡單的A/D轉(zhuǎn)換處理來執(zhí)行指令;待機(jī)后的遙控開機(jī)做成待機(jī) 鍵喚醒,將遙控碼識別后轉(zhuǎn)化成指令給主CPU1執(zhí)行,降低了對待機(jī)CPU2的 硬件要求。在本實用新型實施例中,由主CPU1發(fā)出待機(jī)指令,電源板3提供一路5V 待機(jī)供電給待機(jī)CPU2,通過控制端A、 B、 C三點(diǎn)的電位偏置來控制主CPU1 的工作狀態(tài),可以省去待機(jī)CPU2讀寫EEPROM的程序,省去了很多外圍電 路,降低了對待機(jī)CPU2的硬件要求,只需通過通訊控制的I/O 口來實現(xiàn)待機(jī) 操作,結(jié)構(gòu)簡單、成本低。
      本實用新型實施例提供的電源待機(jī)控制系統(tǒng)中主CPU根據(jù)其第一控制端 電位的高低由其第二控制端發(fā)送待機(jī)指令給電源板,節(jié)省了對待機(jī)CPU資源的 要求,降低了成本。
      以上所述僅為本實用新型的較佳實施例而已,并不用以限制本實用新型, 凡在本實用新型的精神和原則之內(nèi)所作的任何修改、等同替換和改進(jìn)等,均應(yīng) 包含在本實用新型的保護(hù)范圍之內(nèi)。
      權(quán)利要求1、一種電源待機(jī)控制系統(tǒng),包括電源板、分別與所述電源板連接的主CPU和待機(jī)CPU、以及與所述待機(jī)CPU連接的控制板,其特征在于,所述電源待機(jī)控制系統(tǒng)還包括開關(guān)管;所述開關(guān)管的第一端與所述電源板連接,所述開關(guān)管的第二端與所述主CPU的電源端連接;所述待機(jī)CPU的第一控制端與所述開關(guān)管的控制端連接,根據(jù)所述待機(jī)CPU的第一控制端的電位高低控制所述開關(guān)管的導(dǎo)通;所述待機(jī)CPU的電源端與所述電源板連接,所述待機(jī)CPU的第二控制端與所述主CPU的第一控制端連接;所述主CPU的第二控制端與所述電源板連接,根據(jù)所述主CPU的第一控制端的電位高低由所述主CPU的第二控制端發(fā)送待機(jī)指令給所述電源板;所述控制板分別與所述待機(jī)CPU的輸入端以及所述主CPU的輸入端連接。
      2、 如權(quán)利要求1所述的電源待機(jī)控制系統(tǒng),其特征在于,所述開關(guān)管為 MOS管。
      3、 如權(quán)利要求1所述的電源待機(jī)控制系統(tǒng),其特征在于,所述待機(jī)CPU 的輸入端包括待機(jī)CPU的第 一輸入端和待機(jī)CPU的第二輸入端,所述主CPU 的輸入端包括主CPU的第一輸入端和主CPU的第二輸入端,所述控制板進(jìn)一 步包括鍵控板以及遙控板;所述鍵控板的輸出端與所述待機(jī)CPU的第 一輸入端連接,還與所述主CPU 的第一輸入端連接;所述遙控板的輸出端與所迷待機(jī)CPU的第二輸入端連接,還與所述主CPU 的第二輸入端連接。
      4、 如權(quán)利要求1所述的電源待機(jī)控制系統(tǒng),其特征在于,所述電源待機(jī)控制系統(tǒng)還包括限流電阻以及電容;所述限流電阻的一端連接至所述開關(guān)管的第一端,另一端通過所述電容接 地,還連接至所述待沖幾CPU的第二控制端。
      5、 如權(quán)利要求1所述的電源待機(jī)控制系統(tǒng),其特征在于,所述待機(jī)CPU 的第二控制端與所述主CPU的第一控制端通過I/O 口連接。
      6、 一種液晶電視,其特征在于,所述液晶電視包括權(quán)利要求l-5任一項所 述的電源待機(jī)控制系統(tǒng)。
      專利摘要本實用新型適用于電視機(jī)領(lǐng)域,提供了一種電源待機(jī)控制系統(tǒng)及液晶電視,電源待機(jī)控制系統(tǒng)包括主CPU、待機(jī)CPU、電源板、控制板以及開關(guān)管;開關(guān)管的第一端與電源板連接,開關(guān)管的第二端與主CPU連接;待機(jī)CPU的第一控制端與開關(guān)管的控制端連接,待機(jī)CPU的電源端與電源板連接,待機(jī)CPU的第二控制端與主CPU的第一控制端連接;主CPU的第二控制端與電源板連接;控制板分別與待機(jī)CPU的輸入端以及主CPU的輸入端連接。本實用新型提供的電源待機(jī)控制系統(tǒng)中主CPU根據(jù)其第一控制端電位的高低由其第二控制端發(fā)送待機(jī)指令給電源板,節(jié)省了對待機(jī)CPU資源的要求,降低了成本。
      文檔編號G09G3/36GK201345697SQ200820235559
      公開日2009年11月11日 申請日期2008年12月24日 優(yōu)先權(quán)日2008年12月24日
      發(fā)明者力 張 申請人:深圳創(chuàng)維-Rgb電子有限公司
      網(wǎng)友詢問留言 已有0條留言
      • 還沒有人留言評論。精彩留言會獲得點(diǎn)贊!
      1