国产精品1024永久观看,大尺度欧美暖暖视频在线观看,亚洲宅男精品一区在线观看,欧美日韩一区二区三区视频,2021中文字幕在线观看

  • <option id="fbvk0"></option>
    1. <rt id="fbvk0"><tr id="fbvk0"></tr></rt>
      <center id="fbvk0"><optgroup id="fbvk0"></optgroup></center>
      <center id="fbvk0"></center>

      <li id="fbvk0"><abbr id="fbvk0"><dl id="fbvk0"></dl></abbr></li>

      移位寄存器及利用它的柵極驅(qū)動電路的制作方法

      文檔序號:2626013閱讀:403來源:國知局
      專利名稱:移位寄存器及利用它的柵極驅(qū)動電路的制作方法
      技術(shù)領(lǐng)域
      本發(fā)明涉及一種移位寄存器及利用它的顯示裝置的柵極驅(qū)動電路,更為詳細地,涉及一種能夠?qū)?yīng)于顯示裝置的屏幕上下翻轉(zhuǎn)的情況而調(diào)節(jié)掃描方向的移位寄存器及利用該移位寄存器的顯示裝置的柵極驅(qū)動電路。
      背景技術(shù)
      最近,適用于便攜式終端的顯示裝置有時需要根據(jù)使用者的意愿而反轉(zhuǎn)顯示顯示屏幕的位置即上下左右。此時,需要將顯示裝置的柵極驅(qū)動電路設(shè)計成改變掃描方向而輸出的結(jié)構(gòu)。以往的移位寄存器如韓國發(fā)明專利10-1020627號包括多個薄膜晶體管。圖1是顯示以往的能夠調(diào)節(jié)掃描方向的移位寄存器之間的連接關(guān)系的柵極驅(qū)動電路方框圖。圖2是顯示圖1中用方框顯示的以往移位寄存器的一個示例的詳細電路圖。參照圖2,以往的移位寄存器包括:用于接收需要移位的輸入信號的輸入部1、用于改善輸出端的斷開特性的反相器部2、用于向柵極線輸出掃描輸入信號的輸出部3及復(fù)位部4。所述輸入部I接收脈沖輸入信號并將該信號傳遞到P節(jié)點(升壓節(jié)點)上,所述反相器部2使從輸入部傳遞到P節(jié)點的信號反相后向X節(jié)點輸出反相信號。但是,以往的移位寄存器由于構(gòu)成反相器部2的TFT (Tb)通過偏壓(Vbias)始終保持接通(Turn on)狀態(tài),因此使X節(jié)點的電壓反相為與P節(jié)點的電壓相反的電壓有一定的局限性。于是,為了補償不足的TFT驅(qū)動能力,并確??煽啃?,以往的反相器在具有TFT(Tb、Tc)的基礎(chǔ)上進一步具有兩個TFT (TD、T1),從而由四個TFT構(gòu)成,并增加LVGL信號而提高
      可靠性。如此,以往的移位寄存器需要設(shè)置有用于改善斷開特性的多個薄膜晶體管及附加電平的信號線。這將導致面板的死區(qū)(dead space)變寬的問題和需要修正驅(qū)動IC的問題。進一步,最近的柵極驅(qū)動電路的移位寄存器進一步設(shè)置有根據(jù)顯示屏幕的旋轉(zhuǎn)改變對柵極線的信號施加順序的雙向驅(qū)動功能。為此,如圖1和圖2所示,以往的移位寄存器需要由四個薄膜晶體管(Tb、Tbr、Tf、Tfr)構(gòu)成的掃描方向調(diào)節(jié)部50。如此,隨著為了改變對柵極線的信號施加順序而增加晶體管的數(shù)量,在以往的移位寄存器中,上述以往的問題更加嚴重。

      發(fā)明內(nèi)容
      本發(fā)明的目的是提供一種移位寄存器及利用它的柵極驅(qū)動電路(Shift Registerand Gate Driving Circuit Using the Same),該移位寄存器及利用它的柵極驅(qū)動電路通過與時鐘信號的耦合控制反相器部,從而具有優(yōu)異的工作可靠性。
      本發(fā)明的另一目的是提供一種移位寄存器及利用它的柵極驅(qū)動電路,該移位寄存器及利用它的柵極驅(qū)動電路具有只改變輸入部和復(fù)位部的信號連接狀態(tài),無需增加TFT也能夠?qū)崿F(xiàn)雙向掃描及復(fù)位的輸入部。本發(fā)明的另一目的是提供一種能夠最大限度地降低TFT的變劣的移位寄存器及利用它的柵極驅(qū)動電路。本發(fā)明的另一目的是提供一種能夠從驅(qū)動開始即穩(wěn)定的移位寄存器及利用它的柵極驅(qū)動電路。本發(fā)明的上述目的及其它目的,通過本發(fā)明的移位寄存器及利用它的柵極驅(qū)動電路均能實現(xiàn)。本發(fā)明的柵極驅(qū)動電路包括多個移位寄存器,為了向顯示裝置的多個柵極線供給掃描信號,依次連接在各柵極線。本發(fā)明的優(yōu)選實施例的移位寄存器的特征在于,包括:輸入部,通過所述移位寄存器的前端或后端的移位寄存器的輸出信號,將具有柵極高電壓(VGH)或柵極低電壓(VGL)的方向輸入信號輸出于第一節(jié)點;反相器部,連接于所述第一節(jié)點以產(chǎn)生對所述第一節(jié)點的信號的反相信號并向第二節(jié)點輸出;及輸出部,由連接于所述第一節(jié)點且通過所述第一節(jié)點的信號激活輸出時鐘信號并以輸出信號向相應(yīng)的柵極線輸出的上拉部及通過所述第二節(jié)點的信號激活下拉輸出信號而輸出的下拉部構(gòu)成,所述反相器部通過與控制時鐘信號的耦合來受到控制。優(yōu)選實施例的所述輸入部包括:第一開關(guān)元件,柵極接收所述前端的移位寄存器的輸出信號,漏極接收具有所述柵極高電壓或柵極低電壓的方向輸入信號,源極連接于所述第一節(jié)點;及第二開關(guān)元件,柵極接收所述后端的移位寄存器的輸出信號,漏極與所述第一開關(guān)元件相反地接收具有柵極低電壓或柵極高電壓的方向輸入信號,源極連接于所述第一節(jié)點。優(yōu)選實施例的所述反相器部包括:第一開關(guān)元件,柵極通過電容接收所述控制時鐘信號,漏極接收所述控制時鐘信號,源極連接于所述第二節(jié)點;第二開關(guān)元件,柵極連接于所述第一節(jié)點,漏極連接于所述第二節(jié)點,源極連接于基準電壓端;及第三開關(guān)元件,柵極連接于所述第一節(jié)點,漏極連接于所述第一開關(guān)元件的柵極,源極連接于基準電壓端。另一優(yōu)選實施例的所述反相器部包括:第一開關(guān)元件,柵極通過電容接收所述控制時鐘信號,漏極接收偏壓信號,源極連接于所述第二節(jié)點;第二開關(guān)元件,柵極連接于所述第一節(jié)點,漏極連接于所述第二節(jié)點,源極連接于基準電壓端;及第三開關(guān)元件,柵極連接于所述第一節(jié)點,漏極連接于所述第一開關(guān)元件的柵極,源極連接于基準電壓端。本發(fā)明的另一優(yōu)選實施例的移位寄存器進一步包括:穩(wěn)定部,通過柵極啟動脈沖提升第二節(jié)點的電壓。優(yōu)選實施例的所述穩(wěn)定部包括:開關(guān)元件,柵極接收所述柵極啟動脈沖,漏極接收所述偏壓信號,源極連接于所述第二節(jié)點。本發(fā)明的又一優(yōu)選實施例的移位寄存器進一步包括:復(fù)位輔助部,當有具有柵極低電壓的方向輸入信號輸入時,提升第二節(jié)點的電壓,以使移位寄存器復(fù)位。
      優(yōu)選實施例的所述復(fù)位輔助部包括:第一開關(guān)元件,柵極接收所述后端的移位寄存器的輸出信號,漏極接收具有所述柵極高電壓或柵極低電壓的方向輸入信號,源極連接于所述第二節(jié)點;及第二開關(guān)元件,柵極接收所述前端的移位寄存器的輸出信號,漏極接收與所述第一開關(guān)元件相反地具有柵極低電壓或柵極高電壓的方向輸入信號,源極連接于所述第二節(jié)點。本發(fā)明的另一優(yōu)選實施例的移位寄存器進一步包括:擺動部,通過時鐘信號周期性地降低第二節(jié)點的電壓。優(yōu)選實施例的所述擺動部包括:開關(guān)元件,柵極接收擺動時鐘信號,漏極連接于所述第二節(jié)點,源極連接于基準電壓端。如上所述的本發(fā)明的移位寄存器,在正向驅(qū)動時,柵極啟動脈沖(STP)作為第一個移位寄存器的前端移位寄存器的輸出信號來供給,從而依次驅(qū)動第一個移位寄存器到最后一個移位寄存器。而且在反向驅(qū)動時,柵極啟動脈沖作為最后一個移位寄存器的后端移位寄存器的輸出信號來供給,從而依次驅(qū)動最后一個移位寄存器到第一個移位寄存器。因此無需以往的掃描方向調(diào)節(jié)部也能夠?qū)崿F(xiàn)由于顯示面板的上下翻轉(zhuǎn)所致的屏幕轉(zhuǎn)換,即能夠進行雙向驅(qū)動。本發(fā)明通過改變輸入部的連接信號狀態(tài),從而具有即時沒有以往的掃描方向調(diào)節(jié)部也能夠進行雙向驅(qū)動(b1-direction),同時能夠進行復(fù)位的效果。而且具有通過與時鐘信號的耦合,使反相器部完全反相的效果。本發(fā)明具有最大限度地減少驅(qū)動所需TFT及信號,且最大限度地降低TFT的變劣,而且提供從驅(qū)動開始即穩(wěn)定的移位寄存器的效果。


      圖1是以往可調(diào)節(jié)掃描方向的柵極驅(qū)動電路的方框圖。圖2是表不以往移位寄存器的一例的詳細電路圖。圖3是本發(fā)明一實施例的柵極驅(qū)動電路的方框圖。圖4是表示雙向驅(qū)動的液晶面板的圖。圖5是本發(fā)明的實施例1的移位寄存器的詳細電路圖。圖6是在采用圖5的移位寄存器的柵極驅(qū)動電路被設(shè)置為雙式情況下的正向時序圖。圖7是在采用圖5的移位寄存器的柵極驅(qū)動電路被設(shè)置為雙式情況下的反向時序圖。圖8是本發(fā)明的實施例2的移位寄存器的詳細電路圖。圖9是在本發(fā)明的基本移位寄存器中的P節(jié)點及X節(jié)點的時序圖。圖10是本發(fā)明的實施例3的移位寄存器的詳細電路圖。圖11是在具備穩(wěn)定部的移位寄存器中的P節(jié)點及X節(jié)點的時序圖。圖12是采用圖10的移位寄存器的柵極驅(qū)動電路的方框圖。圖13是本發(fā)明的實施例4的移位寄存器的詳細電路圖。圖14是采用圖13的移位寄存器的柵極驅(qū)動電路的方框圖。圖15是在具備復(fù)位輔助部的移位寄存器中的P節(jié)點及X節(jié)點的時序圖。
      圖16是本發(fā)明的實施例5的移位寄存器的詳細電路圖。圖17是本發(fā)明的實施例6的移位寄存器的詳細電路圖。圖18是在具備擺動部的移位寄存器中的P節(jié)點及X節(jié)點的時序圖。圖19是本發(fā)明的實施例7的移位寄存器的詳細電路圖。圖20是圖示采用本發(fā)明的移位寄存器的單式柵極驅(qū)動電路的P-節(jié)點,X-節(jié)點及輸出波形的模擬結(jié)果的曲線圖。圖21是圖示采用本發(fā)明的移位寄存器的雙式柵極驅(qū)動電路的P-節(jié)點,X-節(jié)點及輸出波形的模擬結(jié)果的曲線圖。
      具體實施例方式本發(fā)明的移位寄存器為了向顯示裝置的多個柵極線供給掃描信號,依次連接在各柵極線。采用移位寄存器的柵極驅(qū)動電路配置在顯示面板兩側(cè)的非顯示區(qū)域里,并且以奇數(shù)(1、3、5…)和偶數(shù)(2、4、6…)分別驅(qū)動各柵極線時稱為雙式,所述柵極驅(qū)動電路配置于顯示面板一側(cè)的非顯示區(qū)域里,并且驅(qū)動所述各柵極線時稱為單式。此外,在依次連接的移位寄存器的前后分別設(shè)置有虛擬移位寄存器。虛擬移位寄存器具有與移位寄存器同樣的結(jié)構(gòu),當正向驅(qū)動時,虛擬移位寄存器(正向自殺(ForwardSuicide))的輸出使最后移位寄存器復(fù)位,當反向驅(qū)動時,虛擬移位寄存器(反向自殺(Backward Suicide))的輸出使第一個移位寄存器復(fù)位,而且虛擬移位寄存器的輸出并不影響顯示區(qū)域。圖3所示的柵極驅(qū)動電路表示在雙式柵極驅(qū)動電路中用于驅(qū)動奇數(shù)線的一側(cè)柵極驅(qū)動電路的結(jié)構(gòu),其中頭兩個及最后兩個為虛擬移位寄存器。各移位寄存器被施加正向輸入信號FW及反向輸入 信號BW。正向輸入信號FW在正向驅(qū)動時為柵極高電壓VGH,在反向驅(qū)動時為柵極低電壓VGL。相反,反向輸入信號BW在正向驅(qū)動時為柵極低電壓VGL,在反向驅(qū)動時為柵極高電壓VGH。此外,兩個時鐘信號CLK1、CLK3用作反相器部控制用時鐘信號及輸出時鐘信號。例如,奇數(shù)(1、5、9…)移位寄存器將時鐘信號CLKl用作輸出,并為了控制移位寄存器的反相器部而使用時鐘信號CLK3。偶數(shù)移位寄存器(3、7、11...)將時鐘信號CLK3作為輸出來使用,并為了控制反相器部而使用時鐘信號CLKl。在被構(gòu)成為單式的情況下,同樣也被施加正向輸入信號FW及反向輸入信號BW,并且為了控制反相器部和輸出,使用彼此間具有180度相位差的兩個時鐘信號CLK、CLKB。例如,奇數(shù)(1、3、5…)移位寄存器將時鐘信號CLK用作輸出,并為了控制移位寄存器的反相器部而使用時鐘信號CLKB。相反,偶數(shù)移位寄存器(2、4、6…)將時鐘信號CLKB用作輸出,并為了控制反相器部而使用時鐘信號CLK。這種柵極驅(qū)動電路在正向驅(qū)動時,以柵極啟動脈沖STV被供給到第一個虛擬移位寄存器并驅(qū)動第一個虛擬移位寄存器,并且第一個虛擬移位寄存器的輸出驅(qū)動第二個虛擬移位寄存器的方式依次驅(qū)動第一個移位寄存器SR1到最后一個移位寄存器SRm,并如圖44的(a)所示輸出屏幕。此外,當顯示面板上下翻轉(zhuǎn)并反向驅(qū)動時,以柵極啟動脈沖驅(qū)動最后一個虛擬移位寄存器,并且最后一個虛擬移位寄存器的輸出驅(qū)動倒數(shù)第二個虛擬移位寄存器Siv1的方式依次驅(qū)動最后一個移位寄存器SRm到第一個移位寄存器SR115因此,如圖44的(b)所示,即使顯示面板上下翻轉(zhuǎn),圖像也不會顛倒,與圖44的(a)同樣地輸出。圖5是表示使用于圖3的柵極驅(qū)動電路中的本發(fā)明移位寄存器的實施例1。下面參照實施例1說明本發(fā)明的移位寄存器的結(jié)構(gòu)。一、輸入部本發(fā)明的輸入部10根據(jù)前端移位寄存器的輸出信號接收正向輸入信號FW,根據(jù)后端移位寄存器的輸出信號接收反向輸入信號BW。正向輸入信號FW在正向驅(qū)動時為柵極高電壓VGH,在反向驅(qū)動時為柵極低電壓VGL0相反,反向輸入信號BW在正向驅(qū)動時為柵極低電壓VGL,在反向驅(qū)動時為柵極高電壓VGH。輸入部10將其輸入信號傳遞給連接于輸出端Gout (N)的P節(jié)點(也稱為自舉節(jié)點(bootstrap node))。這種輸入部10可由如圖5所示的兩個開關(guān)元件Tl、T2構(gòu)成。在Tl中,柵極接收所述前端的移位寄存器的輸出信號,漏極接收正向輸入信號,源極連接于P節(jié)點。在T2中,柵極接收所述后端的移位寄存器的輸出信號,漏極接收反向輸入信號,源極連接于P節(jié)點。本發(fā)明的輸入部10與以往的結(jié)構(gòu)(參照圖2)相比時,通過只改變信號線,即可去除由四個薄膜晶體管Tb、Tbr、Tf、Tfr構(gòu)成的掃描方向調(diào)節(jié)部5。此外在正向驅(qū)動時,可采用通過T2供給的BW輸入信號,使由于通過Tl供給的輸入信號而上升的P節(jié)點的電壓重新復(fù)位(在反向驅(qū)動時為相反)。由此,本發(fā)明的輸入部10也擔當以往的復(fù)位部4的作用,所以也可以解除以往的復(fù)位部4。因此,通過本發(fā)明的輸入部10,本發(fā)明的電路結(jié)構(gòu)比以往更加簡單,而且能夠減少死區(qū)。另外,在柵極驅(qū)動電路配置于顯示面板上的左右兩側(cè),并且將各柵極線分為奇數(shù)和偶數(shù)而驅(qū)動的雙式結(jié)構(gòu)的情況下,假如本電路為第N次移位寄存器,那么前端移位寄存器的輸出信號為第N-2個移位寄存器的輸出信號Gout (N-2),后端移位寄存器的輸出信號為第N+2個移位寄存器的輸出信號Gout (N+2)。與上述雙式不同地,在柵極驅(qū)動電路只配置在顯示面板上的其中一側(cè)的單式結(jié)構(gòu)的情況下,第N個移位寄存器的前端移位寄存器的輸出信號為第N-1個移位寄存器的輸出信號Gout (N-1),后端移位寄存器的輸出信號為第N+1個移位寄存器的輸出信號Gout(N+1)。而且第一個虛擬移位寄存器的前端移位寄存器的輸出信號和最后一個虛擬移位寄存器的后端移位寄存器的輸出信號成為柵極啟動脈沖STP。二、反相器部反相器部起到對P節(jié)點的信號產(chǎn)生反相信號并向X節(jié)點輸出的作用?;旧嫌僧擯節(jié)點的電壓上升時被驅(qū)動而降低X節(jié)點電壓的TFT (T4)和當P節(jié)點的電壓下降時被驅(qū)動而提升X節(jié)點電壓的TFT (T3)構(gòu)成。因此,在柵極高電壓VGH輸入信號被輸入而使P節(jié)點的電壓上升且驅(qū)動移位寄存器的期間,T3應(yīng)成為斷開狀態(tài),而且當通過柵極低電壓VGL輸入信號,P節(jié)點的電壓復(fù)位而下降時,T3應(yīng)接通,從而提升X節(jié)點的電壓。
      但是由于移位寄存器的TFT只使用N型TFT,所以無法實現(xiàn)對輸入信號完全的反相。因此需要有使得T3接通/斷開的方法。以往采用的方法是在T3的前端增加一個反相器或連接時鐘信號而進行接通/斷開的方式。然而在前端增加的反相器也不能進行完全的反相,因此無法完全地控制反相器部。而且在直接連接時鐘信號的情況下,由于信號的定時(timing)是固定的,因此存在需要增加在移位寄存器中使用的時鐘信號的數(shù)量的缺點。于是在本發(fā)明中,反相器部通過與時鐘信號的耦合來受到控制。所謂反相器部通過與時鐘信號的耦合來受到控制是指:當T3的柵極端的信號與所輸入的控制時鐘信號同步時,T3接通,而當T3的柵極端的信號與所輸入的時鐘信號不同步時,T3不接通。為了上述耦合,本發(fā)明設(shè)計成,T3的柵極通過電容C2接收時鐘信號。而且在耦合時,T3的柵極需要維持浮動狀態(tài),并且在移位寄存器的驅(qū)動期間(即,從移位寄存器被施加柵極高電壓并開始工作到被施加柵極低電壓而復(fù)位為止的期間)始終要維持OFF狀態(tài)。為此,如圖5所示,本發(fā)明的反相器部可構(gòu)成為包括三個開關(guān)元件T3、T4、T5。S卩,Τ3的柵極通過電容接收控制時鐘信號CLK3,漏極接收外部電壓(在圖5中為時鐘信號CLK3),源極連接于X節(jié)點。Τ4的柵極連接于P節(jié)點,漏極連接于X節(jié)點,源極連接于基準電壓端VGL。Τ5的柵極連接于P節(jié)點,漏極連接于Τ3的柵極,源極連接于基準電壓端 VGL。在圖2中的以往反相器部2為了確保可靠性使用了四個TFT和LVGL信號,但是本發(fā)明的反相器部20通過與控制時鐘信號的耦合來受到控制,由此使用三個TFT和一個電容可實現(xiàn)所需要的特性,特別是由于無需使用LVGL信號,因此是比以往非常優(yōu)異的結(jié)構(gòu)。三、輸出部本發(fā)明的輸出部30與圖2所示的以往輸出部3相同,因此簡單說明其組成及功倉泛。輸出部30連接于P節(jié)點及X節(jié)點。輸出部30由與輸出時鐘信號同步并將P節(jié)點的信號作為上拉輸出信號來輸出的上拉部及通過X節(jié)點信號輸出下拉輸出信號的下拉部構(gòu)成。上拉部包括TFT (Τ6)。TFT (Τ6)的柵極連接于P節(jié)點,漏極接收輸出時鐘信號CLKI,源極連接于同P節(jié)點連接的輸出端Gout (N )。在T6的柵極和源極之間可具備電容Cl,Cl可與輸出時鐘信號同步并引起自舉(Bootstrap)現(xiàn)象,而且能夠改善輸出端Gout (N)上的輸出特性。下拉部包括TFT (T7、T8)。T7的柵極連接于X節(jié)點,漏極連接于輸出端Gout(N),源極連接于基準電壓端VGL。T8的柵極連接于X節(jié)點,漏極連接于P節(jié)點,源極連接于基準電壓端VGL。下拉部的TFT (T7、T8)也可稱為在P節(jié)點復(fù)位期間,將P節(jié)點及輸出端N Gout的電壓狀態(tài)持續(xù)維持在基準電壓VGL狀態(tài)的穩(wěn)定化元件。四、時鐘信號在圖5中,輸出時鐘信號CLKl及控制時鐘信號CLK3是每4H周期以高電平VGH擺動的信號,CLKl是比CLK3先行2H的信號。其中,IH指的是時鐘信號的脈沖幅度,其以I幀時間(I/頻率)/柵極線數(shù)計算。本發(fā)明的移位寄存器在上述結(jié)構(gòu)基礎(chǔ)上可以多種形態(tài)實現(xiàn),下面參照實施例廣7進行說明。實施例1( I)結(jié)構(gòu)再次參照圖5所示的本發(fā)明的移位寄存器的實施例1的結(jié)構(gòu),實施例1具體由以下八個開關(guān)元件(TFT:Tf T8)構(gòu)成。第一開關(guān)元件Tl的柵極連接于前端的移位寄存器N-2或N-1的輸出端,漏極接收正向(FW)輸入信號,源極連接于P節(jié)點。在正向驅(qū)動時,正向的方向輸入信號具有VGH,在反向驅(qū)動時具有VGL。第二開關(guān)元件T2的柵極連接于后端的移位寄存器N+2或N+1的輸出端,漏極接收反向(BW)的方向輸入信號,源極連接于P節(jié)點。在正向驅(qū)動時,反向的方向輸入信號具有VGL,在反向驅(qū)動時具有VGH。第三開關(guān)元件T3的柵極通過電容接收控制時鐘信號CLK3或CLKl,漏極接收控制時鐘信號CLK3或CLKl,源極連接于X節(jié)點。第四開關(guān)元件T4的柵極連接于P節(jié)點,漏極連接于X節(jié)點,源極連接于基準電壓端 VGL。第五開關(guān)元件T5的柵極連接于P節(jié)點,漏極連接于所述第三開關(guān)元件T3的柵極,源極連接于基準電壓端。第六開關(guān)元件T6的柵極連接于P節(jié)點,漏極接收輸出時鐘信號(與控制時鐘信號不同的時鐘信號,即CLKl或CLK3),源極連接于輸出端。第七開關(guān)元件T7的柵極連接于X節(jié)點,漏極連接于輸出端,源極連接于基準電壓端 VGL。第八開關(guān)元件T8的柵極連接于X節(jié)點,漏極連接于P節(jié)點,源極連接于基準電壓端 VGL。所述T1、T2相當于輸入端10,Τ3 Τ5相當于反相器部20,Τ6 Τ8相當于輸出部30。(2)工作I)正向驅(qū)動將實施例1在正向驅(qū)動時的工作說明如下。當對第N個移位寄存器的Tl的柵極施加前端移位寄存器Ν-2或N-1的輸出信號時,Tl接通,并向P節(jié)點輸入VGH的正向(FW)輸入信號。通過VGH輸入信號,P節(jié)點的電壓上升,并且接通Τ4、Τ5和Τ6。通過Τ5的接通,Τ3的柵極電壓下降為VGL,T3被斷開。而且,通過T4的接通,X節(jié)點的電壓下降為VGL。隨著X節(jié)點的電壓下降為VGL,T7及T8被斷開。在輸入信號進入后,Tl斷開,P節(jié)點維持電壓并維持浮動(floating)狀態(tài)。T6也在與P節(jié)點相同的時間段內(nèi)維持接通(ON)狀態(tài)后,當有輸出時鐘信號CLKl輸入時,向輸出端Gout (N)輸出輸出時鐘信號的波形。該輸出信號為了使前端移位寄存器復(fù)位(reset)而輸入至前端移位寄存器的T2,同時為了驅(qū)動后端移位寄存器而輸入至后端移位寄存器的Tl。當所述輸出信號輸入至后端移位寄存器的Tl時,后端移位寄存器同樣地以與上述動作相同的動作進行驅(qū)動,當輸出時鐘信號CLK3輸入至后端移位寄存器的T6時,輸出的信號為了使第N個移位寄存器復(fù)位(reset)而輸入至第N個移位寄存器的T2。當后端移位寄存器的輸出信號施加到T2的柵極時,T2被接通,VGL的反向(BW)輸入信號輸入至P節(jié)點。當P節(jié)點通過BW輸入信號復(fù)位,從而其電壓下降為VGL水準時,T4、T5和Τ6斷開。通過Τ5的斷開,Τ3的柵極成為浮動狀態(tài),此時若施加控制時鐘信號CLK3,T3的柵極與控制時鐘信號耦合,且其電壓上升到VGH水準以接通T3。當T3接通時,控制時鐘信號CLK3施加到X節(jié)點,從而X節(jié)點的電壓上升。當X節(jié)點的電壓上升為VGH,TFT (T7、T8)接通,并且P節(jié)點和輸出信號Gout (N)的電壓維持VGL。2)反向驅(qū)動將實施例1在反向驅(qū)動時的工作說明如下。與正向驅(qū)動不同地,當后端移位寄存器Ν+2或Ν+1先驅(qū)動,且其輸出信號施加到Τ2的柵極時,Τ2被接通,VGH的反向(BW)輸入信號輸入至P節(jié)點。從輸入BW輸入信號到輸出輸出信號為止的工作與上述正向驅(qū)動相同。但與正向驅(qū)動的區(qū)別在于,在反向驅(qū)動時,與正向驅(qū)動不同地,第N個移位寄存器的輸出信號作為前端移位寄存器的驅(qū)動信號來使用,并且作為后端移位寄存器的復(fù)位信號來使用。當前端移位寄存器Ν-2或N-1的輸出信號施加到第N個移位寄存器的Tl的柵極,Tl被接通,VGL的FW輸入信號輸入至P節(jié)點時,第N個移位寄存器復(fù)位。通過FW輸入信號的輸入而進行復(fù)位的動作與正向驅(qū)動相同。通過圖6及圖7的時序圖確認以上說明的本發(fā)明的移位寄存器的動作如下。圖6是在采用圖5所示移位寄存器的柵極驅(qū)動電路設(shè)置在顯示面板兩側(cè)的雙式情況下的正向時序圖,在奇數(shù)移位寄存器中,如上將時鐘信號CLK1、CLK3作為輸出和反相器部控制時鐘信號來使用;在偶數(shù)移位寄存器中,將時鐘信號CLK2、CLK4作為輸出和反相器部控制時鐘信號來使用。在正向驅(qū)動時,如圖6所示,根據(jù)在STP (開始信號)之后依次輸入的時鐘信號CLK1、CLK2、CLK3、CLK4,按第一個柵極線開始到最后一個柵極線的順序輸出輸出信號Gout1、Gout2、Gout3、Gout40在反向驅(qū)動時,如圖7所示,在STP (開始信號)之后以時鐘信號CLK4為首依次輸入時鐘信號CLK3、CLK2、CLK1。隨之,柵極驅(qū)動電路按最后一個柵極線到第一個柵極線的順序輸出輸出信號 Gout800、Gout799、Gout798、Gout797。在有移位寄存器的輸出(Gout)之前存在四個虛擬時鐘信號的理由是,在雙向驅(qū)動時,需要驅(qū)動如圖3所示位于依次連接的移位寄存器的最前和最后的兩段虛擬移位寄存器。實施例2圖8圖示了本發(fā)明的實施例2的移位寄存器的詳細電路圖。在實施例2中,輸入部10和輸出部30的結(jié)構(gòu)與實施例1相同,而區(qū)別在于反相器部。即,與實施例1的反相器部20不同地,在實施例2的反相器部21中,向T3的漏極輸入偏壓VBIAS以取代控制時鐘信號CLK3。在實施例1中,X節(jié)點的高電壓始終具有VGH電壓,但在實施例2中,可通過偏壓調(diào)節(jié)X節(jié)點的高電壓,從而可減少T7及T8承受的壓力。
      實施例2的工作與實施例1的工作相同,因此省略對其的詳細說明。在雙式柵極驅(qū)動電路中將用于驅(qū)動奇數(shù)線的一側(cè)柵極驅(qū)動電路的移位寄存器構(gòu)成為如實施例1和實施例2所示時,X節(jié)點和P節(jié)點的時序圖如圖9所示。如圖9所示,當通過反相器部,P節(jié)點的電壓上升時,X節(jié)點的電壓下降,而且在復(fù)位以后,P節(jié)點維持VGL電壓,X節(jié)點通過時鐘信號維持電壓上升的狀態(tài)。實施例3圖10圖示了本發(fā)明的實施例3的移位寄存器的詳細電路圖。實施例3在實施例2的基礎(chǔ)上進一步包括通過柵極啟動脈沖STP提升X節(jié)點的電壓的穩(wěn)定部40。穩(wěn)定部例如可由開關(guān)元件T9構(gòu)成,其中柵極接收所述柵極啟動脈沖,漏極接收所述偏壓信號,源極連接于所述X節(jié)點。如圖11的時序圖所示,通過穩(wěn)定部40,各移位寄存器在驅(qū)動初期,其中X節(jié)點的電壓具有高電平,并且T7和T8被接通。隨之,P節(jié)點及輸出端的電壓穩(wěn)定為基準電壓狀態(tài),從而能夠阻斷在第一幀中產(chǎn)生異常驅(qū)動的可能性。然而,如圖12所示,施加到穩(wěn)定部的STP信號不會施加到虛擬移位寄存器。這是因為若以STP信號復(fù)位通過接收STP信號來驅(qū)動的頭兩個虛擬移位寄存器,則會導致輸入和復(fù)位時間重疊而無法正常驅(qū)動。在實施例3中,在移位寄存器開始驅(qū)動時X節(jié)點的電壓為高電平,而且除了 T7和T8為接通狀態(tài)之外,其工作與實施例1及實施例2相同,因此省略對其的詳細說明。實施例4圖13圖示了本發(fā)明的實施例4的移位寄存器的詳細電路圖。在實施例4中,輸入部10和輸出部30的結(jié)構(gòu)與實施例1至3相同,而區(qū)別在于反相器部。S卩,實施例4的反相器部22與實施例1至3的反相器部20、21不同地,由與輸出用的輸出時鐘信號CLKl或CLK3同樣的時鐘信號控制反相器部。在實施例1至3的移位寄存器中,若在復(fù)位狀態(tài)下向T6施加時鐘信號CLK1,則會使P節(jié)點耦合而產(chǎn)生紋波(ripple),并且由于該紋波,T4驅(qū)動,并有可能泄漏X節(jié)點的電壓。但在實施例4中,由于通過同樣的時鐘信號CLKl或CLK3控制T3,因此在產(chǎn)生紋波時,T3被接通,并將X節(jié)點的電壓提升至高電平,因此可進一步提高可靠性及穩(wěn)定性。而且如圖14圖示,各移位寄存器只需一個時鐘信號CLKl或CLK3可進行輸出及反相器部的控制,因此具有電路結(jié)構(gòu)更加簡單的優(yōu)點。也可將實施例f 3的反相器部20、21改變?yōu)樯鲜龇聪嗥鞑?2以作為本發(fā)明的實施例。但是在通過一個時鐘信號進行輸出及反相器部的控制時,在輸入復(fù)位信號的時間與接通T3并提升X節(jié)點的電壓的時間之間具有2H的時間差(CLKl和CLK3之間的時間差)。因此,優(yōu)選進一步包括復(fù)位輔助部50,使得在輸入復(fù)位信號時(即,通過前端或后端的移位寄存器的輸出信號,VGL輸入信號輸入至P節(jié)點時)即可提升X節(jié)點電壓。如圖13所示,所述復(fù)位輔助部50例如可由開關(guān)元件TlO和開關(guān)元件Tll構(gòu)成,其中開關(guān)元件TlO的柵極接收后端移位寄存器的輸出信號,漏極接收FW輸入信號(在正向驅(qū)動時為VGH,在反向驅(qū)動時為VGL),源極連接于X節(jié)點;開關(guān)元件Tll的柵極接收前端移位寄存器的輸出信號,漏極接收BW輸入信號(在正向驅(qū)動時為VGL,在反向驅(qū)動時為VGH),源極連接于X節(jié)點。此時P節(jié)點和X節(jié)點的時序圖如圖15所示,可知X節(jié)點的電壓在輸入控制時鐘信號的2H之前即上升。反相器部22除了通過與輸出時鐘信號同樣的時鐘信號受到控制之外,其工作與實施例f 3相同,因此省略對其的詳細說明。實施例5圖16圖示了本發(fā)明的實施例5的移位寄存器的詳細電路圖。實施例5與實施例4的區(qū)別在于,實施例5進一步包括通過柵極啟動脈沖STP提升X節(jié)點電壓的穩(wěn)定部40。所述穩(wěn)定部40用于阻斷在第一幀中產(chǎn)生異常驅(qū)動的可能性。對其已在實施例3中進行了說明,因此省略對其的進一步說明。實施例6圖17圖示了本發(fā)明的實施例6的移位寄存器的詳細電路圖。與實施例f 3的反相器部20、21不同地,實施例6的反相器部23受到與輸出時鐘信號同樣的時鐘信號的控制,而且與實施例2飛的反相器部21、22不同地,向?qū)嵤├?的T3的漏極輸入時鐘信號。由此可見,本發(fā)明的反相器部可構(gòu)成為由與輸出時鐘信號相同的時鐘信號控制T3或者由具有2H的時間差的時鐘信號控制T3,而且向T3的漏極輸入的信號同樣可由控制反相器部的控制時鐘信號或另外的偏壓信號構(gòu)成。本領(lǐng)域技術(shù)人員根據(jù)所需要的特性,通過任何一種組合方式均可自由組成本發(fā)明的反相器部。此外,與實施例4同樣地,實施例6也通過一個時鐘信號進行輸出并控制反相器部,因此優(yōu)選進一步包括復(fù)位輔助部50,使得在輸入復(fù)位信號時即可提升X節(jié)點電壓。此外,實施例6進一步包括通過擺動時鐘信號CLK3周期性地降低X節(jié)點電壓的擺動部60。如圖17所示,擺動部60可構(gòu)成為包括開關(guān)元件T12,該開關(guān)元件T12的柵極接收擺動時鐘信號CLK3,漏極連接于X節(jié)點,源極連接于基準電壓端。擺動部用于通過周期性地降低通過CLKl而上升的X節(jié)點的電壓,從而最大限度地減少由于X節(jié)點電壓而T2及T4變劣的情況。因此,優(yōu)選以與所述輸出時鐘信號具有時間差的方式且以相同的周期施加所述擺動時鐘信號。此外,當本發(fā)明的移位寄存器進一步包括擺動部60時,為了防止移位寄存器的異常輸出,控制時鐘信號和輸出時鐘信號優(yōu)選如實施例6所示,由同樣的時鐘信號構(gòu)成。因此,優(yōu)選將控制時鐘信號和輸出時鐘信號由彼此同樣的時鐘信號CLK3或CLKl構(gòu)成,而且將擺動時鐘信號由與控制及輸出時鐘信號不同的時鐘信號CLKl或CLK3構(gòu)成。在具備如上擺動部60時的X節(jié)點及P節(jié)點的時序圖如圖18所示。從圖18可知,X節(jié)點的電壓在復(fù)位區(qū)間中通過擺動部周期性地下降,且在輸入輸出時鐘信號時,為了防止異常輸出而重新上升,從而如此地反復(fù)上升和下降。實施例7
      圖19圖示了本發(fā)明的實施例7的移位寄存器的詳細電路圖。實施例7在實施例6的基礎(chǔ)上進一步包括穩(wěn)定部40。在如實施例1及6的反相器部20、23,不將偏壓作為T3的漏極輸入電壓來使用的情況下,也可如實施例7所示,只在T9的漏極連接偏壓,從而將移位寄存器構(gòu)成為具有穩(wěn)定部40。圖20是圖示采用本發(fā)明的移位寄存器的單式柵極驅(qū)動電路的P-節(jié)點,X-節(jié)點及輸出波形的模擬結(jié)果的曲線圖。圖21是圖示采用本發(fā)明的移位寄存器的雙式柵極驅(qū)動電路的P-節(jié)點,X-節(jié)點及輸出波形的模擬結(jié)果的曲線圖。在圖20中,(a)是在約60°C溫度及90%左右濕度的高溫下對單式柵極驅(qū)動電路進行 spice (Simulation program with integrated circuit emphasis)模擬的結(jié)果。(b)是在常溫(例如在約25 27°C左右)下對單式柵極驅(qū)動電路進行spice模擬的結(jié)果。(c)是在約_20°C的低溫下對單式柵極驅(qū)動電路進行spice模擬的結(jié)果。在圖21中,(a)是在約60°C溫度及90%左右濕度的高溫下對雙式柵極驅(qū)動電路進行 spice (Simulation program with integrated circuit emphasis)模擬的結(jié)果。(b)是在常溫(例如在約25 27°C左右)下對雙式柵極驅(qū)動電路進行spice模擬的結(jié)果。(c)是在約_20°C的低溫下對雙式柵極驅(qū)動電路進行spice模擬的結(jié)果。從圖20及圖21可知,在每種情況下P節(jié)點及X節(jié)點上的信號波形為正常,并且可知柵極輸出波形也穩(wěn)定。雖然實施例1至7參照這樣的附圖進行了說明:這些附圖顯示的是在構(gòu)成雙式柵極驅(qū)動電路時在用于驅(qū)動奇數(shù)線的一側(cè)柵極驅(qū)動電路上使用的移位寄存器。但是本領(lǐng)域技術(shù)人員應(yīng)該能夠理解同樣的移位寄存器也能在用于驅(qū)動偶數(shù)線的柵極驅(qū)動電路以及單式柵極驅(qū)動電路中。而且本領(lǐng)域技術(shù)人員應(yīng)該能夠理解:作為在實施例1至7中使用的控制、輸出及擺動時鐘信號,在雙式情況下,可使用每4H施`加且具有2H的時間差的CLK2、CLK4 ;在單式情況下,可使用具有180度的相位差的CLK和CLKB。雖然用較為具體的實施例一實施例1至7說明了本發(fā)明的移位寄存器,但應(yīng)該理解本發(fā)明的移位寄存器并不局限于實施例1至7,不僅可用多種組合方式將四種反相器部20、21、22、23、穩(wěn)定部40、復(fù)位輔助部50及擺動部60組合于輸入部10和輸出部30而構(gòu)成本發(fā)明的移位寄存器,而且在不脫離權(quán)利要求書所要求保護的本發(fā)明精神及范圍的前提下可以有多種變化及變更。符號說明1、10:輸入部2、20:反相器部3、30:輸出部5:掃描方向調(diào)節(jié)部40:穩(wěn)定部50:復(fù)位輔助部60:擺動部
      權(quán)利要求
      1.一種柵極驅(qū)動電路,包括依次連接的多個移位寄存器,所述多個移位寄存器分別向多個柵極線供給掃描信號,所述柵極驅(qū)動電路的特征在于, 所述移位寄存器包括: 輸入部(10),通過所述移位寄存器的前端或后端的移位寄存器的輸出信號,將具有柵極高電壓(VGH)或柵極低電壓(VGL)的方向輸入信號輸出于第一節(jié)點; 反相器部(20),連接于所述第一節(jié)點以產(chǎn)生對所述第一節(jié)點的信號的反相信號并向第二節(jié)點輸出;及 輸出部(30),由連接于所述第一節(jié)點且通過所述第一節(jié)點的信號激活輸出時鐘信號并以輸出信號向相應(yīng)的柵極線輸出的上拉部及通過所述第二節(jié)點的信號激活下拉輸出信號而輸出的下拉部構(gòu)成, 所述反相器部通過與控制時鐘信號的耦合來受到控制。
      2.根據(jù)權(quán)利要求1所述的柵極驅(qū)動電路,其特征在于, 所述反相器部包括: 第一開關(guān)元件,柵極通過電容接收所述控制時鐘信號,漏極接收所述控制時鐘信號,源極連接于所述第二節(jié)點; 第二開關(guān)元件,柵極連接于所述第一節(jié)點,漏極連接于所述第二節(jié)點,源極連接于基準電壓端;及 第三開關(guān)元件,柵極連接于所述第一節(jié)點,漏極連接于所述第一開關(guān)元件的柵極,源極連接于基準電壓端。
      3.根據(jù)權(quán)利要求1所述的柵極驅(qū)動電路,其特征在于, 所述反相器部包括: 第一開關(guān)元件,柵極通過電容接收所述控制時鐘信號,漏極接收偏壓信號,源極連接于所述第二節(jié)點; 第二開關(guān)元件,柵極連接于所述第一節(jié)點,漏極連接于第二節(jié)點,源極連接于基準電壓端;及 第三開關(guān)元件,柵極連接于所述第一節(jié)點,漏極連接于所述第一開關(guān)元件的柵極,源極連接于基準電壓端。
      4.根據(jù)權(quán)利要求第I至3中的任何一項所述的柵極驅(qū)動電路,其特征在于, 當所述柵極驅(qū)動電路為單式時,所述輸出時鐘信號和所述控制時鐘信號是彼此間具有180度相位差的時鐘信號, 當所述柵極驅(qū)動電路為雙式時,所述輸出時鐘信號和所述控制時鐘信號是每4H施加的信號,且為彼此間具有2H時間差的時鐘信號, 奇數(shù)移位寄存器的輸出時鐘信號和偶數(shù)移位寄存器的控制時鐘信號是同樣的時鐘信號,并且奇數(shù)移位寄存器的控制時鐘信號和偶數(shù)移位寄存器的輸出時鐘信號是同樣的時鐘信號。
      5.根據(jù)權(quán)利要求1至3中的任何一項所述的柵極驅(qū)動電路,其特征在于, 所述控制時鐘信號和所述輸出時鐘信號為同樣的信號, 當所述柵極驅(qū)動電路為單式時,奇數(shù)移位寄存器的控制及輸出時鐘信號是與偶數(shù)移位寄存器的控制及輸出時鐘信號具有互相180度相位差的時鐘信號,當所述柵極驅(qū)動電路為雙式時,奇數(shù)移位寄存器的控制及輸出時鐘信號與偶數(shù)移位寄存器的控制及輸出時鐘信號是每4H施加的信號,且為彼此間具有2H的時間差的時鐘信號。
      6.根據(jù)權(quán)利要求1至3中的任何一項所述的柵極驅(qū)動電路,其特征在于,進一步包括穩(wěn)定部40,通過柵極啟動脈沖提升所述第二節(jié)點的電壓。
      7.根據(jù)權(quán)利要求6所述的柵極驅(qū)動電路,其特征在于,所述穩(wěn)定部包括開關(guān)元件,所述開關(guān)元件的柵極接收柵極啟動脈沖,漏極接收偏壓信號,源極連接于所述第二節(jié)點。
      8.根據(jù)權(quán)利要求5所述的柵極驅(qū)動電路,其特征在于,進一步包括復(fù)位輔助部(50),當通過所述前端或后端的移位寄存器的輸出信號,具有柵極低電壓(VGL)的方向輸入信號輸入于所述第一節(jié)點時,提升所述第二節(jié)點的電壓。
      9.根據(jù)權(quán)利要求8所述的柵極驅(qū)動電路,其特征在于,所述復(fù)位輔助部包括: 第一開關(guān)元件,柵極接收所述后端的移位寄存器的輸出信號,漏極接收具有所述柵極 高電壓(VGH)或柵極低電壓(VGL)的方向輸入信號,源極連接于所述第二節(jié)點 '及 第二開關(guān)元件,柵極接收所述前端的移位寄存器的輸出信號,漏極與所述第一開關(guān)元件相反地接收具有柵極低電壓(VGL)或柵極高電壓(VGH)的方向輸入信號,源極連接于所述第二節(jié)點。
      10.根據(jù)權(quán)利要求5所述的柵極驅(qū)動電路,其特征在于,進一步包括擺動部,通過擺動時鐘信號周期性地降低所述第二節(jié)點的電壓。
      11.根據(jù)權(quán)利要求10所述的柵極驅(qū)動電路,其特征在于, 當柵極驅(qū)動電路為單式時,所述擺動時鐘信號為與所述控制及輸出時鐘信號具有180度相位差的時鐘信號,當柵極驅(qū)動電路為雙式時,所述擺動時鐘信號為與所述控制及輸出時鐘信號具有2H時間差的時鐘信號。
      12.根據(jù)權(quán)利要求10所述的柵極驅(qū)動電路,其特征在于,所述擺動部包括開關(guān)元件,所述開關(guān)元件的柵極接收所述擺動時鐘信號,漏極連接于所述第二節(jié)點,源極連接于基準電壓端。
      13.根據(jù)權(quán)利要求1所述的柵極驅(qū)動電路,其特征在于, 在所述多個移位寄存器中的第一個移位寄存器的前端移位寄存器的輸出信號和最后一個移位寄存器的后端移位寄存器的輸出信號為柵極啟動脈沖。
      14.根據(jù)權(quán)利要求1所述的柵極驅(qū)動電路,其特征在于, 所述輸入部包括: 第一開關(guān)元件,柵極接收所述前端的移位寄存器的輸出信號,漏極接收所述具有柵極高電壓(VGH)或柵極低電壓(VGL)的方向輸入信號,源極連接于所述第一節(jié)點 '及 第二開關(guān)元件,柵極接收所述后端的移位寄存器的輸出信號,漏極與所述第一開關(guān)元件相反地接收具有柵極低電壓(VGL)或柵極高電壓(VGH)的方向輸入信號,源極連接于所述第一節(jié)點。
      15.根據(jù)權(quán)利要求14所述的柵極驅(qū)動電路,其特征在于, 當通過所述前端的移位寄存器的輸出信號,所述第一開關(guān)元件接收具有所述柵極高電壓(VGH)的方向輸入信號的正向驅(qū)動時,所述第二開關(guān)元件通過所述后端的移位寄存器的輸出信號接收具有所述柵極低電壓(VGL)的方向輸入信號,并且所述第一節(jié)點通過具有所述柵極低電壓的方向輸入信號復(fù)位。
      16.根據(jù)權(quán)利要求14所述的柵極驅(qū)動電路,其特征在于, 當通過所述后端的移位寄存器的輸出信號,所述第二開關(guān)元件接收具有所述柵極高電壓(VGH)的方向輸入信號的反向驅(qū)動時,所述第一開關(guān)元件通過所述前端的移位寄存器的輸出信號接收具有所述柵極低電壓(VGL)的方向輸入信號,并且所述第一節(jié)點通過具有所述柵極低電壓(VGL)的反向輸入信號復(fù)位。
      17.一種移位寄存器,其特征在于,包括: 第一開關(guān)元件(Tl),柵極連接于前端的移位寄存器的輸出端,漏極接收具有柵極高電壓或柵極低電壓的方向輸入信號,源極連接于第一節(jié)點; 第二開關(guān)元件(T2),柵極連接于后端的移位寄存器的輸出端,漏極與所述第一開關(guān)元件相反地接收具有柵極低電壓或柵極高電壓的方向輸入信號,源極連接于所述第一節(jié)點; 第三開關(guān)元件(T3),柵極通過電容接收控制時鐘信號,漏極接收所述控制時鐘信號,源極連接于第二節(jié)點; 第四開關(guān)元件(T4),柵極連接于所述第一節(jié)點,漏極連接于所述第二節(jié)點,源極連接于基準電壓端; 第五開關(guān)元件(T5), 柵極連接于所述第一節(jié)點,漏極連接于所述第三開關(guān)元件的柵極,源極連接于基準電壓端; 第六開關(guān)元件(T6),柵極連接于所述第一節(jié)點,漏極接收輸出時鐘信號,源極連接于輸出端; 第七開關(guān)元件(T7),柵極連接于所述第二節(jié)點,漏極連接于所述輸出端,源極連接于所述基準電壓端 '及 第八開關(guān)元件(T8),柵極連接于所述第二節(jié)點,漏極連接于所述第一節(jié)點,源極連接于所述基準電壓端。
      18.一種移位寄存器,其特征在于,包括: 第一開關(guān)元件(Tl),柵極連接于前端的移位寄存器的輸出端,漏極接收具有柵極高電壓或柵極低電壓的方向輸入信號,源極連接于第一節(jié)點; 第二開關(guān)元件(T2),柵極連接于后端的移位寄存器的輸出端,漏極與所述第一開關(guān)元件相反地接收具有柵極低電壓或柵極高電壓的方向輸入信號,源極連接于所述第一節(jié)點; 第三開關(guān)元件(T3),柵極通過電容接收控制時鐘信號,漏極接收偏壓,源極連接于第二節(jié)點; 第四開關(guān)元件(T4),柵極連接于所述第一節(jié)點,漏極連接于所述第二節(jié)點,源極連接于基準電壓端; 第五開關(guān)元件(T5),柵極連接于所述第一節(jié)點,漏極連接于所述第三開關(guān)元件的柵極,源極連接于基準電壓端; 第六開關(guān)元件(T6),柵極連接于所述第一節(jié)點,漏極接收輸出時鐘信號,源極連接于輸出端; 第七開關(guān)元件(T7),柵極連接于所述第二節(jié)點,漏極連接于所述輸出端,源極連接于基準電壓端 '及 第八開關(guān)元件(T8),柵極連接于所述第二節(jié)點,漏極連接于所述第一節(jié)點,源極連接于所述基準電壓端。
      19.根據(jù)權(quán)利要求18所述的移位寄存器,其特征在于,進一步包括第九開關(guān)元件(T9),柵極接收柵極啟動脈沖,漏極接收所述偏壓信號,源極連接于所述第二節(jié)點。
      20.一種移位寄存器,其特征在于,包括: 第一開關(guān)元件(Tl),柵極連接于前端的移位寄存器的輸出端,漏極接收具有柵極高電壓或柵極低電壓的方向輸入信號,源極連接于第一節(jié)點; 第二開關(guān)元件(T2),柵極連接于后端的移位寄存器的輸出端,漏極與所述第一開關(guān)元件相反地接收具有柵極低電壓或柵極高電壓的方向輸入信號,源極連接于所述第一節(jié)點;第三開關(guān)元件(T3),柵極通過電容接收控制時鐘信號,漏極接收偏壓,源極連接于第二節(jié)點; 第四開關(guān)元件(T4),柵極連接于所述第一節(jié)點,漏極連接于所述第二節(jié)點,源極連接于基準電壓端; 第五開關(guān)元件(T5),柵極連接于所述第一節(jié)點,漏極連接于所述第三開關(guān)元件的柵極,源極連接于基準電壓端; 第六開關(guān)元件(T6),柵極連接于所述第一節(jié)點,漏極接收輸出時鐘信號,源極連接于輸出端; 第七開關(guān)元件(T7),柵極連接于所述第二節(jié)點,漏極連接于所述輸出端,源極連接于所述基準電壓端 '及 第八開關(guān)元件(T8),柵極連接于所述第二節(jié)點,漏極連接于所述第一節(jié)點,源極連接于所述基準電壓端, 所述控制時鐘信號和所述輸出時鐘信號是相同的時鐘信號。
      21.根據(jù)權(quán)利要求20所述的移位寄存器,其特征在于,進一步包括: 第十開關(guān)元件(T10),柵極接收所述后端的移位寄存器的輸出信號,漏極接收與所述第一開關(guān)元件接收的方向輸入信號相同的方向輸入信號,源極連接于所述第二節(jié)點;及 第十一開關(guān)元件(T11),柵極接收所述前端的移位寄存器的輸出信號,漏極接收與所述第二開關(guān)元件接收的方向輸入信號相同的方向輸入信號,源極連接于所述第二節(jié)點。
      22.根據(jù)權(quán)利要求20或21所述的移位寄存器,其特征在于,進一步包括: 第九開關(guān)元件(T9),柵極接收柵極啟動脈沖,漏極接收所述偏壓信號,源極連接于所述第二節(jié)點。
      23.一種移位寄存器,其特征在于,包括: 第一開關(guān)元件(Tl),柵極連接于前端的移位寄存器的輸出端,漏極接收具有柵極高電壓或柵極低電壓的方向輸入信號,源極連接于第一節(jié)點; 第二開關(guān)元件(T2),柵極連接于后端的移位寄存器的輸出端,漏極與所述第一開關(guān)元件相反地接收具有柵極低電壓或柵極高電壓的方向輸入信號,源極連接于所述第一節(jié)點;第三開關(guān)元件(T3),柵極通過電容接收控制時鐘信號,漏極接收所述控制時鐘信號,源極連接于第二節(jié)點; 第四開關(guān)元件(T4),柵極連接于所述第一節(jié)點,漏極連接于所述第二節(jié)點,源極連接于基準電壓端; 第五開關(guān)元件(T5),柵極連接于所述第一節(jié)點,漏極連接于所述第三開關(guān)元件的柵極,源極連接于基準電壓端;第六開關(guān)元件(T6),柵極連接于所述第一節(jié)點,漏極接收輸出時鐘信號,源極連接于輸出端; 第七開關(guān)元件(Τ7),柵極連接于所述第二節(jié)點,漏極連接于所述輸出端,源極連接于所述基準電壓端 '及 第八開關(guān)元件(Τ8),柵極連接于所述第二節(jié)點,漏極連接于所述第一節(jié)點,源極連接于所述基準電壓端, 所述控制時鐘信號和所述輸出時鐘信號是相同的時鐘信號。
      24.根據(jù)權(quán)利要求23所述的移位寄存器,其特征在于,進一步包括: 第十開關(guān)元件(Τ10),柵極接收所述后端的移位寄存器的輸出信號,漏極接收與所述第一開關(guān)元件接收的方向輸入信號相同的方向輸入信號,源極連接于所述第二節(jié)點;及 第十一開關(guān)元件(Τ11),柵極接收所述前端的移位寄存器的輸出信號,漏極接收與所述第二開關(guān)元件接收的方向輸入信號相同的方向輸入信號,源極連接于所述第二節(jié)點。
      25.根據(jù)權(quán)利要求23或24所述的移位寄存器,其特征在于,進一步包括: 第十二開關(guān)元件(Τ12),柵極接收擺動時鐘信號,漏極連接于所述第二節(jié)點,源極連接于基準電壓端。
      26.根據(jù)權(quán)利要求25所述的移位寄存器,其特征在于, 所述擺動時鐘信號是與所述控制時鐘信號及所述輸出時鐘信號具有時間差并且以相同的周期施加的信號。
      27.根據(jù)權(quán)利要求25 所述的移位寄存器,其特征在于,進一步包括: 第九開關(guān)元件(T9),柵極接收柵極啟動脈沖,漏極接收偏壓信號,源極連接于所述第二節(jié)點。
      全文摘要
      本發(fā)明涉及移位寄存器及包括為了向多個柵極線分別供給掃描信號而依次連接的移位寄存器的柵極驅(qū)動電路。各移位寄存器包括輸入部,通過該移位寄存器的前端或后端的移位寄存器的輸出信號,將具有柵極高電壓或柵極低電壓的方向輸入信號輸出于第一節(jié)點;反相器部,連接于第一節(jié)點以產(chǎn)生對第一節(jié)點的信號的反相信號并向第二節(jié)點輸出;及輸出部,由連接于第一節(jié)點且通過第一節(jié)點的信號激活輸出時鐘信號并以輸出信號輸出的上拉部及通過第二節(jié)點的信號激活下拉輸出信號而輸出的下拉部構(gòu)成。本發(fā)明的輸入部通過改變信號連接狀態(tài)而實現(xiàn)雙向驅(qū)動且不需要以往的掃描方向調(diào)節(jié)部。反相器部通過與控制時鐘信號的耦合來完全地反相。
      文檔編號G09G3/36GK103187040SQ20121056083
      公開日2013年7月3日 申請日期2012年12月20日 優(yōu)先權(quán)日2011年12月30日
      發(fā)明者孫基民, 安埈成, 李元姬 申請人:海蒂斯技術(shù)有限公司
      網(wǎng)友詢問留言 已有0條留言
      • 還沒有人留言評論。精彩留言會獲得點贊!
      1