專利名稱:顯示裝置的制作方法
技術(shù)領(lǐng)域:
本實(shí)用新型涉及一種顯示裝置。
背景技術(shù):
現(xiàn)有顯示裝置通常包括多個(gè)用于驅(qū)動(dòng)顯示面板的功能電路,如時(shí)序控制電路、數(shù)據(jù)驅(qū)動(dòng)電路及掃描驅(qū)動(dòng)電路,這些電路一般以集成電路芯片的方式存在。因驅(qū)動(dòng)需要,功能電路之間需要進(jìn)行數(shù)據(jù)傳輸,然而,由于各功能電路的工作頻率固定并且較高,導(dǎo)致數(shù)據(jù)傳輸過程中存在較大的電磁干擾。特別對于嵌入式時(shí)鐘數(shù)據(jù)點(diǎn)對點(diǎn)(Clock Embedded Pointto Point)傳輸?shù)碾娐芳軜?gòu),由于工作頻率較高,電磁干擾的現(xiàn)象更加嚴(yán)重。
實(shí)用新型內(nèi)容為解決現(xiàn)有技術(shù)顯示裝置存在的電磁干擾的問題,有必要提供一種可改善電磁干擾的顯示裝置。一種顯示裝置,其包括時(shí)序控制電路、第一數(shù)據(jù)驅(qū)動(dòng)電路、第二數(shù)據(jù)驅(qū)動(dòng)電路及顯示面板,該時(shí)序控制電路包括數(shù)據(jù)處理電路、第一編碼器、第二編碼器及嵌入式時(shí)鐘控制器,該數(shù)據(jù)處理電路分別電連接該第一編碼器、該第二編碼器及該嵌入式時(shí)鐘控制器,該嵌入式時(shí)鐘控制器分別電連接該第一編碼器及該第二編碼器,該第一編碼器還電連接該第一數(shù)據(jù)驅(qū)動(dòng)電路,該第二編碼器還電連接該第二數(shù)據(jù)驅(qū)動(dòng)電路,該第一數(shù)據(jù)驅(qū)動(dòng)電路及該第二數(shù)據(jù)驅(qū)動(dòng)電路分別電連接該顯示面板,該數(shù)據(jù)處理電路對外部電路提供的圖像數(shù)據(jù)進(jìn)行處理并輸出第一數(shù)據(jù)信號至第一編碼器以及輸出第二數(shù)據(jù)信號至該第二編碼器,該嵌入式時(shí)鐘控制器依據(jù)一基準(zhǔn)時(shí)鐘信號產(chǎn)生頻率不同的第一時(shí)鐘信號及第二時(shí)鐘信號,該第一編碼器將該第一時(shí)鐘信號嵌入該第一數(shù)據(jù)信號中并輸出第一嵌入式時(shí)鐘數(shù)據(jù)至該第一數(shù)據(jù)驅(qū)動(dòng)電路,該第一嵌入式時(shí)鐘數(shù)據(jù)包括第一初始訓(xùn)練數(shù)據(jù)及第一主體傳輸數(shù)據(jù),該第一數(shù)據(jù)驅(qū)動(dòng)電路依據(jù)該第一初始訓(xùn)練數(shù)據(jù)完成第一時(shí)鐘訓(xùn)練后以該第一時(shí)鐘信號的頻率工作并接收該第一主體傳輸數(shù)據(jù)·,該第二編碼器將該第二時(shí)鐘信號嵌入該第二數(shù)據(jù)信號中并輸出第二嵌入式時(shí)鐘數(shù)據(jù)至該第二數(shù)據(jù)驅(qū)動(dòng)電路,該第二嵌入式時(shí)鐘數(shù)據(jù)包括第二初始訓(xùn)練數(shù)據(jù)及第二主體傳輸數(shù)據(jù),該第二數(shù)據(jù)驅(qū)動(dòng)電路依據(jù)該第二初始訓(xùn)練數(shù)據(jù)完成第二時(shí)鐘訓(xùn)練后以該第二時(shí)鐘信號的頻率工作并接收該第二主體傳輸數(shù)據(jù)。一種顯示裝置,其包括時(shí)序控制電路、第一數(shù)據(jù)驅(qū)動(dòng)電路、第二數(shù)據(jù)驅(qū)動(dòng)電路及顯示面板,該時(shí)序控制電路包括數(shù)據(jù)處理電路、第一編碼器、第二編碼器及嵌入式時(shí)鐘控制器,該數(shù)據(jù)處理電路分別電連接該第一編碼器、該第二編碼器及該嵌入式時(shí)鐘控制器,該嵌入式時(shí)鐘控制器分別電連接該第一編碼器及該第二編碼器,該第一編碼器還電連接該第一數(shù)據(jù)驅(qū)動(dòng)電路,該第二編碼器還電連接該第二數(shù)據(jù)驅(qū)動(dòng)電路,該第一數(shù)據(jù)驅(qū)動(dòng)電路及該第二數(shù)據(jù)驅(qū)動(dòng)電路分別電連接該顯示面板,該數(shù)據(jù)處理電路對外部電路提供的圖像數(shù)據(jù)進(jìn)行處理輸出數(shù)據(jù)信號,該嵌入式時(shí)鐘控制器依據(jù)一基準(zhǔn)時(shí)鐘信號產(chǎn)生頻率不同的第一時(shí)鐘信號及第二時(shí)鐘信號,該第一編碼器接收第一時(shí)鐘信號及第一時(shí)鐘訓(xùn)練數(shù)據(jù)并將該第一時(shí)鐘信號嵌入該第一時(shí)鐘訓(xùn)練數(shù)據(jù)以及輸出第一初始訓(xùn)練數(shù)據(jù)至該數(shù)據(jù)驅(qū)動(dòng)電路,該第一數(shù)據(jù)驅(qū)動(dòng)電路依據(jù)該第一初始訓(xùn)練數(shù)據(jù)將工作頻率調(diào)整為該第一時(shí)鐘信號對應(yīng)的頻率,進(jìn)而該第一數(shù)據(jù)驅(qū)動(dòng)電路以該第一時(shí)鐘信號對應(yīng)的頻率自該時(shí)序控制電路接收數(shù)據(jù)信號;該第二編碼器接收第二時(shí)鐘信號及第二時(shí)鐘訓(xùn)練數(shù)據(jù)并將該第二時(shí)鐘信號嵌入該第二時(shí)鐘訓(xùn)練數(shù)據(jù)以及輸出第二初始訓(xùn)練數(shù)據(jù)至該數(shù)據(jù)驅(qū)動(dòng)電路,該第二數(shù)據(jù)驅(qū)動(dòng)電路依據(jù)該第二初始訓(xùn)練數(shù)據(jù)將工作頻率調(diào)整為該第二時(shí)鐘信號對應(yīng)的頻率,進(jìn)而該第二數(shù)據(jù)驅(qū)動(dòng)電路以該第二時(shí)鐘信號對應(yīng)的頻率自該時(shí)序控制電路接收數(shù)據(jù)信號。具體地,該第一數(shù)據(jù)信號包括第一時(shí)鐘訓(xùn)練數(shù)據(jù)及第一主體顯示數(shù)據(jù),該嵌入式時(shí)鐘控制器還輸出第一時(shí)鐘訓(xùn)練控制信號至該第一編碼器,該第一編碼器在該第一時(shí)鐘訓(xùn)練控制信號的控制下將該第一時(shí)鐘信號嵌入該第一時(shí)鐘訓(xùn)練數(shù)據(jù)中生成該第一初始訓(xùn)練數(shù)據(jù),該第一編碼器還在該第一數(shù)據(jù)驅(qū)動(dòng)電路完成該第一時(shí)鐘訓(xùn)練后將該第一時(shí)鐘信號嵌入該第一主體顯示數(shù)據(jù)中生成該第一主體傳輸數(shù)據(jù),該第一數(shù)據(jù)驅(qū)動(dòng)電路對該第一初始訓(xùn)練數(shù)據(jù)譯碼來獲取該第一時(shí)鐘信號及完成該第一時(shí)鐘訓(xùn)練,從而依據(jù)該第一時(shí)鐘信號的頻率接收該第一主體傳輸數(shù)據(jù)。進(jìn)一步地,該第二數(shù)據(jù)信號包括第二時(shí)鐘訓(xùn)練數(shù)據(jù)及第二主體顯示數(shù)據(jù),該嵌入式時(shí)鐘控制器還輸出第二時(shí)鐘訓(xùn)練控制信號至該第二編碼器,該第二編碼器在該第二時(shí)鐘訓(xùn)練控制信號的控制下將該第二時(shí)鐘信號嵌入該第二時(shí)鐘訓(xùn)練數(shù)據(jù)中生成該第二初始訓(xùn)練數(shù)據(jù),該第二編碼器還在該第二數(shù)據(jù)驅(qū)動(dòng)電路完成時(shí)鐘訓(xùn)練后將該第二時(shí)鐘信號嵌入該第二主體顯示數(shù)據(jù)中生成該第二主體傳輸數(shù)據(jù),該第二數(shù)據(jù)驅(qū)動(dòng)電路對該第二初始訓(xùn)練數(shù)據(jù)譯碼并獲取該第二時(shí)鐘信號以完成該第二時(shí)鐘訓(xùn)練,從而依據(jù)該第二時(shí)鐘信號的頻率接收該第二主體傳輸數(shù)據(jù)。更進(jìn)一步地,該第一數(shù)據(jù)驅(qū)動(dòng)電路在完成該第一時(shí)鐘訓(xùn)練后,輸出第一反饋信號至該嵌入式時(shí)鐘控制器;該第二數(shù)據(jù)驅(qū)動(dòng)電路在完成該第二時(shí)鐘訓(xùn)練后,輸出第二反饋信號至該嵌入式時(shí)鐘控制器,該嵌入式時(shí)鐘控制器依據(jù)該第一及第二反饋信號控制該編碼器輸出該第一主體傳輸數(shù)據(jù)及該第二主體傳輸數(shù)據(jù)。優(yōu)選地,該顯示面板在該第一及該第二數(shù)據(jù)驅(qū)動(dòng)電路的驅(qū)動(dòng)下顯示畫面,該顯示面板包括顯示每幀畫面的正常顯示時(shí)段及相鄰兩幀畫面的空置時(shí)段,該第一時(shí)鐘訓(xùn)練數(shù)據(jù)及該第二時(shí)鐘訓(xùn)練數(shù)據(jù)為對應(yīng)該空置時(shí)段的數(shù)據(jù),該第一主體傳輸數(shù)據(jù)及該第二主體傳輸數(shù)據(jù)為對應(yīng)該正常顯示時(shí)段的數(shù)據(jù)。在一種實(shí)施例中,該數(shù)據(jù)處理電路還對外部電路提供的圖像數(shù)據(jù)進(jìn)行處理從而產(chǎn)生并輸出基準(zhǔn)時(shí)鐘信號至該嵌入式時(shí)鐘控制器。 進(jìn)一步地,在一種實(shí)施例中,該顯示裝置還包括第三數(shù)據(jù)驅(qū)動(dòng)電路及第四數(shù)據(jù)驅(qū)動(dòng)電路,該時(shí)序控制電路還包括第三編碼器及第四編碼器,該第三編碼器連接該數(shù)據(jù)處理電路、該嵌入式時(shí)鐘控制器及該第三數(shù)據(jù)驅(qū)動(dòng)電路,該數(shù)據(jù)處理電路還進(jìn)一步對外部電路提供的圖像數(shù)據(jù)進(jìn)行處理并輸出第三數(shù)據(jù)信號及第四數(shù)據(jù)信號,該第三數(shù)據(jù)信號被提供到該第三編碼器,該第四數(shù)據(jù)信號被提供到該第四編碼器,該嵌入式時(shí)鐘控制器依據(jù)該基準(zhǔn)時(shí)鐘信號還產(chǎn)生第三時(shí)鐘信號及第四時(shí)鐘信號,該第一、第二、第三及第四時(shí)鐘信號的頻率各不相同,該第三編碼器還將該第三時(shí)鐘信號嵌入該第三數(shù)據(jù)信號中并輸出第三嵌入式時(shí)鐘數(shù)據(jù)至該第三數(shù)據(jù)驅(qū)動(dòng)電路,該第三嵌入式時(shí)鐘數(shù)據(jù)包括第三初始訓(xùn)練數(shù)據(jù)及第三主體傳輸數(shù)據(jù),該第三數(shù)據(jù)驅(qū)動(dòng)電路依據(jù)該第三初始訓(xùn)練數(shù)據(jù)完成第三時(shí)鐘訓(xùn)練后以該第三時(shí)鐘信號的頻率接收該第三主體傳輸數(shù)據(jù),該第四編碼器將該第四時(shí)鐘信號嵌入該第四數(shù)據(jù)信號中并輸出第四嵌入式時(shí)鐘數(shù)據(jù)至該第四數(shù)據(jù)驅(qū)動(dòng)電路,該第四嵌入式時(shí)鐘數(shù)據(jù)包括第四初始訓(xùn)練數(shù)據(jù)及第四主體傳輸數(shù)據(jù),進(jìn)而該第四數(shù)據(jù)驅(qū)動(dòng)電路依據(jù)該第四初始訓(xùn)練數(shù)據(jù)完成第四時(shí)鐘訓(xùn)練后以該第四時(shí)鐘信號的頻率接收該第四主體傳輸數(shù)據(jù)。更進(jìn)一步地,在上述實(shí)施例中,該第三時(shí)鐘訓(xùn)練數(shù)據(jù)及該第四時(shí)鐘訓(xùn)練數(shù)據(jù)均包括對應(yīng)該空置時(shí)段的數(shù)據(jù),該第三主體傳輸數(shù)據(jù)及該第四主體傳輸數(shù)據(jù)均包括對應(yīng)該正常顯示時(shí)段的數(shù)據(jù),該第一、第二、第三及第四主體傳輸數(shù)據(jù)為該顯示面板的四個(gè)顯示區(qū)域的畫面數(shù)據(jù)。另外,定義該基準(zhǔn)時(shí)鐘信號的頻率為f,該第一時(shí)鐘信號及該第二時(shí)鐘信號的頻率均在大于或等于f*90%但小于或等于f*110%的范圍之內(nèi)。與現(xiàn)有技術(shù)相比較,本實(shí)用新型的顯示裝置中,該第一數(shù)據(jù)驅(qū)動(dòng)電路通過提供第一初始訓(xùn)練數(shù)據(jù)完成第一時(shí)鐘訓(xùn)練,從而以第一時(shí)鐘信號的頻率工作并接收該第一主體傳輸數(shù)據(jù),以及該第二數(shù)據(jù)驅(qū)動(dòng)電路通過提供第二初始訓(xùn)練數(shù)據(jù)完成第二時(shí)鐘訓(xùn)練,從而以第二時(shí)鐘信號的頻率工作并接收該第二主體傳輸數(shù)據(jù),使得兩個(gè)數(shù)據(jù)驅(qū)動(dòng)電路所需要的該第一主體傳輸數(shù)據(jù)及該第二主體傳輸數(shù)據(jù)可以以不同的頻率傳輸,改善固定頻率的傳輸方式導(dǎo)致的電磁干擾現(xiàn)象。
圖1是本實(shí)用新型顯示裝置一較佳實(shí)施方式的電路方框示意圖。
·[0016]主要元件符號說明顯示裝置10時(shí)序控制電路11第一數(shù)據(jù)驅(qū)動(dòng)電路121第二數(shù)據(jù)驅(qū)動(dòng)電路122第三數(shù)據(jù)驅(qū)動(dòng)電路123第四數(shù)據(jù)驅(qū)動(dòng)電路124顯示面板13數(shù)據(jù)處理電路110第一編碼器114第二編碼器115第三編碼器116第四編碼器117嵌入式時(shí)鐘控制器112顯示區(qū)131、132、133、134如下具體實(shí)施方式
將結(jié)合上述附圖進(jìn)一步說明本實(shí)用新型。
具體實(shí)施方式
請參閱圖1,圖1是本實(shí)用新型顯示裝置10 —較佳實(shí)施方式的電路方框示意圖。該顯示裝置10可以為液晶顯示裝置、有機(jī)電致發(fā)光顯示裝置等,其包括時(shí)序控制電路11、第一數(shù)據(jù)驅(qū)動(dòng)電路121、第二數(shù)據(jù)驅(qū)動(dòng)電路122、第三數(shù)據(jù)驅(qū)動(dòng)電路123、第四數(shù)據(jù)驅(qū)動(dòng)電路124、及顯示面板13。該時(shí)序控制電路11包括數(shù)據(jù)處理電路110、第一編碼器114、第二編碼器115、第三編碼器116、第四編碼器117及嵌入式時(shí)鐘控制器112。該顯示面板13可以為液晶顯示面板,其包括四個(gè)與該四個(gè)數(shù)據(jù)驅(qū)動(dòng)電路一一對應(yīng)的顯示區(qū)131、132、133、134。在本實(shí)施例中,第一至第四顯示區(qū)構(gòu)成該顯示面板13完整的顯示區(qū)??梢岳斫猓擄@示裝置10所含數(shù)據(jù)驅(qū)動(dòng)電路的數(shù)量、編碼器的數(shù)量以及相應(yīng)地劃分顯示區(qū)的數(shù)量可根據(jù)需要變更,并不以本實(shí)施例中描述為限。該數(shù)據(jù)處理電路110電連接該第一至第四編碼器114-117及該嵌入式時(shí)鐘控制器112。該嵌入式時(shí)鐘控制器112電連接該第一編碼器114、第二編碼器115、第三編碼器116及第四編碼器117。該第一編碼器114還電連接該第一數(shù)據(jù)驅(qū)動(dòng)電路121,該第一數(shù)據(jù)驅(qū)動(dòng)電路121電連接該顯示面板13,用于輸出驅(qū)動(dòng)電壓至該顯示區(qū)131,此外,該第一數(shù)據(jù)驅(qū)動(dòng)電路121還電連接該嵌入式時(shí)鐘控制器112。該時(shí)序控制電路11與該第一數(shù)據(jù)驅(qū)動(dòng)電路121之間的信號傳輸接口可以為內(nèi)嵌式時(shí)鐘點(diǎn)到點(diǎn)的傳輸接口(Clock Embedded Point toPoint Interface)。該時(shí)序控制電路11可以為一集成電路芯片,該第一數(shù)據(jù)驅(qū)動(dòng)電路121也可以為一集成電路芯片。進(jìn)一步地,該第二編碼器115還電連接該第二數(shù)據(jù)驅(qū)動(dòng)電路122,該第二數(shù)據(jù)驅(qū)動(dòng)電路122電連接該顯示面板13,用于輸出驅(qū)動(dòng)電壓至該顯示區(qū)132,此外,該第二數(shù)據(jù)驅(qū)動(dòng)電路122還電連接該嵌入式時(shí)鐘控制器112。該時(shí)序控制電路11與該第二數(shù)據(jù)驅(qū)動(dòng)電路122之間的信號傳輸接口也可以為內(nèi)嵌式時(shí)鐘點(diǎn)到點(diǎn)的傳輸接口。該第二數(shù)據(jù)驅(qū)動(dòng)電路122也可以為一集成電路芯片。進(jìn)一步地,該第三編碼器116還電連接該第三數(shù)據(jù)驅(qū)動(dòng)電路123,該第三數(shù)據(jù)驅(qū)動(dòng)電路123電連接該顯示面板13,用于輸出驅(qū)動(dòng)電壓至該顯示區(qū)133,此外,該第三數(shù)據(jù)驅(qū)動(dòng)電路123還電連接該嵌入式時(shí)鐘控制器112。該時(shí)序控制電路11與該第三數(shù)據(jù)驅(qū)動(dòng)電路123之間的信號傳輸接口也可以為內(nèi)嵌式時(shí)鐘點(diǎn)到點(diǎn)的傳輸接口。該第三數(shù)據(jù)驅(qū)動(dòng)電路123也可以為一集成電路芯片。進(jìn)一步地,該第四編碼器117還電連接該第四數(shù)據(jù)驅(qū)動(dòng)電路124,該第四數(shù)據(jù)驅(qū)動(dòng)電路124電連接該顯示面板13,用于輸出驅(qū)動(dòng)電壓至該顯示區(qū)134,此外,該第四數(shù)據(jù)驅(qū)動(dòng)電路124還電連接該嵌入式時(shí)鐘控制器112。該時(shí)序控制電路11與該第四數(shù)據(jù)驅(qū)動(dòng)電路124之間的信號傳輸接口也可以為內(nèi)嵌式時(shí)鐘點(diǎn)到點(diǎn)的傳輸接口。該第四數(shù)據(jù)驅(qū)動(dòng)電路124也可以為一集成電路芯片。其中,該數(shù)據(jù)處理電路110接收外部電路(如:縮放控制器,Scale Controller)提供的圖像數(shù)據(jù)并對該圖像數(shù)據(jù)進(jìn)行處理。具體地,該數(shù)據(jù)處理電路110可以對該圖像數(shù)據(jù)進(jìn)行譯碼得到基準(zhǔn)時(shí)鐘信號、第一數(shù)據(jù)信號、第二數(shù)據(jù)信號、第三數(shù)據(jù)信號、第四數(shù)據(jù)信號。并且,該數(shù)據(jù)處理電路110輸出該基準(zhǔn)時(shí)鐘信號至該嵌入式時(shí)鐘控制器112,以及輸出該第一數(shù)據(jù)信號至該第一編碼器114,輸出該第二數(shù)據(jù)信號至該第二編碼器115,輸出該第三數(shù)據(jù)信號至該第三編碼器116,輸出該第四數(shù)據(jù)信號至該第四編碼器117。其中,該第一數(shù)據(jù)信號、第二數(shù)據(jù)信號、第三數(shù)據(jù)信號、第四數(shù)據(jù)信號在時(shí)間上可以是同時(shí)被輸出到該第一至第四編碼器114、115、116、117的。[0038]該嵌入式時(shí)鐘控制器112接收該基準(zhǔn)時(shí)鐘信號,并依據(jù)該基準(zhǔn)時(shí)鐘信號產(chǎn)生第一時(shí)鐘信號、第二時(shí)鐘信號、第三時(shí)鐘信號及第四時(shí)鐘信號。其中,該第一時(shí)鐘信號、該第二時(shí)鐘信號、該第三時(shí)鐘信號、該第四時(shí)鐘信號的頻率各不相同。定義該基準(zhǔn)時(shí)鐘信號的頻率為f,優(yōu)選地,該第一時(shí)鐘信號、該第二時(shí)鐘信號、該第三時(shí)鐘信號、該第四時(shí)鐘信號均在大于或等于f*90%但小于或等于f*110%的范圍之內(nèi)。該嵌入式時(shí)鐘控制器112還產(chǎn)生第一時(shí)鐘訓(xùn)練(Clock Training)控制信號、第二時(shí)鐘訓(xùn)練控制信號、第三時(shí)鐘訓(xùn)練控制信號、及第四時(shí)鐘訓(xùn)練控制信號。并且,該第一時(shí)鐘信號及第一時(shí)鐘訓(xùn)練控制信號被提供到該第一編碼器114,該第二時(shí)鐘信號及第二時(shí)鐘訓(xùn)練控制信號被提供到該第二編碼器115,該第三時(shí)鐘信號及第三時(shí)鐘訓(xùn)練控制信號被提供到該第三編碼器116,該第四時(shí)鐘信號及第四時(shí)鐘訓(xùn)練控制信號被提供到該第四編碼器117。該第一編碼器114將該第一時(shí)鐘信號嵌入該第一數(shù)據(jù)信號得到第一嵌入式時(shí)鐘數(shù)據(jù),并將該第一嵌入式時(shí)鐘數(shù)據(jù)提供到該第一數(shù)據(jù)驅(qū)動(dòng)電路121。其中,該第一嵌入式時(shí)鐘數(shù)據(jù)包括第一初始訓(xùn)練數(shù)據(jù)及第一主體傳輸數(shù)據(jù)。該第一數(shù)據(jù)信號包括第一時(shí)鐘訓(xùn)練數(shù)據(jù)及第一主體顯示數(shù)據(jù)。具體地,該第一編碼器114在該第一時(shí)鐘訓(xùn)練控制信號的控制下,將該第一時(shí)鐘信號嵌入該第一時(shí)鐘訓(xùn)練數(shù)據(jù)得到該第一初始訓(xùn)練數(shù)據(jù)并輸出至該第一數(shù)據(jù)驅(qū)動(dòng)電路121。該第一數(shù)據(jù)驅(qū)動(dòng)電路121接收該第一初始訓(xùn)練數(shù)據(jù)后進(jìn)行譯碼以恢復(fù)該第一時(shí)鐘信號與該第一時(shí)鐘訓(xùn)練數(shù)據(jù),其中,該第一數(shù)據(jù)驅(qū)動(dòng)電路121可以包括用于時(shí)鐘信號恢復(fù)(Clock Data Recovery, CDR)電路來完成上述譯碼與恢復(fù)。進(jìn)一步地講,該第一數(shù)據(jù)驅(qū)動(dòng)電路121可以通過時(shí)鐘訓(xùn)練的方式得到并調(diào)整其工作頻率為該第一時(shí)鐘信號的頻率,并將該第一時(shí)鐘訓(xùn)練數(shù)據(jù)暫存。當(dāng)該第一數(shù)據(jù)驅(qū)動(dòng)電路121得到并調(diào)整其工作頻率為該第一時(shí)鐘信號的頻率后(即完成第一時(shí)鐘訓(xùn)練后),該第一數(shù)據(jù)驅(qū)動(dòng)電路121輸出第一反饋信號至該嵌入式時(shí)鐘控制器112。該第二編碼器115將該第二時(shí)鐘信號嵌入該第二數(shù)據(jù)信號得到第二嵌入式時(shí)鐘數(shù)據(jù),并將該第二嵌入式時(shí)鐘數(shù)據(jù)提供到該第二數(shù)據(jù)驅(qū)動(dòng)電路122。其中,該第二嵌入式時(shí)鐘數(shù)據(jù)包括第二初始訓(xùn)練數(shù)據(jù)及第二主體傳輸數(shù)據(jù)。該第二數(shù)據(jù)信號包括第二時(shí)鐘訓(xùn)練數(shù)據(jù)及第二主體顯示數(shù)據(jù)。具體地,該第二編碼器115在該第二時(shí)鐘訓(xùn)練控制信號的控制下,將該第二時(shí)鐘信號嵌入該第二時(shí)鐘訓(xùn)練數(shù)據(jù)得到該第二初始訓(xùn)練數(shù)據(jù)并輸出至該第二數(shù)據(jù)驅(qū)動(dòng)電路122。該第二數(shù)據(jù)驅(qū)動(dòng)電路122接收該第二初始訓(xùn)練數(shù)據(jù)后進(jìn)行譯碼以恢復(fù)該第二時(shí)鐘信號與該第二時(shí)鐘訓(xùn)練數(shù)據(jù),其中,該第二數(shù)據(jù)驅(qū)動(dòng)電路122可以包括用于時(shí)鐘信號恢復(fù)電路來完成上述譯碼與恢復(fù)。進(jìn)一步地講,該第二數(shù)據(jù)驅(qū)動(dòng)電路122可以通過時(shí)鐘訓(xùn)練的方式得到并調(diào)整其工作頻率為該第二時(shí)鐘信號的頻率,并將該第二時(shí)鐘訓(xùn)練數(shù)據(jù)暫存。當(dāng)該第二數(shù)據(jù)驅(qū)動(dòng)電路122得到并調(diào)整其工作頻率為該第二時(shí)鐘信號的頻率后(即完成第二時(shí)鐘訓(xùn)練后),該第二數(shù)據(jù)驅(qū)動(dòng)電路122輸出第二反饋信號至該嵌入式時(shí)鐘控制器112。該第三編碼器116將該第三時(shí)鐘信號嵌入該第三數(shù)據(jù)信號得到第三嵌入式時(shí)鐘數(shù)據(jù),并將該第三嵌入式時(shí)鐘數(shù)據(jù)提供到該第三數(shù)據(jù)驅(qū)動(dòng)電路123。其中,該第三嵌入式時(shí)鐘數(shù)據(jù)包括第三初始訓(xùn)練數(shù)據(jù)及第三主體傳輸數(shù)據(jù)。該第三數(shù)據(jù)信號包括第三時(shí)鐘訓(xùn)練數(shù)據(jù)及第三主體顯示數(shù)據(jù)。具體地,該第三編碼器116在該第三時(shí)鐘訓(xùn)練控制信號的控制下,將該第三時(shí)鐘信號嵌入該第三時(shí)鐘訓(xùn)練數(shù)據(jù)得到該第三初始訓(xùn)練數(shù)據(jù)并輸出至該第三數(shù)據(jù)驅(qū)動(dòng)電路123。該第三數(shù)據(jù)驅(qū)動(dòng)電路123接收該第三初始訓(xùn)練數(shù)據(jù)后進(jìn)行譯碼以恢復(fù)該第三時(shí)鐘信號與該第三時(shí)鐘訓(xùn)練數(shù)據(jù),其中,該第三數(shù)據(jù)驅(qū)動(dòng)電路123可以包括用于時(shí)鐘信號恢復(fù)電路來完成上述譯碼與恢復(fù)。進(jìn)一步地講,該第三數(shù)據(jù)驅(qū)動(dòng)電路123可以通過時(shí)鐘訓(xùn)練的方式得到并調(diào)整其工作頻率為該第一時(shí)鐘信號的頻率,并將該第一時(shí)鐘訓(xùn)練數(shù)據(jù)暫存。當(dāng)該第三數(shù)據(jù)驅(qū)動(dòng)電路123得到并調(diào)整其工作頻率為該第三時(shí)鐘信號的頻率后(即完成第三時(shí)鐘訓(xùn)練后),該第三數(shù)據(jù)驅(qū)動(dòng)電路123輸出第三反饋信號至該嵌入式時(shí)鐘控制器112。該第四編碼器117將該第四時(shí)鐘信號嵌入該第四數(shù)據(jù)信號得到第四嵌入式時(shí)鐘數(shù)據(jù),并將該第四嵌入式時(shí)鐘數(shù)據(jù)提供到該第四數(shù)據(jù)驅(qū)動(dòng)電路124。其中,該第四嵌入式時(shí)鐘數(shù)據(jù)包括第四初始訓(xùn)練數(shù)據(jù)及第四主體傳輸數(shù)據(jù)。該第四數(shù)據(jù)信號包括第四時(shí)鐘訓(xùn)練數(shù)據(jù)及第四主體顯示數(shù)據(jù)。具體地,該第四編碼器117在該第四時(shí)鐘訓(xùn)練控制信號的控制下,將該第四時(shí)鐘信號嵌入該第四時(shí)鐘訓(xùn)練數(shù)據(jù)得到該第四初始訓(xùn)練數(shù)據(jù)并輸出至該第四數(shù)據(jù)驅(qū)動(dòng)電路124。該第四數(shù)據(jù)驅(qū)動(dòng)電路124接收該第四初始訓(xùn)練數(shù)據(jù)后進(jìn)行譯碼以恢復(fù)該第四時(shí)鐘信號與該第四時(shí)鐘訓(xùn)練數(shù)據(jù),其中,該第四數(shù)據(jù)驅(qū)動(dòng)電路124可以包括用于時(shí)鐘信號恢復(fù)電路來完成上述譯碼與恢復(fù)。進(jìn)一步地講,該第四數(shù)據(jù)驅(qū)動(dòng)電路124可以通過時(shí)鐘訓(xùn)練的方式得到并調(diào)整其工作頻率為該第四時(shí)鐘信號的頻率,并將該第四時(shí)鐘訓(xùn)練數(shù)據(jù)暫存。當(dāng)該第四數(shù)據(jù)驅(qū)動(dòng)電路124得到并調(diào)整其工作頻率為該第四時(shí)鐘信號的頻率后(即完成第四時(shí)鐘訓(xùn)練后),該第四數(shù)據(jù)驅(qū)動(dòng)電路124輸出第四反饋信號至該嵌入式時(shí)鐘控制器112。當(dāng)該第一至第四反饋信號均提供至該嵌入式時(shí)鐘控制器112后,該嵌入式時(shí)鐘控制器112依據(jù)該第一至第四反饋信號停止輸出該第一時(shí)鐘訓(xùn)練控制信號至該第一編碼器114以及停止輸出該第二時(shí)鐘訓(xùn)練控制信號至該第二編碼器115,但繼續(xù)輸出該第一時(shí)鐘信號至該第一編碼器114及繼續(xù)輸出該第二時(shí)鐘信號至該第二編碼器115。該第一編碼器114將該第一時(shí)鐘信號嵌入該第一主體顯不數(shù)據(jù)中生成該第一主體傳輸數(shù)據(jù)。該第二編碼器115將該第二時(shí)鐘信號嵌入該第二主體顯示數(shù)據(jù)中生成該第二主體傳輸數(shù)據(jù)。同時(shí),該嵌入式時(shí)鐘控制器112也依據(jù)該第一至第四反饋信號停止輸出該第三時(shí)鐘訓(xùn)練控制信號至該第三編碼器116及停止輸出該第四時(shí)鐘訓(xùn)練控制信號至該第四編碼器117,但繼續(xù)輸出該第三時(shí)鐘信號至該第三編碼器116及繼續(xù)輸出該第四時(shí)鐘信號至該第四編碼器117,該第三編碼器116將該第三時(shí)鐘信號嵌入該第三主體顯示數(shù)據(jù)中生成該第三主體傳輸數(shù)據(jù)。該第四編碼器117將該第四時(shí)鐘信號嵌入該第四主體顯示數(shù)據(jù)中生成該第四主體傳輸數(shù)據(jù)。進(jìn)一步地,該第一編碼器114輸出該第一主體傳輸數(shù)據(jù)至該第一數(shù)據(jù)驅(qū)動(dòng)電路121。進(jìn)而,該第一數(shù)據(jù)驅(qū)動(dòng)電路121以該第一時(shí)鐘信號的頻率接收該第一主體傳輸數(shù)據(jù)。該第二編碼器115輸出該第二主體傳輸數(shù)據(jù)至該第二數(shù)據(jù)驅(qū)動(dòng)電路122。進(jìn)而,該第二數(shù)據(jù)驅(qū)動(dòng)電路122以該第二時(shí)鐘信號的頻率接收該第二主體傳輸數(shù)據(jù)。該第三編碼器116并輸出該第三主體傳輸數(shù)據(jù)至該第三數(shù)據(jù)驅(qū)動(dòng)電路123。進(jìn)而,該第三數(shù)據(jù)驅(qū)動(dòng)電路123以該第三時(shí)鐘信號的頻率接收該第三主體傳輸數(shù)據(jù)。該第四編碼器117輸出該第四主體傳輸數(shù)據(jù)至該第四數(shù)據(jù)驅(qū)動(dòng)電路124。進(jìn)而,該第四數(shù)據(jù)驅(qū)動(dòng)電路124以該第四時(shí)鐘信號的頻率接收該第四主體傳輸數(shù)據(jù)。其中,優(yōu)選地,該第一至第四編碼器114-117是同時(shí)輸出該第一至第四主體傳輸數(shù)據(jù),以使該第一至第四數(shù)據(jù)驅(qū)動(dòng)電路121-124同時(shí)接收該第一至第四主體傳輸數(shù)據(jù)。該第一數(shù)據(jù)驅(qū)動(dòng)電路121接收該第一主體傳輸數(shù)據(jù)后,對該第一主體傳輸數(shù)據(jù)進(jìn)行譯碼以恢復(fù)該第一時(shí)鐘信號及該第一主體顯示數(shù)據(jù)。此時(shí)恢復(fù)的第一時(shí)鐘信號被利用來檢測該第一主體顯示數(shù)據(jù)的傳輸時(shí)序是否正確,如利用該第一時(shí)鐘信號檢測該第一主體顯示數(shù)據(jù)的頻率及相位是否有偏移,當(dāng)有偏移時(shí),執(zhí)行頻率及相位的校正。該第一主體顯示數(shù)據(jù)也被該第一數(shù)據(jù)驅(qū)動(dòng)電路121暫存。該第二數(shù)據(jù)驅(qū)動(dòng)電路122接收該第二主體傳輸數(shù)據(jù)后,對該第二主體傳輸數(shù)據(jù)進(jìn)行譯碼以恢復(fù)該第二時(shí)鐘信號及該第二主體顯示數(shù)據(jù)。此時(shí)恢復(fù)的第二時(shí)鐘信號被利用來檢測該第二主體顯示數(shù)據(jù)的傳輸時(shí)序是否正確,如利用該第二時(shí)鐘信號檢測該第二主體顯示數(shù)據(jù)的頻率及相位是否有偏移,當(dāng)有偏移時(shí),執(zhí)行頻率及相位的校正。該第二主體顯示數(shù)據(jù)也被該第二數(shù)據(jù)驅(qū)動(dòng)電路122暫存。該第三數(shù)據(jù)驅(qū)動(dòng)電路123接收該第三主體傳輸數(shù)據(jù)后,對該第三主體傳輸數(shù)據(jù)進(jìn)行譯碼以恢復(fù)該第三時(shí)鐘信號及該第三主體顯示數(shù)據(jù)。此時(shí)恢復(fù)的第三時(shí)鐘信號被利用來檢測該第三主體顯示數(shù)據(jù)的傳輸時(shí)序是否正確,如利用該第三時(shí)鐘信號檢測該第三主體顯示數(shù)據(jù)的頻率及相位是否有偏移,當(dāng)有偏移時(shí),執(zhí)行頻率及相位的校正。該第三主體顯示數(shù)據(jù)也被該第三數(shù)據(jù)驅(qū)動(dòng)電路123暫存。該第四數(shù)據(jù)驅(qū)動(dòng)電路124接收該第四主體傳輸數(shù)據(jù)后,對該第四主體傳輸數(shù)據(jù)進(jìn)行譯碼以恢復(fù)該第四時(shí)鐘信號及該第四主體顯示數(shù)據(jù)。此時(shí)恢復(fù)的第四時(shí)鐘信號被利用來檢測該第四主體顯示數(shù)據(jù)的傳輸時(shí)序是否正確,如利用該第四時(shí)鐘信號檢測該第四主體顯示數(shù)據(jù)的頻率及相位是否有偏移,當(dāng)有偏移時(shí),執(zhí)行頻率及相位的校正。該第四主體顯示數(shù)據(jù)也被該第四數(shù)據(jù)驅(qū)動(dòng)電路124暫存。具體地,該第一數(shù)據(jù)驅(qū)動(dòng)電路121可以將獲得的第一時(shí)鐘訓(xùn)練數(shù)據(jù)與該第一主體顯示數(shù)據(jù)轉(zhuǎn)換為灰階電壓,并按照一定時(shí)序?qū)⒃摶译A電壓施加到該顯示面板13的顯示區(qū)131上。該第二數(shù)據(jù)驅(qū)動(dòng)電路122可以將獲得的第二時(shí)鐘訓(xùn)練數(shù)據(jù)與該第二主體顯示數(shù)據(jù)轉(zhuǎn)換為灰階電壓,并按照一定時(shí)序?qū)⒃摶译A電壓施加到該顯示面板13的顯示區(qū)132上。該第三數(shù)據(jù)驅(qū)動(dòng)電路123可以將獲得的第三時(shí)鐘訓(xùn)練數(shù)據(jù)與該第三主體顯示數(shù)據(jù)轉(zhuǎn)換為灰階電壓,并按照一定時(shí)序?qū)⒃摶译A電壓施加到該顯示面板13的顯示區(qū)133上。該第四數(shù)據(jù)驅(qū)動(dòng)電路124可以將獲得的第四時(shí)鐘訓(xùn)練數(shù)據(jù)與該第四主體顯示數(shù)據(jù)轉(zhuǎn)換為灰階電壓,并按照一定時(shí)序?qū)⒃摶译A電壓施加到該顯示面板13的顯示區(qū)134上。其中,該四個(gè)顯示區(qū)131、132、133、134同時(shí)被施加灰階電壓。該顯示面板13的四個(gè)顯示區(qū)均接收到灰階電壓從而進(jìn)行畫面顯示。其中,該顯示面板13包括顯示每幀畫面的正常顯示時(shí)段及相鄰兩幀畫面之間(或者說每幀畫面前后)的空置時(shí)段,該第一、第二、第三及第四時(shí)鐘訓(xùn)練數(shù)據(jù)均為對應(yīng)該空置時(shí)段的數(shù)據(jù),該第一、第二、第三及第四主體傳輸數(shù)據(jù)中的第一、第二、第三及第四主體顯示數(shù)據(jù)均為對應(yīng)該正常顯示時(shí)段的數(shù)據(jù)。與現(xiàn)有技術(shù)相比較,本實(shí)用新型顯示裝置10中,該第一數(shù)據(jù)驅(qū)動(dòng)電路通過提供第一初始訓(xùn)練數(shù)據(jù)完成第一時(shí)鐘訓(xùn)練,從而以第一時(shí)鐘信號的頻率工作并接收該第一主體傳輸數(shù)據(jù),以及該第二數(shù)據(jù)驅(qū)動(dòng)電路通過提供第二初始訓(xùn)練數(shù)據(jù)完成第二時(shí)鐘訓(xùn)練,從而以第二時(shí)鐘信號的頻率工作并接收該第二主體傳輸數(shù)據(jù),使得兩個(gè)數(shù)據(jù)驅(qū)動(dòng)電路所需要的該第一主體傳輸數(shù)據(jù)及該第二主體傳輸數(shù)據(jù)可以以不同的頻率傳輸,改善固定頻率的傳輸方式導(dǎo)致的電磁干擾現(xiàn)象。可以理解,在圖1所示的顯示裝置10的變更實(shí)施例中,該顯示裝置10可以包括第一及第二數(shù)據(jù)驅(qū)動(dòng)電路121及122,不包括第三及第四數(shù)據(jù)驅(qū)動(dòng)電路123及124 ;該時(shí)序控制電路11對應(yīng)近包括第一及第二編碼器114及115,不包括第三及第四編碼器116及117 ;該顯示面板13對應(yīng)包括第一及第二顯示區(qū)131及132,不包括第三及第四顯示區(qū)133及134。其中,該變更實(shí)施例的可以對應(yīng)面板尺寸較小的顯示裝置10。另外,需要說明的是,在上述各個(gè)實(shí)施例中,基本地,該數(shù)據(jù)處理電路110對該圖像數(shù)據(jù)進(jìn)行處理時(shí)還可以譯碼得到水平同步信號及垂直同步信號等時(shí)序控制信號。該顯示裝置10可以進(jìn)一步包括電連接于該時(shí)序控制電路與該顯示面板之間的掃描驅(qū)動(dòng)電路,該掃描驅(qū)動(dòng)電路接收該時(shí)序控制信號(如垂直同步信號)并輸出一系列掃描電壓至該顯示面板。每一數(shù)據(jù)驅(qū)動(dòng)電路121、122、123、124還經(jīng)由對應(yīng)的編碼器114、115、116、117接收該時(shí)序控制信號(如水平同步信號),用于控制該第一及第四數(shù)據(jù)驅(qū)動(dòng)電路121、122、123、124施加到該顯示面板13的驅(qū)動(dòng)電壓的時(shí)序。本段涉及內(nèi)容大多為顯示裝置之基本顯示原理,故本申請并未對此進(jìn)行詳細(xì)描述。
權(quán)利要求1.一種顯示裝置,其包括時(shí)序控制電路、第一數(shù)據(jù)驅(qū)動(dòng)電路、第二數(shù)據(jù)驅(qū)動(dòng)電路及顯示面板,其特征在于:該時(shí)序控制電路包括數(shù)據(jù)處理電路、第一編碼器、第二編碼器及嵌入式時(shí)鐘控制器,該數(shù)據(jù)處理電路分別電連接該第一編碼器、該第二編碼器及該嵌入式時(shí)鐘控制器,該嵌入式時(shí)鐘控制器分別電連接該第一編碼器及該第二編碼器,該第一編碼器還電連接該第一數(shù)據(jù)驅(qū)動(dòng)電路,該第二編碼器還電連接該第二數(shù)據(jù)驅(qū)動(dòng)電路,該第一數(shù)據(jù)驅(qū)動(dòng)電路及該第二數(shù)據(jù)驅(qū)動(dòng)電路分別電連接該顯示面板,該數(shù)據(jù)處理電路對外部電路提供的圖像數(shù)據(jù)進(jìn)行處理并輸出第一數(shù)據(jù)信號至第一編碼器以及輸出第二數(shù)據(jù)信號至該第二編碼器,該嵌入式時(shí)鐘控制器依據(jù)一基準(zhǔn)時(shí)鐘信號產(chǎn)生頻率不同的第一時(shí)鐘信號及第二時(shí)鐘信號,該第一編碼器將該第一時(shí)鐘信號嵌入該第一數(shù)據(jù)信號中并輸出第一嵌入式時(shí)鐘數(shù)據(jù)至該第一數(shù)據(jù)驅(qū)動(dòng)電路,該第一嵌入式時(shí)鐘數(shù)據(jù)包括第一初始訓(xùn)練數(shù)據(jù)及第一主體傳輸數(shù)據(jù),該第一數(shù)據(jù)驅(qū)動(dòng)電路依據(jù)該第一初始訓(xùn)練數(shù)據(jù)完成第一時(shí)鐘訓(xùn)練后以該第一時(shí)鐘信號的頻率工作并接收該第一主體傳輸數(shù)據(jù),該第二編碼器將該第二時(shí)鐘信號嵌入該第二數(shù)據(jù)信號中并輸出第二嵌入式時(shí)鐘數(shù)據(jù)至該第二數(shù)據(jù)驅(qū)動(dòng)電路,該第二嵌入式時(shí)鐘數(shù)據(jù)包括第二初始訓(xùn)練數(shù)據(jù) 及第二主體傳輸數(shù)據(jù),該第二數(shù)據(jù)驅(qū)動(dòng)電路依據(jù)該第二初始訓(xùn)練數(shù)據(jù)完成第二時(shí)鐘訓(xùn)練后以該第二時(shí)鐘信號的頻率工作并接收該第二主體傳輸數(shù)據(jù)。
2.如權(quán)利要求1所述的顯示裝置,其特征在于:該第一數(shù)據(jù)信號包括第一時(shí)鐘訓(xùn)練數(shù)據(jù)及第一主體顯示數(shù)據(jù),該嵌入式時(shí)鐘控制器還輸出第一時(shí)鐘訓(xùn)練控制信號至該第一編碼器,該第一編碼器在該第一時(shí)鐘訓(xùn)練控制信號的控制下將該第一時(shí)鐘信號嵌入該第一時(shí)鐘訓(xùn)練數(shù)據(jù)中生成該第一初始訓(xùn)練數(shù)據(jù),該第一編碼器還在該第一數(shù)據(jù)驅(qū)動(dòng)電路完成該第一時(shí)鐘訓(xùn)練后將該第一時(shí)鐘信號嵌入該第一主體顯示數(shù)據(jù)中生成該第一主體傳輸數(shù)據(jù),該第一數(shù)據(jù)驅(qū)動(dòng)電路對該第一初始訓(xùn)練數(shù)據(jù)譯碼來獲取該第一時(shí)鐘信號及完成該第一時(shí)鐘訓(xùn)練,從而依據(jù)該第一時(shí)鐘信號的頻率接收該第一主體傳輸數(shù)據(jù)。
3.如權(quán)利要求2所述的顯示裝置,其特征在于:該第二數(shù)據(jù)信號包括第二時(shí)鐘訓(xùn)練數(shù)據(jù)及第二主體顯示數(shù)據(jù),該嵌入式時(shí)鐘控制器還輸出第二時(shí)鐘訓(xùn)練控制信號至該第二編碼器,該第二編碼器在該第二時(shí)鐘訓(xùn)練控制信號的控制下將該第二時(shí)鐘信號嵌入該第二時(shí)鐘訓(xùn)練數(shù)據(jù)中生成該第二初始訓(xùn)練數(shù)據(jù),該第二編碼器還在該第二數(shù)據(jù)驅(qū)動(dòng)電路完成時(shí)鐘訓(xùn)練后將該第二時(shí)鐘信號嵌入該第二主體顯示數(shù)據(jù)中生成該第二主體傳輸數(shù)據(jù),該第二數(shù)據(jù)驅(qū)動(dòng)電路對該第二初始訓(xùn)練數(shù)據(jù)譯碼并獲取該第二時(shí)鐘信號以完成該第二時(shí)鐘訓(xùn)練,從而依據(jù)該第二時(shí)鐘信號的頻率接收該第二主體傳輸數(shù)據(jù)。
4.如權(quán)利要求3所述的顯示裝置,其特征在于:該第一數(shù)據(jù)驅(qū)動(dòng)電路在完成該第一時(shí)鐘訓(xùn)練后,輸出第一反饋信號至該嵌入式時(shí)鐘控制器;該第二數(shù)據(jù)驅(qū)動(dòng)電路在完成該第二時(shí)鐘訓(xùn)練后,輸出第二反饋信號至該嵌入式時(shí)鐘控制器,該嵌入式時(shí)鐘控制器依據(jù)該第一及第二反饋信號控制該編碼器輸出該第一主體傳輸數(shù)據(jù)及該第二主體傳輸數(shù)據(jù)。
5.如權(quán)利要求4所述的顯示裝置,其特征在于:該顯示面板在該第一及該第二數(shù)據(jù)驅(qū)動(dòng)電路的驅(qū)動(dòng)下顯示畫面,該顯示面板包括顯示每巾貞畫面的正常顯示時(shí)段及相鄰兩巾貞畫面的空置時(shí)段,該第一時(shí)鐘訓(xùn)練數(shù)據(jù)及該第二時(shí)鐘訓(xùn)練數(shù)據(jù)為對應(yīng)該空置時(shí)段的數(shù)據(jù),該第一主體傳輸數(shù)據(jù)及該第二主體傳輸數(shù)據(jù)為對應(yīng)該正常顯示時(shí)段的數(shù)據(jù)。
6.如權(quán)利要求1所述的顯示裝置,其特征在于:該數(shù)據(jù)處理電路還對外部電路提供的圖像數(shù)據(jù)進(jìn)行處理從而產(chǎn)生并輸出基準(zhǔn)時(shí)鐘信號至該嵌入式時(shí)鐘控制器。
7.如權(quán)利要求1至6任意一項(xiàng)所述的顯示裝置,其特征在于:該顯示裝置還包括第三數(shù)據(jù)驅(qū)動(dòng)電路及第四數(shù)據(jù)驅(qū)動(dòng)電路,該時(shí)序控制電路還包括第三編碼器及第四編碼器,該第三編碼器連接該數(shù)據(jù)處理電路、該嵌入式時(shí)鐘控制器及該第三數(shù)據(jù)驅(qū)動(dòng)電路,該數(shù)據(jù)處理電路還進(jìn)一步對外部電路提供的圖像數(shù)據(jù)進(jìn)行處理并輸出第三數(shù)據(jù)信號及第四數(shù)據(jù)信號,該第三數(shù)據(jù)信號被提供到該第三編碼器,該第四數(shù)據(jù)信號被提供到該第四編碼器,該嵌入式時(shí)鐘控制器依據(jù)該基準(zhǔn)時(shí)鐘信號還產(chǎn)生第三時(shí)鐘信號及第四時(shí)鐘信號,該第一、第二、第三及第四時(shí)鐘信號的頻率各不相同,該第三編碼器還將該第三時(shí)鐘信號嵌入該第三數(shù)據(jù)信號中并輸出第三嵌入式時(shí)鐘數(shù)據(jù)至該第三數(shù)據(jù)驅(qū)動(dòng)電路,該第三嵌入式時(shí)鐘數(shù)據(jù)包括第三初始訓(xùn)練數(shù)據(jù)及第三主體傳輸數(shù)據(jù),該第三數(shù)據(jù)驅(qū)動(dòng)電路依據(jù)該第三初始訓(xùn)練數(shù)據(jù)完成第三時(shí)鐘訓(xùn)練后以該第三時(shí)鐘信號的頻率接收該第三主體傳輸數(shù)據(jù),該第四編碼器將該第四時(shí)鐘信號嵌入該第四數(shù)據(jù)信號中并輸出第四嵌入式時(shí)鐘數(shù)據(jù)至該第四數(shù)據(jù)驅(qū)動(dòng)電路,該第四嵌入式時(shí)鐘數(shù)據(jù)包括第四初始訓(xùn)練數(shù)據(jù)及第四主體傳輸數(shù)據(jù),進(jìn)而該第四數(shù)據(jù)驅(qū)動(dòng)電路依據(jù)該第四初始訓(xùn)練數(shù)據(jù)完成第四時(shí)鐘訓(xùn)練后以該第四時(shí)鐘信號的頻率接收該第四主體傳輸數(shù)據(jù)。
8.如權(quán)利要求7所述的顯示裝置,其特征在于:該第三時(shí)鐘訓(xùn)練數(shù)據(jù)及該第四時(shí)鐘訓(xùn)練數(shù)據(jù)均包括對應(yīng)該空置時(shí)段的數(shù)據(jù),該第三主體傳輸數(shù)據(jù)及該第四主體傳輸數(shù)據(jù)均包括對應(yīng)該正常顯示時(shí)段的數(shù)據(jù),該第一、第二、第三及第四主體傳輸數(shù)據(jù)為該顯示面板的四個(gè)顯示區(qū)域的畫面數(shù)據(jù)。
9.如權(quán)利要求1所述的顯示裝置,其特征在于:定義該基準(zhǔn)時(shí)鐘信號的頻率為f,該第一時(shí)鐘信號及該第二時(shí)鐘信號的頻率均在大于或等于f*90%但小于或等于f*110%的范圍之內(nèi)。
10.一種顯示裝置,其包括時(shí)序控制電路、第一數(shù)據(jù)驅(qū)動(dòng)電路、第二數(shù)據(jù)驅(qū)動(dòng)電路及顯示面板,其特征在于:該時(shí)序控制電路包括數(shù)據(jù)處理電路、第一編碼器、第二編碼器及嵌入式時(shí)鐘控制器,該數(shù)據(jù)處理電路分別電連接該第一編碼器、該第二編碼器及該嵌入式時(shí)鐘控制器,該嵌入式時(shí)鐘控制器分別電連接該第一編碼器及該第二編碼器,該第一編碼器還電連接該第一數(shù)據(jù)驅(qū)動(dòng)電路,該第二編碼器還電連接該第二數(shù)據(jù)驅(qū)動(dòng)電路,該第一數(shù)據(jù)驅(qū)動(dòng)電路及該第二數(shù)據(jù)驅(qū)動(dòng)·電路分別電連接該顯示面板,該數(shù)據(jù)處理電路對外部電路提供的圖像數(shù)據(jù)進(jìn)行處理輸出數(shù)據(jù)信號,該嵌入式時(shí)鐘控制器依據(jù)一基準(zhǔn)時(shí)鐘信號產(chǎn)生頻率不同的第一時(shí)鐘信號及第二時(shí)鐘信號,該第一編碼器接收第一時(shí)鐘信號及第一時(shí)鐘訓(xùn)練數(shù)據(jù)并將該第一時(shí)鐘信號嵌入該第一時(shí)鐘訓(xùn)練數(shù)據(jù)以及輸出第一初始訓(xùn)練數(shù)據(jù)至該數(shù)據(jù)驅(qū)動(dòng)電路,該第一數(shù)據(jù)驅(qū)動(dòng)電路依據(jù)該第一初始訓(xùn)練數(shù)據(jù)將工作頻率調(diào)整為該第一時(shí)鐘信號對應(yīng)的頻率,進(jìn)而該第一數(shù)據(jù)驅(qū)動(dòng)電路以該第一時(shí)鐘信號對應(yīng)的頻率自該時(shí)序控制電路接收數(shù)據(jù)信號;該第二編碼器接收第二時(shí)鐘信號及第二時(shí)鐘訓(xùn)練數(shù)據(jù)并將該第二時(shí)鐘信號嵌入該第二時(shí)鐘訓(xùn)練數(shù)據(jù)以及輸出第二初始訓(xùn)練數(shù)據(jù)至該數(shù)據(jù)驅(qū)動(dòng)電路,該第二數(shù)據(jù)驅(qū)動(dòng)電路依據(jù)該第二初始訓(xùn)練數(shù)據(jù)將工作頻率調(diào)整為該第二時(shí)鐘信號對應(yīng)的頻率,進(jìn)而該第二數(shù)據(jù)驅(qū)動(dòng)電路以該第二時(shí)鐘信號對應(yīng)的頻率自該時(shí)序控制電路接收數(shù)據(jù)信號。
專利摘要本實(shí)用新型涉及一種顯示裝置。該顯示裝置包括時(shí)序控制電路、第一數(shù)據(jù)驅(qū)動(dòng)電路、第二數(shù)據(jù)驅(qū)動(dòng)電路及顯示面板,該時(shí)序控制電路包括數(shù)據(jù)處理電路、第一編碼器、第二編碼器及嵌入式時(shí)鐘控制器。該第一編碼器輸出第一初始訓(xùn)練數(shù)據(jù)、第一主體傳輸數(shù)據(jù)至該第一數(shù)據(jù)驅(qū)動(dòng)電路。該第二編碼器輸出第二初始訓(xùn)練數(shù)據(jù)、第二主體傳輸數(shù)據(jù)至該第二數(shù)據(jù)驅(qū)動(dòng)電路。該第一數(shù)據(jù)驅(qū)動(dòng)電路依據(jù)該第一初始訓(xùn)練數(shù)據(jù)完成時(shí)鐘訓(xùn)練后接收該第一主體傳輸數(shù)據(jù)。該第二數(shù)據(jù)驅(qū)動(dòng)電路依據(jù)該第二初始訓(xùn)練數(shù)據(jù)完成時(shí)鐘訓(xùn)練后接收該第二主體傳輸數(shù)據(jù)。該顯示裝置的電磁干擾較小。
文檔編號G09G5/00GK203165430SQ20132000977
公開日2013年8月28日 申請日期2013年1月9日 優(yōu)先權(quán)日2012年12月27日
發(fā)明者謝文獻(xiàn), 鄭東栓 申請人:天鈺科技股份有限公司