国产精品1024永久观看,大尺度欧美暖暖视频在线观看,亚洲宅男精品一区在线观看,欧美日韩一区二区三区视频,2021中文字幕在线观看

  • <option id="fbvk0"></option>
    1. <rt id="fbvk0"><tr id="fbvk0"></tr></rt>
      <center id="fbvk0"><optgroup id="fbvk0"></optgroup></center>
      <center id="fbvk0"></center>

      <li id="fbvk0"><abbr id="fbvk0"><dl id="fbvk0"></dl></abbr></li>

      Led顯示屏驅動電路的制作方法

      文檔序號:9995657閱讀:365來源:國知局
      Led顯示屏驅動電路的制作方法
      【技術領域】
      [0001] 本實用新型涉及LED顯示技術領域,特別是一種LED顯示屏驅動電路。
      【背景技術】
      [0002] 現有的顯示驅動電路,列控制采用串行輸入/并行輸出并帶鎖存的移位寄存器, 將顯示數據打入鎖存器,鎖存器各引腳呈現與鎖存器相同的狀態(tài),然后選中需要點亮的列。 行控制采用譯碼器電路,控制信號先譯碼,然后選中需要點亮的行。現有的顯示驅動電路需 要較多的控制信號線,占用單片機較多端口,導致端口資源的浪費。 【實用新型內容】
      [0003] 為了解決上述現有的技術問題,本實用新型提供一種LED顯示屏驅動電路,采用 兩個串行輸入/并行輸出的移位寄存器,僅使用四個單片機的端口,大大節(jié)約端口資源。
      [0004] 本實用新型解決上述現有的技術問題,提供一種LED顯示屏驅動電路,包括總線 收發(fā)器、第一串行輸入/并行輸出的移位寄存器和第二串行輸入/并行輸出的移位寄存器; 所述總線收發(fā)器分別與第一串行輸入/并行輸出的移位寄存器、第二串行輸入/并行輸出 的移位寄存器連接;所述總線收發(fā)器連接四根信號線。
      [0005] 本實用新型更進一步的改進如下所述。
      [0006] 所述總線收發(fā)器具有20個管腳。
      [0007] 20 個管腳依次為 DIR、AU A2、A3、A4、A5、A6、A7、A8、GND、B8、B7、B6、B5、B4、B3、 B2、BK 0E、VCC ;管腳DIR和管腳VCC連接電源電壓;管腳GND和管腳OE連接地線或0線。
      [0008] 所述第一串行輸入/并行輸出的移位寄存器具有16個管腳。
      [0009] 16 個管腳依次為 QB、QC、QD、QE、QF、QG、QH、GND、QH'、SRCLR、SRCLK、PCLK、0E、 SER、QA、VCC ;管腳SRCLR和管腳VCC連接電源電壓;管腳GND和管腳OE連接地線或0線。
      [0010] 第二串行輸入/并行輸出的移位寄存器具有16個管腳。
      [0011] 16 個管腳依次為 STR'D'CP'OO'OUf^'OS'VSS'OS'OS'、07、06、05、04、E0、VDD ; 管腳STR、管腳E0、管腳VDD均連接電源電壓;管腳VSS連接地線或0線。
      [0012] 管腳Al連接第一根信號線SRCLK ;管腳A2和A3連接第二根信號線RCLK&CP ;管腳 A4連接第三根信號線SER ;管腳A5連接第四根信號線D ;管腳M連接管腳SER ;管腳B2與 管腳PCLK并聯(lián)后輸出信號RCLK ;管腳Bl與管腳SRCLK并聯(lián)后輸出信號SRCLK ;管腳B5連 接管腳D ;管腳B3與管腳CP并聯(lián)后輸出信號CP ;0S輸出信號D。
      [0013] 所述總線收發(fā)器為74HC245芯片;所述第一串行輸入/并行輸出的移位寄存器為 74HC595芯片;所述第二串行輸入/并行輸出的移位寄存器為HEF409B芯片。
      [0014] 相較于現有技術,本實用新型的有益效果是:使用四個單片機的端口,配合使用四 根信號線,經過總線收發(fā)器及第一串行輸入/并行輸出的移位寄存器和第二串行輸入/并 行輸出的移位寄存器的處理,對LED顯示屏進行控制顯示,大大節(jié)約了單片機端口資源。
      【附圖說明】
      [0015] 圖1為本實用新型LED顯示屏驅動電路的結構示意圖。

      【具體實施方式】
      [0017] 下面結合【附圖說明】及【具體實施方式】對本實用新型進一步說明。
      [0018] 如圖1所示,一種LED顯示屏驅動電路,包括總線收發(fā)器11、第一串行輸入/并行 輸出的移位寄存器12和第二串行輸入/并行輸出的移位寄存器13 ;總線收發(fā)器11分別與 第一串行輸入/并行輸出的移位寄存器12、第二串行輸入/并行輸出的移位寄存器13連 接;總線收發(fā)器11連接四根信號線。使用四個單片機的端口,配合使用四根信號線,經過總 線收發(fā)器11及第一串行輸入/并行輸出的移位寄存器12和第二串行輸入/并行輸出的移 位寄存器13的處理,對LED顯示屏進行控制顯示,大大節(jié)約了單片機端口資源。
      [0019] 本實用新型總線收發(fā)器11具有20個管腳,依次分別是DIR、A1、A2、A3、A4、A5、A6、 A7、A8、GND、B8、B7、B6、B5、B4、B3、B2、BK 0E、VCC ;管腳 DIR 和管腳 VCC 連接電源電壓;管 腳GND和管腳OE連接地線或0線。第一串行輸入/并行輸出的移位寄存器12具有16個管 腳,依次分別是 QB、QC、QD、QE、QF、QG、QH、GND、QH'、SRCLR、SRCLK、PCLK、0E、SER、QA、VCC ; 管腳SRCLR和管腳VCC連接電源電壓;管腳GND和管腳OE連接地線或0線。第二串行輸入 /并行輸出的移位寄存器13具有16個管腳,依次分別是STR、D、CP、00、01、02、03、VSS、0S、 OS'、07、06、05、04、E0、VDD ;管腳STR、管腳E0、管腳VDD均連接電源電壓;管腳VSS連接 地線或0線。
      [0020] 其中,管腳Al連接第一根信號線SRCLK ;管腳A2和A3連接第二根信號線RCLK&CP ; 管腳A4連接第三根信號線SER ;管腳A5連接第四根信號線D ;管腳M連接管腳SER ;管腳 B2與管腳PCLK并聯(lián)后輸出信號RCLK ;管腳Bl與管腳SRCLK并聯(lián)后輸出信號SRCLK ;管腳 B5連接管腳D ;管腳B3與管腳CP并聯(lián)后輸出信號CP ;0S輸出信號D??傊褂盟母盘?線,輸出五個信號至LED顯示屏,實現了減少單片機端口使用數量的需求。
      [0021] 本實用新型總線收發(fā)器11選用74HC245芯片;第一串行輸入/并行輸出的移位寄 存器12選用74HC595芯片;第二串行輸入/并行輸出的移位寄存器13選用HEF409B芯片。 除此之外,也可使用本領域悉知的具有所需管腳功能的其它芯片。
      [0022] 以上內容是結合具體的優(yōu)選實施方式對本實用新型所作的進一步詳細說明,不能 認定本實用新型的具體實施只局限于這些說明。對于本實用新型所屬技術領域的普通技術 人員來說,在不脫離本實用新型構思的前提下,還可以做出若干簡單推演或替換,都應當視 為屬于本實用新型的保護范圍。
      【主權項】
      1. 一種LED顯示屏驅動電路,其特征在于: 包括總線收發(fā)器、第一串行輸入/并行輸出的移位寄存器和第二串行輸入/并行輸出 的移位寄存器; 所述總線收發(fā)器分別與第一串行輸入/并行輸出的移位寄存器、第二串行輸入/并行 輸出的移位寄存器連接; 所述總線收發(fā)器連接四根信號線。2. 根據權利要求1所述的LED顯示屏驅動電路,其特征在于:所述總線收發(fā)器具有20 個管腳。3. 根據權利要求2所述的LED顯示屏驅動電路,其特征在于:20個管腳依次為DIR、Al、 A2、A3、A4、A5、A6、A7、A8、GND、B8、B7、B6、B5、B4、B3、B2、BKOE、VCC;管腳DIR和管腳VCC 連接電源電壓;管腳GND和管腳OE連接地線或0線。4. 根據權利要求3所述的LED顯示屏驅動電路,其特征在于:所述第一串行輸入/并 行輸出的移位寄存器具有16個管腳。5. 根據權利要求4所述的LED顯示屏驅動電路,其特征在于:16個管腳依次為QB、QC、 QD、QE、QF、QG、QH、GND、QH'、SRCLR、SRCLK、PCLK、0E、SER、QA、VCC;管腳SRCLR和管腳VCC 連接電源電壓;管腳GND和管腳OE連接地線或0線。6. 根據權利要求5所述的LED顯示屏驅動電路,其特征在于:第二串行輸入/并行輸 出的移位寄存器具有16個管腳。7. 根據權利要求6所述的LED顯示屏驅動電路,其特征在于:16個管腳依次為STR、D、 CP、00、01、02、03、VSS、OS、OS'、07、06、05、04、E0、VDD;管腳STR、管腳E0、管腳VDD均連 接電源電壓;管腳VSS連接地線或0線。8. 根據權利要求7所述的LED顯示屏驅動電路,其特征在于:管腳Al連接第一根信號 線SRCLK;管腳A2和A3連接第二根信號線RCLK&CP;管腳A4連接第三根信號線SER;管腳 A5連接第四根信號線D; 管腳B4連接管腳SER;管腳B2與管腳PCLK并聯(lián)后輸出信號RCLK;管腳Bl與管腳SRCLK并聯(lián)后輸出信號SRCLK; 管腳B5連接管腳D;管腳B3與管腳CP并聯(lián)后輸出信號CP;0S輸出信號D。9. 根據權利要求1所述的LED顯示屏驅動電路,其特征在于:所述總線收發(fā)器為 74HC245芯片;所述第一串行輸入/并行輸出的移位寄存器為74HC595芯片;所述第二串行 輸入/并行輸出的移位寄存器為J1EF409B芯片。
      【專利摘要】本實用新型提供一種LED顯示屏驅動電路,包括總線收發(fā)器、第一串行輸入/并行輸出的移位寄存器和第二串行輸入/并行輸出的移位寄存器;所述總線收發(fā)器分別與第一串行輸入/并行輸出的移位寄存器、第二串行輸入/并行輸出的移位寄存器連接;所述總線收發(fā)器連接四根信號線。本實用新型的有益效果是:使用四個單片機的端口,配合使用四根信號線,經過總線收發(fā)器及第一串行輸入/并行輸出的移位寄存器和第二串行輸入/并行輸出的移位寄存器的處理,對LED顯示屏進行控制顯示,大大節(jié)約了單片機端口資源。
      【IPC分類】G09G3/34
      【公開號】CN204904800
      【申請?zhí)枴緾N201520638472
      【發(fā)明人】丁小剛
      【申請人】深圳市中深光電有限公司
      【公開日】2015年12月23日
      【申請日】2015年8月21日
      網友詢問留言 已有0條留言
      • 還沒有人留言評論。精彩留言會獲得點贊!
      1