国产精品1024永久观看,大尺度欧美暖暖视频在线观看,亚洲宅男精品一区在线观看,欧美日韩一区二区三区视频,2021中文字幕在线观看

  • <option id="fbvk0"></option>
    1. <rt id="fbvk0"><tr id="fbvk0"></tr></rt>
      <center id="fbvk0"><optgroup id="fbvk0"></optgroup></center>
      <center id="fbvk0"></center>

      <li id="fbvk0"><abbr id="fbvk0"><dl id="fbvk0"></dl></abbr></li>

      C型usb接口控制電路的制作方法

      文檔序號(hào):9974445閱讀:364來源:國(guó)知局
      C型usb接口控制電路的制作方法
      【技術(shù)領(lǐng)域】
      [0001]本實(shí)用新型涉及USB技術(shù)領(lǐng)域,尤其涉及一種C型USB接口控制電路。
      【背景技術(shù)】
      [0002]C型USB接口(UBS TYPE-C)是USB-1F組織于2014年發(fā)布的,用于統(tǒng)一原有USBtype-A和USB type_B接口的新型接口,其優(yōu)點(diǎn)是,迷你小巧、正反相同、雙向可接,可集電源、音頻、視頻、數(shù)據(jù)傳輸于一身。為了實(shí)現(xiàn)這些優(yōu)勢(shì)特性,C型USB接口通常需要一顆內(nèi)置有微處理器的集成芯片,通過USB TYPE-C連接線中的CC (Configurat1n Channel)線,來與連接的對(duì)端設(shè)備進(jìn)行握手和身份識(shí)別,以決定雙方在供電和數(shù)據(jù)傳輸上屬于主設(shè)備還是從設(shè)備。但是,傳統(tǒng)的微處理器芯片在實(shí)現(xiàn)USB TYPE-C接口標(biāo)準(zhǔn)的時(shí)候,都有個(gè)弊端,當(dāng)設(shè)備處于完全掉電狀態(tài),即標(biāo)準(zhǔn)中所規(guī)定的Dead Battery模式時(shí),無法對(duì)CC接口的狀態(tài)進(jìn)行控制,可能會(huì)因此導(dǎo)致設(shè)備在電池電量低時(shí),無法被對(duì)端USB TYPE-C設(shè)備,例如適配器等供電方識(shí)別,從而完全失效。例如,移動(dòng)電源產(chǎn)品,電池電壓低于USB TYPE-C接口控制芯片的正常工作電壓后就再也無法充電。
      【實(shí)用新型內(nèi)容】
      [0003]本實(shí)用新型所要解決的技術(shù)問題在于,提供一種C型USB接口控制電路,以便能方便地實(shí)現(xiàn)C型USB接口在完全掉電狀態(tài)下的CC線正常工作。
      [0004]為解決上述技術(shù)問題,本實(shí)用新型提供如下技術(shù)方案:一種C型USB接口控制電路,包括內(nèi)置有微處理器的集成芯片,集成芯片的第一管腳PINl通過一第二電阻R2連接至C型USB接口的CC線,集成芯片的第二管腳PIN2通過第一電阻Rl連接至集成芯片的VDD端,所述第一管腳和第二管腳之間還設(shè)置有一個(gè)在微處理器正常工作時(shí)關(guān)閉而在微處理器不能正常工作時(shí)導(dǎo)通的受控電子開關(guān),所述受控電子開關(guān)的三個(gè)端腳分別連接第一管腳、第二管腳和集成芯片的公共接地端VSS。
      [0005]進(jìn)一步地,所述受控電子開關(guān)為NMOS管Ql,所述NMOS管Ql的漏極、柵極和源極分別對(duì)應(yīng)連接第一管腳、第二管腳和集成芯片的公共接地端VSS。
      [0006]本實(shí)用新型還提供如下另一種技術(shù)方案:一種C型USB接口控制電路,包括內(nèi)置有微處理器的集成芯片,微處理器的第一管腳PINl通過一第二電阻R2連接至C型USB接口的CC線,微處理器的第二管腳PIN2通過第一電阻Rl連接至集成芯片的VDD端,所述第一管腳和第二管腳之間還設(shè)置有一個(gè)在微處理器正常工作時(shí)關(guān)閉而在微處理器不能正常工作時(shí)導(dǎo)通的受控電子開關(guān),所述受控電子開關(guān)的三個(gè)端腳分別連接第一管腳、第二管腳和集成芯片的公共接地端VSS,所述第一電阻R1、第二電阻R2及受控電子開關(guān)均集成于所述集成芯片內(nèi)部。
      [0007]進(jìn)一步地,所述受控電子開關(guān)為NMOS管Ql,所述NMOS管Ql的漏極、柵極和源極分別對(duì)應(yīng)連接第一管腳、第二管腳和集成芯片的公共接地端VSS。
      [0008]采用上述技術(shù)方案后,本實(shí)用新型至少具有如下有益效果:本實(shí)用新型在系統(tǒng)供電電壓正常時(shí),由微處理器負(fù)責(zé)控制C型USB接口的CC線,完成與對(duì)端USB TYPE-C設(shè)備的通信;當(dāng)系統(tǒng)供電電壓不正常,微處理器無法正常工作時(shí),由VDD端通過與第一電阻、受控電子開關(guān)和第二電阻的配合對(duì)C型USB接口的CC邏輯進(jìn)行控制。讓對(duì)端C型USB設(shè)備能正確識(shí)別CC邏輯。從而可以有效保證C型USB接口的CC線正常工作,尤其是在完全掉電狀態(tài)下仍然能正常工作。
      【附圖說明】
      [0009]圖1是本實(shí)用新型C型USB接口控制電路的一種實(shí)施例的電路結(jié)構(gòu)示意圖。
      [0010]圖2是本實(shí)用新型C型USB接口控制電路另一種實(shí)施例的電路結(jié)構(gòu)示意圖。
      【具體實(shí)施方式】
      [0011 ] 需要說明的是,在不沖突的情況下,本申請(qǐng)中的實(shí)施例及實(shí)施例中的特征可以相互結(jié)合,下面結(jié)合附圖和具體實(shí)施例對(duì)本實(shí)用新型作進(jìn)一步詳細(xì)說明。
      [0012]如圖1所示,本實(shí)用新型提供一種C型USB接口控制電路,包括內(nèi)置有微處理器的集成芯片,集成芯片的第一管腳PINl通過一第二電阻R2連接至C型USB接口的CC線,集成芯片的第二管腳PIN2通過第一電阻Rl連接至集成芯片的VDD端,所述第一管腳PINl和第二管腳PIN2之間還設(shè)置有一個(gè)在微處理器正常工作時(shí)關(guān)閉而在微處理器不能正常工作時(shí)導(dǎo)通的受控電子開關(guān),所述受控電子開關(guān)的三個(gè)端腳分別連接第一管腳、第二管腳和集成芯片的公共接地端VSS。在實(shí)際制造時(shí),可以采用MOS管或其他能夠?qū)崿F(xiàn)通斷控制的模塊開關(guān)或者模塊。在如圖1所示的具體實(shí)施例中,所述受控電子開關(guān)為NMOS管Q1,所述NMOS管Ql的漏極、柵極和源極分別對(duì)應(yīng)連接第一管腳、第二管腳和集成芯片的公共接地端VSS。
      [0013]而在如圖2所示的另一個(gè)實(shí)施例中,其與圖1所示實(shí)施例的主要區(qū)別在于:所述第一電阻R1、第二電阻R2及受控電子開關(guān)均集成于所述集成芯片內(nèi)部,相應(yīng)地,對(duì)接線進(jìn)行了微調(diào):由微處理器的第一管腳PINl通過一第二電阻R2連接至C型USB接口的CC線,由微處理器的第二管腳PIN2通過第一電阻Rl連接至集成芯片的VDD端,所述第一管腳和第二管腳之間還設(shè)置有一個(gè)在微處理器正常工作時(shí)關(guān)閉而在微處理器不能正常工作時(shí)導(dǎo)通的受控電子開關(guān),所述受控電子開關(guān)的三個(gè)端腳分別連接第一管腳、第二管腳和集成芯片的公共接地端VSS ο本實(shí)施例通過將各電子元器件均集成至同一集成芯片內(nèi)部,其產(chǎn)品集成度更高,更加方便制造和使用。
      [0014]在具體使用時(shí),當(dāng)設(shè)備的供電電壓VDD能夠保證微處理器正常工作時(shí),第一管腳PINl根據(jù)微處理器內(nèi)部指令管理C型USB接口的CC線與對(duì)端設(shè)備的通信和電平控制,第二管腳PIN2輸出低電平,關(guān)閉NMOS管Q1,避免NMOS管Ql影響CC線的通信及電平控制。當(dāng)設(shè)備的供電VDD無法保證集成芯片內(nèi)部的微處理器正常工作時(shí),第一管腳PINl和第二管腳PIN2為高阻態(tài),微處理器對(duì)CC通信和電平的控制將失效。集成芯片外部通過一個(gè)直接由系統(tǒng)電源VDD通過第一電阻Rl控制NMOS管Ql,保證第一管腳PINl電位為低電平,經(jīng)過第二電阻R2給C型USB接口的CC線一個(gè)固定的電氣特征,從而令對(duì)端的C型USB接口設(shè)備正確的識(shí)別CC。Ql可以置于集成芯片內(nèi)部,也可以置于集成電路外部。
      [0015]盡管已經(jīng)示出和描述了本實(shí)用新型的實(shí)施例,對(duì)于本領(lǐng)域的普通技術(shù)人員而言,可以理解的是,在不脫離本實(shí)用新型的原理和精神的情況下可以對(duì)這些實(shí)施例進(jìn)行多種等效的變化、修改、替換和變型,本實(shí)用新型的范圍由所附權(quán)利要求及其等同范圍限定。
      【主權(quán)項(xiàng)】
      1.一種C型USB接口控制電路,包括內(nèi)置有微處理器的集成芯片,其特征在于,集成芯片的第一管腳PINl通過一第二電阻R2連接至C型USB接口的CC線,集成芯片的第二管腳PIN2通過第一電阻Rl連接至集成芯片的VDD端,所述第一管腳和第二管腳之間還設(shè)置有一個(gè)在微處理器正常工作時(shí)關(guān)閉而在微處理器不能正常工作時(shí)導(dǎo)通的受控電子開關(guān),所述受控電子開關(guān)的三個(gè)端腳分別連接第一管腳、第二管腳和集成芯片的公共接地端VSS。2.如權(quán)利要求1所述的C型USB接口控制電路,其特征在于,所述受控電子開關(guān)為NMOS管Q1,所述NMOS管Ql的漏極、柵極和源極分別對(duì)應(yīng)連接第一管腳、第二管腳和集成芯片的公共接地端VSS。3.一種C型USB接口控制電路,包括內(nèi)置有微處理器的集成芯片,其特征在于,微處理器的第一管腳PINl通過一第二電阻R2連接至C型USB接口的CC線,微處理器的第二管腳PIN2通過第一電阻Rl連接至集成芯片的VDD端,所述第一管腳和第二管腳之間還設(shè)置有一個(gè)在微處理器正常工作時(shí)關(guān)閉而在微處理器不能正常工作時(shí)導(dǎo)通的受控電子開關(guān),所述受控電子開關(guān)的三個(gè)端腳分別連接第一管腳、第二管腳和集成芯片的公共接地端VSS,所述第一電阻R1、第二電阻R2及受控電子開關(guān)均集成于所述集成芯片內(nèi)部。4.如權(quán)利要求3所述的C型USB接口控制電路,其特征在于,所述受控電子開關(guān)為NMOS管Q1,所述NMOS管Ql的漏極、柵極和源極分別對(duì)應(yīng)連接第一管腳、第二管腳和集成芯片的公共接地端VSS。
      【專利摘要】本實(shí)用新型涉及一種C型USB接口控制電路,包括內(nèi)置有微處理器的集成芯片,集成芯片的第一管腳PIN1通過一第二電阻R2連接至C型USB接口的CC線,集成芯片的第二管腳PIN2通過第一電阻R1連接至集成芯片的VDD端,所述第一管腳和第二管腳之間還設(shè)置有一個(gè)在微處理器正常工作時(shí)關(guān)閉而在微處理器不能正常工作時(shí)導(dǎo)通的受控電子開關(guān),所述受控電子開關(guān)的三個(gè)端腳分別連接第一管腳、第二管腳和集成芯片的公共接地端VSS。本實(shí)用新型在系統(tǒng)供電電壓不正常,微處理器無法正常工作時(shí),由VDD端與第一電阻、受控電子開關(guān)和第二電阻的配合對(duì)C型USB接口的CC邏輯進(jìn)行控制,讓對(duì)端C型USB設(shè)備能正確識(shí)別CC邏輯。從而可保證C型USB接口的CC線在完全掉電狀態(tài)下仍然能正常工作。
      【IPC分類】G06F13/40
      【公開號(hào)】CN204883704
      【申請(qǐng)?zhí)枴緾N201520633673
      【發(fā)明人】劉小靈
      【申請(qǐng)人】深圳市樂得瑞科技有限公司
      【公開日】2015年12月16日
      【申請(qǐng)日】2015年8月21日
      網(wǎng)友詢問留言 已有0條留言
      • 還沒有人留言評(píng)論。精彩留言會(huì)獲得點(diǎn)贊!
      1