国产精品1024永久观看,大尺度欧美暖暖视频在线观看,亚洲宅男精品一区在线观看,欧美日韩一区二区三区视频,2021中文字幕在线观看

  • <option id="fbvk0"></option>
    1. <rt id="fbvk0"><tr id="fbvk0"></tr></rt>
      <center id="fbvk0"><optgroup id="fbvk0"></optgroup></center>
      <center id="fbvk0"></center>

      <li id="fbvk0"><abbr id="fbvk0"><dl id="fbvk0"></dl></abbr></li>

      半導(dǎo)體存儲(chǔ)器件及其操作方法與流程

      文檔序號:11098095閱讀:395來源:國知局
      半導(dǎo)體存儲(chǔ)器件及其操作方法與制造工藝

      本申請要求于2015年11月3日提交的申請?zhí)枮?0-2015-0153930的韓國專利申請的優(yōu)先權(quán),其全部內(nèi)容通過引用合并于此。

      技術(shù)領(lǐng)域

      本發(fā)明的實(shí)施例涉及一種半導(dǎo)體存儲(chǔ)器件及其操作方法。



      背景技術(shù):

      半導(dǎo)體存儲(chǔ)器件是一種在半導(dǎo)體材料上加以實(shí)現(xiàn)的存儲(chǔ)器件。適用的已知半導(dǎo)體材料包括:硅(Si)、鍺(Ge)、砷化鎵(GaAS)、磷化銦(InP)或者它們的任意組合。半導(dǎo)體存儲(chǔ)器件通常被劃分為易失性存儲(chǔ)器件或者非易失性存儲(chǔ)器件。

      易失性存儲(chǔ)器件在電源被切斷時(shí)不保持存儲(chǔ)的數(shù)據(jù)。易失性存儲(chǔ)器件的示例包括:靜態(tài)隨機(jī)存取存儲(chǔ)器(SRAM)、動(dòng)態(tài)RAM(DRAM)、同步DRAM(SDRAM)等等。非易失性存儲(chǔ)器件即使在電源被切斷時(shí)也保持存儲(chǔ)的數(shù)據(jù)。非易失性存儲(chǔ)器件的示例包括:只讀存儲(chǔ)器(ROM)、可編程ROM(PROM)、電可編程ROM(EPROM)、電可擦除和可編程ROM(EEPROM)、快閃存儲(chǔ)器、相變RAM(PRAM)、磁性RAM(MRAM)、阻變RAM(RRAM)、鐵電RAM(FRAM)等等??扉W存儲(chǔ)器件被廣泛地利用,并且通常被劃分為或非快閃存儲(chǔ)器類型或者與非快閃存儲(chǔ)器類型。



      技術(shù)實(shí)現(xiàn)要素:

      本發(fā)明的實(shí)施例提供了一種具有提高的編程速度的半導(dǎo)體存儲(chǔ)器件及其操作方法。

      根據(jù)本發(fā)明的一個(gè)方面,一種操作存儲(chǔ)器件的方法可以包括:對多個(gè)存儲(chǔ)器單元執(zhí)行主編程操作,并且對在執(zhí)行主編程操作時(shí)關(guān)于主編程操作的閾值電壓改變的至少一個(gè)存儲(chǔ)器單元執(zhí)行額外的編程操作。

      根據(jù)本發(fā)明的一個(gè)方面,提供了一種操作存儲(chǔ)器件的方法,所述存儲(chǔ)器件包括多個(gè)存儲(chǔ)器單元,每個(gè)存儲(chǔ)器單元被編程為具有基于其閾值電壓所劃分的多個(gè)編程狀態(tài)之中的任意一個(gè)編程狀態(tài),所述方法可以包括:通過利用與第n編程狀態(tài)相對應(yīng)的驗(yàn)證電壓來驗(yàn)證被編程為具有多個(gè)編程狀態(tài)之中的任意第n編程狀態(tài)的多個(gè)存儲(chǔ)器單元,并且如果驗(yàn)證失敗,則將與第n編程狀態(tài)相對應(yīng)的編程脈沖施加至與多個(gè)存儲(chǔ)器單元連接的字線。

      根據(jù)本發(fā)明的一個(gè)方面,一種存儲(chǔ)器件可以包括:多個(gè)存儲(chǔ)器單元,每個(gè)存儲(chǔ)器單元被編程為具有基于其閾值電壓劃分的多個(gè)編程狀態(tài)之中的任意一個(gè)編程狀態(tài);以及外圍電路,其被配置成對多個(gè)存儲(chǔ)器單元執(zhí)行主編程操作,和對在執(zhí)行主編程操作時(shí)關(guān)于主編程操作的閾值電壓改變的至少一個(gè)存儲(chǔ)器單元執(zhí)行額外的編程操作。

      根據(jù)本發(fā)明的一個(gè)方面,一種存儲(chǔ)器件可以包括:多個(gè)存儲(chǔ)器單元,每個(gè)存儲(chǔ)器單元被編程為具有基于其閾值電壓所劃分的多個(gè)編程狀態(tài)之中的任意一個(gè)編程狀態(tài);以及外圍電路,其被配置成通過利用與第n編程狀態(tài)相對應(yīng)的驗(yàn)證電壓來驗(yàn)證被編程為具有多個(gè)編程狀態(tài)之中的任意第n編程狀態(tài)的多個(gè)存儲(chǔ)器單元,并且如果驗(yàn)證失敗,則將與第n編程狀態(tài)相對應(yīng)的編程脈沖施加至與多個(gè)存儲(chǔ)器單元連接的字線。

      附圖說明

      在下文中將參照附圖更全面地描述示例性實(shí)施例;然而,這些實(shí)施例可以采用不同的形式來實(shí)施,并且不應(yīng)當(dāng)被解釋為限制于本文中所列舉的實(shí)施例。確切地說,提供這些實(shí)施例以使本發(fā)明相對于本發(fā)明所屬領(lǐng)域的技術(shù)人員是充分且完整。

      在附圖中,為了清楚的圖示,可以對尺寸進(jìn)行夸大處理。將理解的是,當(dāng)提及一個(gè)元件在兩個(gè)元件“之間”時(shí),其可能是在兩個(gè)元件之間的唯一的一個(gè)元件,或者還可以存在一個(gè)或更多個(gè)中間元件。相同的附圖標(biāo)記始終表示相同的元件。

      圖1為圖示了根據(jù)本發(fā)明的一個(gè)實(shí)施例的存儲(chǔ)系統(tǒng)的框圖。

      圖2為圖示了根據(jù)本發(fā)明的一個(gè)實(shí)施例的存儲(chǔ)器件的框圖。

      圖3為圖示了根據(jù)本發(fā)明的一個(gè)實(shí)施例的存儲(chǔ)器單元陣列的結(jié)構(gòu)的圖。

      圖4為圖示了根據(jù)本發(fā)明的另一個(gè)實(shí)施例的存儲(chǔ)器單元陣列的結(jié)構(gòu)的圖。

      圖5為圖示了根據(jù)本發(fā)明的又一個(gè)實(shí)施例的存儲(chǔ)器單元陣列的結(jié)構(gòu)的圖。

      圖6為圖示了根據(jù)本發(fā)明的一個(gè)實(shí)施例的存儲(chǔ)器件的編程操作的流程圖。

      圖7為圖示了根據(jù)本發(fā)明的一個(gè)實(shí)施例的存儲(chǔ)器件的額外的編程操作的流程圖。

      圖8為圖示了根據(jù)本發(fā)明的一個(gè)實(shí)施例的包括存儲(chǔ)器件的存儲(chǔ)系統(tǒng)的框圖。

      圖9為圖示了根據(jù)本發(fā)明的一個(gè)實(shí)施例的存儲(chǔ)系統(tǒng)的應(yīng)用示例的框圖。

      圖10為圖示了根據(jù)本發(fā)明的一個(gè)實(shí)施例的包括存儲(chǔ)系統(tǒng)的計(jì)算系統(tǒng)的框圖。

      具體實(shí)施方式

      為了描述根據(jù)本發(fā)明的實(shí)施例的目的,在本文中所公開的特定的結(jié)構(gòu)或功能的描述僅是說明性的。然而,應(yīng)當(dāng)注意的是,本發(fā)明可以采用不同的形式來實(shí)施,并且不應(yīng)當(dāng)解釋為限制于本文所列舉的實(shí)施例。

      所述的實(shí)施例能夠進(jìn)行不同地修改,并且具有各種形狀。

      盡管諸如“第一”和“第二”的術(shù)語可以用于描述各種部件,但是這種部件不應(yīng)當(dāng)被理解為限制于以上術(shù)語。以上術(shù)語僅用于將一個(gè)部件與另一個(gè)部件區(qū)分開。例如,在不脫離本發(fā)明的權(quán)利范圍的情況下,第一部件可以被稱為第二部件,并且同樣地,第二部件可以被稱為第一部件。

      將理解的是,當(dāng)一個(gè)元件被稱為與另一個(gè)元件“連接”時(shí),該元件可以直接連接至該其它元件,或者也可以存在中間元件。相反地,當(dāng)一個(gè)元件被稱為與另一個(gè)元件“直接地連接”時(shí),不存在中間元件。同時(shí),可以類似地解釋描述部件之間的關(guān)系的其它表述,例如“在…之間”、“直接在…之間”或者“與…相鄰”和“直接與…相鄰”。

      在本申請中利用的術(shù)語僅用于描述特定的實(shí)施例,并非旨在限制本發(fā)明。除非上下文另外清楚地指出之外,本發(fā)明中的單數(shù)形式也旨在包括復(fù)數(shù)形式。將進(jìn)一步理解的是,諸如“包括”、“包含”、“具有”等的術(shù)語旨在指示在本說明書中公開的特征、數(shù)目、操作、動(dòng)作、部件、部分或者它們的組合存在,并非旨在排出可以存在或者可以添加的一個(gè)或多個(gè)其它的特征、數(shù)目、操作、動(dòng)作、部件、部分或者它們的組合。

      只要沒有進(jìn)行不同地限定,本文中使用的、包括技術(shù)或者科學(xué)術(shù)語的全部術(shù)語具有本發(fā)明所屬的領(lǐng)域的技術(shù)人員通常所理解的意思。具有如詞典中所限定的定義的術(shù)語應(yīng)當(dāng)被理解為它們具有與相關(guān)技術(shù)的上下文一致的意思。只要在本申請中未清楚地限定,則不應(yīng)當(dāng)采用理想地或者過度正式的方式來理解術(shù)語。

      在下文中,將參照附圖來具體地描述本發(fā)明的示例性實(shí)施例。

      參見圖1,提供了圖示了根據(jù)本發(fā)明的一個(gè)實(shí)施例的存儲(chǔ)系統(tǒng)50的框圖。存儲(chǔ)系統(tǒng)50可以包括:半導(dǎo)體存儲(chǔ)器件100和控制器200。

      半導(dǎo)體存儲(chǔ)器件100可以包括以下中的一種:與非型快閃存儲(chǔ)器、垂直的與非型快閃存儲(chǔ)器、或非型快閃存儲(chǔ)器、阻變隨機(jī)存取存儲(chǔ)器(RRAM)、相變隨機(jī)存取存儲(chǔ)器(PRAM)、磁阻隨機(jī)存取存儲(chǔ)器(MRAM)、鐵電隨機(jī)存取存儲(chǔ)器(FRAM)、自旋轉(zhuǎn)移力矩隨機(jī)存取存儲(chǔ)器(STT-RAM)等等。半導(dǎo)體存儲(chǔ)器件100可以被實(shí)施為三維(3D) 陣列結(jié)構(gòu)。本發(fā)明的實(shí)施例不僅可以應(yīng)用于快閃存儲(chǔ)器件,還可以應(yīng)用于電荷捕獲快閃(CTF)存儲(chǔ)器,所述快閃存儲(chǔ)器件中的電荷存儲(chǔ)層由導(dǎo)電浮柵(FG)形成,所述電荷捕獲快閃(CTF)存儲(chǔ)器中的電荷存儲(chǔ)層由絕緣薄膜形成。

      半導(dǎo)體存儲(chǔ)器件100可以包括存儲(chǔ)器單元陣列110和外圍電路120,所述外圍電路120用于驅(qū)動(dòng)存儲(chǔ)器單元陣列110。存儲(chǔ)器單元陣列110可以包括多個(gè)存儲(chǔ)器單元。

      存儲(chǔ)器單元陣列110可以包括多個(gè)存儲(chǔ)塊,并且多個(gè)存儲(chǔ)塊可以根據(jù)它們的用途而被分成系統(tǒng)塊、用戶塊等。

      外圍電路120可以響應(yīng)于控制器200的控制來操作。外圍電路120可以響應(yīng)于控制器200的控制來編程存儲(chǔ)器單元陣列110中的數(shù)據(jù)。外圍電路120可以讀取來自存儲(chǔ)器單元陣列110的數(shù)據(jù)和擦除存儲(chǔ)器單元陣列110的數(shù)據(jù)。

      在一個(gè)實(shí)施例中,半導(dǎo)體存儲(chǔ)器件100的讀取和編程操作可以采用頁為單位來執(zhí)行。在一個(gè)實(shí)施例中,半導(dǎo)體存儲(chǔ)器件100的擦除操作可以采用模塊為單位來執(zhí)行。

      當(dāng)執(zhí)行編程操作時(shí),外圍電路120可以從控制器100接收表示編程操作的命令、物理塊地址(PBA)或者物理地址(PA),以及寫入數(shù)據(jù)。如果通過物理塊地址選擇了一個(gè)存儲(chǔ)塊和包括在相應(yīng)存儲(chǔ)塊中的一個(gè)頁,則外圍電路120可以編程在選中的頁中的寫入數(shù)據(jù)。

      當(dāng)執(zhí)行讀取操作時(shí),外圍電路120可以從控制器200接收表示讀取操作的命令(在下文中,被稱為讀取命令)和物理塊地址。外圍電路120可以從通過物理塊地址來選擇的一個(gè)存儲(chǔ)塊和包括在該存儲(chǔ)塊中的一個(gè)頁中讀取數(shù)據(jù),并且將讀取數(shù)據(jù)(在下文中,被稱為頁數(shù)據(jù))輸出至控制器200。

      當(dāng)執(zhí)行擦除操作時(shí),外圍電路120可以從控制器200接收表示擦除操作的命令和物理塊地址。物理塊地址可以指定一個(gè)存儲(chǔ)塊。外圍電路120可以擦除與物理塊地址相對應(yīng)的存儲(chǔ)塊中的數(shù)據(jù)。

      控制器200控制半導(dǎo)體存儲(chǔ)器件100的一個(gè)或多個(gè)操作??刂破?00可以響應(yīng)于來自外部主機(jī)(未示出)的請求來訪問半導(dǎo)體存儲(chǔ)器件100。控制器200可以響應(yīng)于來自外部主機(jī)的請求來命令半導(dǎo)體存儲(chǔ)器件100。

      在一個(gè)實(shí)施例中,控制器200可以控制半導(dǎo)體存儲(chǔ)器件100以執(zhí)行編程操作、讀取操作、擦除操作等之中的一種。對于編程操作,控制器200可以將編程命令、地址和數(shù)據(jù)經(jīng)由通道提供至半導(dǎo)體存儲(chǔ)器件100。對于讀取操作,控制器200可以將讀取命令和 地址經(jīng)由通道提供至半導(dǎo)體存儲(chǔ)器件100。對于擦除操作,控制器200可以將擦除命令和地址經(jīng)由通道提供至半導(dǎo)體存儲(chǔ)器件100。

      控制器200可以包括:隨機(jī)存取存儲(chǔ)器(RAM)210、存儲(chǔ)器控制器220和錯(cuò)誤校正碼(ECC)電路230。

      RAM 210可以通過存儲(chǔ)器控制器220來控制。RAM可以用作工作存儲(chǔ)器、緩沖存儲(chǔ)器、高速緩沖存儲(chǔ)器等。當(dāng)RAM 210用作工作存儲(chǔ)器時(shí),RAM 210可以任意地存儲(chǔ)由存儲(chǔ)器控制器220處理的數(shù)據(jù)。當(dāng)RAM 210用作緩沖存儲(chǔ)器時(shí),RAM 210可以用于緩沖從主機(jī)(未示出)傳送至半導(dǎo)體存儲(chǔ)器件100的數(shù)據(jù),或者從半導(dǎo)體存儲(chǔ)器件100傳送至主機(jī)的數(shù)據(jù)。

      存儲(chǔ)器控制器220可以控制半導(dǎo)體存儲(chǔ)器件100的讀取、編程、擦除和后臺操作之中的一種。存儲(chǔ)器控制器220可以驅(qū)動(dòng)用于控制半導(dǎo)體存儲(chǔ)器件100的固件。

      存儲(chǔ)器控制器220可以將從主機(jī)提供的邏輯塊地址(LBA)經(jīng)由快閃轉(zhuǎn)化層(FTL)轉(zhuǎn)換為物理塊地址(PBA)。具體地,F(xiàn)TL可以通過利用映射表來接收邏輯塊地址,并且將接收到的邏輯塊地址轉(zhuǎn)換為物理塊地址。物理塊地址可以為指定存儲(chǔ)器單元陣列110中的特定的字線的頁數(shù)字??梢岳肍TL的各種地址映射方法。在某些實(shí)施例中,地址映射方法可以包括頁映射方法、塊映射方法和混合映射方法中的一種。

      ECC電路230可以利用任意適合的錯(cuò)誤校正方案來檢測和校正數(shù)據(jù)。例如,ECC電路230可以利用任意一種已知的基于奇偶校驗(yàn)的方案作為錯(cuò)誤校正碼用于要被編程或者讀取的數(shù)據(jù)。

      ECC電路230可以利用編碼的調(diào)制方案來校正數(shù)據(jù)中的錯(cuò)誤,所述編碼的調(diào)制方案包括但是不限于:低密度奇偶校驗(yàn)(LDPC)碼、博斯-喬赫里-霍克文黑姆(BCH,Bose-Chaudhuri-Hocquenghem)碼、turbo碼、里德-索羅蒙(RS,Reed-Solomon)碼、卷積碼、遞歸系統(tǒng)碼(RSC)、格子編碼調(diào)制(TCM)、模塊編碼調(diào)制、漢明碼等。

      當(dāng)執(zhí)行讀取操作時(shí),ECC電路230可以校正讀取頁數(shù)據(jù)中的錯(cuò)誤。當(dāng)在讀取頁數(shù)據(jù)中包括超過可校正的比特?cái)?shù)目的錯(cuò)誤比特時(shí),解碼會(huì)失敗。當(dāng)在讀取頁數(shù)據(jù)中包括等于或者小于可校正的比特?cái)?shù)目的錯(cuò)誤比特時(shí),解碼會(huì)成功。

      解碼成功意味著相應(yīng)的讀取命令通過。解碼失敗意味著相應(yīng)的讀取命令失敗。當(dāng)解碼成功時(shí),控制器200可以輸出已經(jīng)校正任意錯(cuò)誤的主機(jī)頁數(shù)據(jù)。

      控制器200可以包括主機(jī)接口(未示出)。主機(jī)接口可以包括用于在外部主機(jī)與控 制器200之間交換數(shù)據(jù)的協(xié)議。在某些實(shí)施例中,控制器200可以被配置成經(jīng)由各種接口協(xié)議中的至少一種來與外部主機(jī)通信,各種接口協(xié)議包括:通用串行總線(USB)協(xié)議、多媒體卡(MMC)協(xié)議、外圍組件互連(PCI)協(xié)議、PCI-快速(PCI-E)協(xié)議、高級技術(shù)附件(ATA)協(xié)議、串行ATA協(xié)議、并行ATA協(xié)議、小型計(jì)算機(jī)小型接口(SCSI)協(xié)議、加強(qiáng)型小型盤接口(ESDI)協(xié)議、集成驅(qū)動(dòng)電子(IDE)協(xié)議、私有協(xié)議等。

      圖2為圖示了根據(jù)本發(fā)明的一個(gè)實(shí)施例的存儲(chǔ)器件的框圖。例如,圖2中的存儲(chǔ)器件可以為圖1中的半導(dǎo)體存儲(chǔ)器件100。

      參見圖2,半導(dǎo)體存儲(chǔ)器件100可以包括存儲(chǔ)器單元陣列110和外圍電路120。外圍電路120可以包括:地址解碼器121、電壓發(fā)生器122、讀取/寫入電路123、數(shù)據(jù)輸入/輸出電路124以及控制邏輯125。

      存儲(chǔ)器單元陣列110可以包括多個(gè)存儲(chǔ)塊BLK1至BLKz。多個(gè)存儲(chǔ)塊BLK1至BLKz可以經(jīng)由行線RL與地址解碼器121連接和經(jīng)由位線BL1至BLm與讀取/寫入電路123連接。多個(gè)存儲(chǔ)塊BLK1至BLKz中的每個(gè)可以包括多個(gè)存儲(chǔ)器單元。在某些實(shí)施例中,多個(gè)存儲(chǔ)器單元可以為非易失性存儲(chǔ)器單元。

      包括在存儲(chǔ)器單元陣列110中的多個(gè)存儲(chǔ)器單元可以根據(jù)它們的用途而被分成多個(gè)塊。例如,多個(gè)塊可以被分成主模塊和額外模塊。關(guān)于存儲(chǔ)器單元的操作的各種建立信息可以被存儲(chǔ)在額外模塊中。

      圖3為圖示了根據(jù)本發(fā)明的一個(gè)實(shí)施例的存儲(chǔ)器單元陣列的結(jié)構(gòu)的圖。例如,圖3中的存儲(chǔ)器單元陣列可以為圖2中的存儲(chǔ)器單元陣列110。

      參見圖3,第一存儲(chǔ)塊BLK1至第z存儲(chǔ)塊BLKz可以共同地連接到第一位線BL1至第m位線BLm。為了便于描述,圖示了包括在多個(gè)存儲(chǔ)塊BLK1至BLKz之中的第一存儲(chǔ)塊BLK1中的部件,并且省略了包括在其它的存儲(chǔ)塊BLK2至BLKz的每個(gè)中的部件。將理解的是,其它的存儲(chǔ)塊BLK2至BLKz中的每個(gè)可以配置為與第一存儲(chǔ)塊BLK1類似。

      存儲(chǔ)塊BLK1可以包括多個(gè)單元串CS1至CSm。第一單元串CS1至第m單元串CSm可以分別地與第一位線BL1至第m位線BLm連接。

      第一單元串CS1至第m單元串CSm中的每個(gè)可以包括漏極選擇晶體管DST、串聯(lián)連接的多個(gè)存儲(chǔ)器單元MC1至MCn、以及源極選擇晶體管SST。漏極選擇晶體管DST可以連接至漏極選擇線DSL1。第一存儲(chǔ)器單元MC1至第n存儲(chǔ)器單元MCn可以分別地與第一字線WL1至第n字線WLn連接。源極選擇晶體管SST可以連接至源極選擇線 SSL1。漏極選擇晶體管DST的漏極可以與相應(yīng)的位線連接。第一單元串CS1至第m單元串CSm中的漏極選擇晶體管可以分別地與第一位線BL1至第m位線BLm連接。源極選擇晶體管SST的源極可以與公共源極線CSL(未示出)連接。

      漏極選擇線DSL1、第一字線WL1至第n字線WLn、以及源極選擇線SSL1包括在圖2的行線RL中。漏極選擇線DSL1、第一字線WL1至第n字線WLn、以及源極選擇線SSL1通過圖2的地址解碼器121來控制。公共源極線CSL通過控制邏輯125來控制。第一位線BL1至第m位線BLm通過讀取/寫入電路123來控制。

      再次參見圖2,外圍電路120可以包括:地址解碼器121、電壓發(fā)生器122、讀取/寫入電路123、數(shù)據(jù)輸入/輸出電路124、以及控制邏輯125。

      地址解碼器121可以經(jīng)由行線RL與存儲(chǔ)器單元陣列110連接。地址解碼器121可以響應(yīng)于控制邏輯125的控制來操作。地址解碼器121可以經(jīng)由控制邏輯125來接收地址ADDR。

      在某些實(shí)施例中,半導(dǎo)體存儲(chǔ)器件100的編程和讀取操作可以采用頁為單位來執(zhí)行。在編程時(shí),地址ADDR可以包括模塊地址和行地址。

      地址解碼器121可以將接收的地址ADDR中的模塊地址解碼。地址解碼器121可以根據(jù)被解碼的模塊地址來選擇存儲(chǔ)塊BLK1至BLKz之中的一個(gè)存儲(chǔ)塊。

      地址解碼器121可以將接收的地址ADDR中的行地址解碼。地址解碼器121可以根據(jù)被解碼的行地址,通過將由電壓發(fā)生器122提供的電壓施加至行線RL,來選擇選中的存儲(chǔ)塊的一個(gè)字線。

      對于編程操作,地址解碼器121可以將編程脈沖施加至選中的字線,并且將比編程脈沖更低的通過脈沖施加至未選中的字線。對于編程驗(yàn)證操作,地址解碼器121可以將驗(yàn)證電壓施加至選中的字線,并且將比驗(yàn)證電壓更高的驗(yàn)證通過電壓施加至未選中的字線。

      在某些實(shí)施例中,在控制邏輯125的控制下的地址解碼器121可以支持包括主編程操作和額外的編程操作的編程操作。在額外的編程操作中,首先執(zhí)行驗(yàn)證操作,并且可以基于驗(yàn)證結(jié)果來確定是否要施加額外的編程脈沖。

      在某些實(shí)施例中,半導(dǎo)體存儲(chǔ)器件100的擦除操作可以采用存儲(chǔ)塊為單位來執(zhí)行。在擦除操作中,地址ADDR可以包括模塊地址。地址解碼器121將模塊地址解碼,并且根據(jù)被解碼的模塊地址來選擇一個(gè)存儲(chǔ)塊。

      在一個(gè)實(shí)施例中,地址解碼器121可以包括:塊解碼器、字線解碼器、地址解碼器等。

      電壓發(fā)生器122可以通過利用被供應(yīng)至半導(dǎo)體存儲(chǔ)器件100的外部電源電壓來產(chǎn)生多個(gè)電壓。電壓發(fā)生器122可以響應(yīng)于控制邏輯125的控制來操作。

      電壓發(fā)生器122可以通過調(diào)節(jié)外部電源電壓來產(chǎn)生內(nèi)部電源電壓。通過電壓發(fā)生器122產(chǎn)生的內(nèi)部電源電壓可以用作半導(dǎo)體存儲(chǔ)器件100的操作電壓。

      電壓發(fā)生器122可以通過利用外部電源電壓或者內(nèi)部電源電壓來產(chǎn)生多個(gè)電壓。例如,電壓發(fā)生器122可以包括用于接收內(nèi)部電源電壓的多個(gè)泵浦電容器,并且可以通過響應(yīng)于控制邏輯125的控制來選擇性地激活多個(gè)泵浦電容器而產(chǎn)生多個(gè)電壓。多個(gè)電壓可以通過地址解碼器121被施加至選中的字線。

      對于編程操作,電壓發(fā)生器122可以產(chǎn)生高壓編程脈沖和比編程脈沖低的通過脈沖。對于編程驗(yàn)證操作,電壓發(fā)生器122可以產(chǎn)生驗(yàn)證電壓和比驗(yàn)證電壓高的驗(yàn)證通過電壓。

      讀取/寫入電路123可以包括第一頁緩沖器PB1至第m頁緩沖器PBm。第一頁緩沖器PB1至第m頁緩沖器PBm可以經(jīng)由相應(yīng)的第一位線BL1至第m位線BLm而連接至存儲(chǔ)器單元陣列110。第一頁緩沖器PB1至第m頁緩沖器PBm可以響應(yīng)于控制邏輯125的控制來操作。

      第一頁緩沖器PB1至第m緩沖器PBm可以與數(shù)據(jù)輸入/輸出電路124進(jìn)行數(shù)據(jù)通信。對于編程操作,第一頁緩沖器PB1至第m頁緩沖器PBm可以經(jīng)由數(shù)據(jù)輸入/輸出電路124和數(shù)據(jù)線DL接收將要存儲(chǔ)的數(shù)據(jù)DATA。

      對于編程,當(dāng)編程脈沖被施加至選中的字線時(shí),第一頁緩沖器PB1至第m頁緩沖器PBM可以將經(jīng)由數(shù)據(jù)輸入/輸出電路124接收到的數(shù)據(jù)DATA通過位線BL1至BLm傳送至選中的存儲(chǔ)器單元。選中的頁中的存儲(chǔ)器單元可以根據(jù)傳送的數(shù)據(jù)DATA來編程。與施加有編程允許電壓(例如,接地電壓)的位線連接的存儲(chǔ)器單元可以具有增加的閾值電壓。與施加有編程禁止電壓(例如,電源電壓)的位線連接的存儲(chǔ)器單元的閾值電壓可以被保持。對于編程驗(yàn)證操作,第一頁緩沖器PB1至第m頁緩沖器PBm可以經(jīng)由位線BL1至BLm從選中的存儲(chǔ)器單元中讀取頁數(shù)據(jù)。

      對于讀取操作,讀取/寫入電路123可以經(jīng)由位線BL,從選中的頁的存儲(chǔ)器單元中讀取數(shù)據(jù)DATA,并且可以將讀取的數(shù)據(jù)DATA輸出至數(shù)據(jù)輸入/輸出電路124。對于擦除操作,讀取/寫入電路123可以將位線BL浮置。

      在一個(gè)實(shí)施例中,讀取/寫入電路123可以包括列選擇電路。

      數(shù)據(jù)輸入/輸出電路124可以經(jīng)由數(shù)據(jù)線DL與第一頁緩沖器PB1至第m頁緩沖器PBm連接。數(shù)據(jù)輸入/輸出電路124可以響應(yīng)于控制邏輯25的控制來操作。對于編程,數(shù)據(jù)輸入/輸出電路124可以從外部控制器(未示出)接收將要存儲(chǔ)的數(shù)據(jù)DATA。

      控制邏輯125可以與地址解碼器121、電壓發(fā)生器122、讀取/寫入電路123和數(shù)據(jù)輸入/輸出電路124連接??刂七壿?25可以控制半導(dǎo)體存儲(chǔ)器件100的一個(gè)或多個(gè)操作。例如,控制邏輯125可以從外部控制器接收命令CMD和地址ADDR。控制邏輯125可以響應(yīng)于命令CMD來控制地址解碼器121、電壓發(fā)生器122、讀取/寫入電路123和數(shù)據(jù)輸入/輸出電路124。控制邏輯125可以將地址ADDR傳送至地址解碼器121。

      在一個(gè)實(shí)施例中,當(dāng)接收到表示編程的命令CMD(在下文中,被稱為編程命令)時(shí),控制邏輯125可以對選中的存儲(chǔ)器單元執(zhí)行至少一個(gè)編程操作。對于編程操作,編程電壓(或脈沖)可以被施加至選中的字線。如果施加編程電壓,控制邏輯125可以執(zhí)行至少一個(gè)驗(yàn)證操作,并且基于執(zhí)行結(jié)果來將狀態(tài)失敗信號或者狀態(tài)通過信號輸出至外部控制器。

      在驗(yàn)證操作中從選中的存儲(chǔ)器單元中讀取的頁數(shù)據(jù)可以任意地存儲(chǔ)在第一頁緩沖器PB1至第m頁緩沖器PBm中。第一頁緩沖器PB1至第m頁緩沖器PBm可以響應(yīng)于控制邏輯125的控制來將驗(yàn)證結(jié)果傳送至控制邏輯125。

      圖4為圖示了根據(jù)本發(fā)明的另一個(gè)實(shí)施例的存儲(chǔ)器單元陣列的結(jié)構(gòu)的圖。例如,圖4中的存儲(chǔ)器單元陣列可以為圖2中的存儲(chǔ)器單元陣列110。

      參見圖4,存儲(chǔ)器單元陣列110可以包括多個(gè)存儲(chǔ)塊BLK1至BLKz。為了便于說明,圖示了第一存儲(chǔ)塊BLK1中的內(nèi)部配置,并且省略了其它的存儲(chǔ)塊BLK2至BLKz的內(nèi)部配置。將理解的是,第二存儲(chǔ)塊BLK2至第z存儲(chǔ)塊BLKz也可以配置為與第一存儲(chǔ)塊BLK1類似。

      第一存儲(chǔ)塊BLK1可以包括多個(gè)單元串CS11至CS1m和CS21至CS2m。在一個(gè)實(shí)施例中,多個(gè)單元串CS11至CS1m和CS21至CS2m中的每個(gè)可以被形成為‘U’形。在第一存儲(chǔ)塊BLK1中,m個(gè)單元串可以被布置在行方向上(即,+X方向)。圖示了兩個(gè)單元串可以布置在列方向上(即,+Y方向)。然而,這是為了便于說明,并且將理解的是,三個(gè)或更多個(gè)單元串可以被布置在列方向上。

      多個(gè)單元串CS11至CS1m和CS21至CS2m中的每個(gè)可以包括:至少一個(gè)源極選擇晶體管SST、第一存儲(chǔ)器單元MC1至第n存儲(chǔ)器單元MCn、管道晶體管PT、以及至 少一個(gè)漏極選擇晶體管DST。

      選擇晶體管SST和DST以及存儲(chǔ)器單元MC1至MCn可以具有相似的結(jié)構(gòu)。在某些實(shí)施例中,選擇晶體管SST和DST以及存儲(chǔ)器單元MC1至MCn中的每個(gè)可以包括:溝道層、隧道絕緣層、電荷存儲(chǔ)層以及阻擋絕緣層。在某些實(shí)施例中,用于提供溝道層的柱體可以被提供至每個(gè)單元串。在某些實(shí)施例中,用于提供溝道層、隧道絕緣層、電荷存儲(chǔ)層以及阻擋絕緣層中的至少一個(gè)的柱體可以被提供至每個(gè)單元串。

      每個(gè)單元串的源極選擇晶體管SST可以連接在公共源極線CSL與存儲(chǔ)器單元MC1至MCp之間。

      在一個(gè)實(shí)施例中,被布置在同一行中的單元串的源極選擇晶體管SST可以與在行方向上延伸的源極選擇線連接,并且被布置在不同行中的單元串的源極選擇晶體管可以與不同的源極選擇線DSL1連接。在第一行的單元串CS11至CS1m中的源極選擇晶體管SST可以與第一源極選擇線SSL1連接。在第二行的單元串CS21至CS2m中的源極選擇晶體管可以與第二源極選擇線SSL2連接。

      在一個(gè)實(shí)施例中,單元串CS11至CS1m和CS21至CS2m中的源極選擇晶體管SST可以共同地與一個(gè)源極選擇線連接。

      每個(gè)單元串中的第一存儲(chǔ)器單元MC1至第n存儲(chǔ)器單元MCn可以連接在源極選擇晶體管SST與漏極選擇晶體管DST之間。

      第一存儲(chǔ)器單元MC1至第n存儲(chǔ)器單元MCn可以被分成第一存儲(chǔ)器單元MC1至第p存儲(chǔ)器單元MCp以及第p+1存儲(chǔ)器單元MCp+1至第n存儲(chǔ)器單元MCn。第一存儲(chǔ)器單元MC1至第p存儲(chǔ)器單元MCp被順序地布置在與+Z方向相反的方向上,并且串聯(lián)連接在源極選擇晶體管SST與管道晶體管PT之間。第p+1存儲(chǔ)器單元MCp+1至第n存儲(chǔ)器單元MCn被順序地布置在+Z方向上,并且串聯(lián)連接在管道晶體管PT與漏極選擇晶體管DST之間。第一存儲(chǔ)器單元MC1至第p存儲(chǔ)器單元MCp以及第p+1存儲(chǔ)器單元MCp+1至第n存儲(chǔ)器單元MCn可以經(jīng)由管道晶體管PT相互連接。每個(gè)單元串中的第一存儲(chǔ)器單元MC1至第n存儲(chǔ)器單元MCn的柵極可以分別與第一字線WL1至第n字線WLn連接。

      在一個(gè)實(shí)施例中,第一存儲(chǔ)器單元MC1至第n存儲(chǔ)器單元MCn的至少一個(gè)可以用作虛設(shè)存儲(chǔ)器單元。當(dāng)提供了虛設(shè)存儲(chǔ)器單元時(shí),能夠穩(wěn)定地控制相應(yīng)的單元串的電壓或電流。因此,能夠提高存儲(chǔ)在存儲(chǔ)塊BLK1中的數(shù)據(jù)的可靠性。

      每個(gè)單元串的管道晶體管PT的柵極可以與管道線PL連接。

      每個(gè)單元串的漏極選擇晶體管DST可以連接在相應(yīng)的位線與存儲(chǔ)器單元MCp+1至MCn之間。被布置在行方向上的單元串可以與在行方向上延伸的漏極選擇線連接。在第一行內(nèi)的單元串CS11至CS1m的漏極選擇晶體管可以與第一漏極選擇線DSL1連接。在第二行內(nèi)的單元串CS21至CS2m的漏極選擇晶體管可以與第二漏極選擇線DSL2連接。

      被布置在列方向上的單元串可以與在列方向上延伸的位線連接。在第一列內(nèi)的單元串CS11和CS21可以與第一位線BL1連接。第m單元串CS1m和CS2m可以與第m位線BLm連接。

      在布置在行方向上的單元串內(nèi)與同一字線連接的存儲(chǔ)器單元可以組成一頁。例如,在第一行的單元串CS11至CS1m內(nèi)與第一字線WL1連接的存儲(chǔ)器單元可以組成一頁。在第二行的單元串CS21至CS2m內(nèi)與第一字線WL1連接的存儲(chǔ)器單元可以組成另一頁。漏極選擇線DSL1和DSL2中的任意一個(gè)被選擇,使得布置在一個(gè)行方向上的單元串能夠被選擇。字線WL1至WLn中的任意一個(gè)被選擇,使得在選中的單元串內(nèi)的一頁能夠被選擇。

      圖5為圖示了根據(jù)本發(fā)明的又一個(gè)實(shí)施例的存儲(chǔ)器單元陣列的結(jié)構(gòu)的圖。例如,圖5中的存儲(chǔ)器單元陣列可以為圖2中的存儲(chǔ)器單元陣列110。

      參見圖5,存儲(chǔ)器單元陣列110可以包括多個(gè)存儲(chǔ)器單元BLK1'至BLKz'。為了便于說明,圖示了第一存儲(chǔ)塊BLK1'中的內(nèi)部配置,并且省略了其它的存儲(chǔ)塊BLK2'至BLKz'的內(nèi)部配置。將理解的是,第二存儲(chǔ)塊BLK2'至第z存儲(chǔ)塊BLKz'也可以配置為與第一存儲(chǔ)塊BLK1'相同。

      第一存儲(chǔ)塊BLK1'可以包括多個(gè)單元串CS11'至CS1m'和CS21'至CS2m'。多個(gè)單元串CS11'至CS1m'和CS21'至CS2m'中的每個(gè)可以沿著+Z方向延伸。在第一存儲(chǔ)塊BLK1'中,m個(gè)單元串可以被布置在+X方向上。圖示了兩個(gè)單元串可以布置在+Y方向上。然而,這是為了便于說明,并且將理解的是,三個(gè)或更多個(gè)單元串可以被布置在列方向上。

      多個(gè)單元串CS11'至CS1m'和CS21'至CS2m'中的每個(gè)可以包括:至少一個(gè)源極選擇晶體管SST、第一存儲(chǔ)器單元MC1至第n存儲(chǔ)器單元MCn、以及至少一個(gè)漏極選擇晶體管DST。

      每個(gè)單元串的源極選擇晶體管SST可以連接在公共源極線CSL與存儲(chǔ)器單元MC1至MCn之間。布置在同一行內(nèi)的單元串的源極選擇晶體管SST可以與同一源極選 擇線連接。布置在第一行內(nèi)的單元串CS11'至CS1m'的源極選擇晶體管SST可以與第一源極選擇線SSL1連接。布置在第二行內(nèi)的單元串CS21'至CS2m'的源極選擇晶體管SST可以與第二源極選擇線SSL2連接。在不同的配置中,單元串CS11'至CS1m'和CS21'至CS2m'的源極選擇晶體管SST可以共同地與一個(gè)源極選擇線連接。

      每個(gè)單元串的第一存儲(chǔ)器單元MC1至第n存儲(chǔ)器單元MCn可以串聯(lián)連接在源極選擇晶體管SST與漏極選擇晶體管DST之間。第一存儲(chǔ)器單元MC1至第n存儲(chǔ)器單元MCn的柵極可以分別與第一字線WL1至第n字線WLn連接。

      在一個(gè)實(shí)施例中,第一存儲(chǔ)器單元MC1至第n存儲(chǔ)器單元MCn的至少一個(gè)可以用作虛設(shè)存儲(chǔ)器單元。當(dāng)提供了虛設(shè)存儲(chǔ)器單元時(shí),能夠穩(wěn)定地控制相應(yīng)的單元串的電壓或電流。因此,能夠提高存儲(chǔ)在存儲(chǔ)塊BLK1'中的數(shù)據(jù)的可靠性。

      每個(gè)單元串的漏極選擇晶體管DST可以連接在相應(yīng)的位線與存儲(chǔ)器單元MC1至MCn之間。在行方向上單元串的漏極選擇晶體管DST可以與在行方向上延伸的漏極選擇線連接。在第一行內(nèi)的單元串CS11'至CS1m'的漏極選擇晶體管DST可以與第一漏極選擇線DSL1連接。在第二行內(nèi)的單元串CS21'至CS2m'的漏極選擇晶體管DST可以與第二漏極選擇線DSL2連接。

      因此,除了每個(gè)單元串不包括管道晶體管PT之外,圖5的存儲(chǔ)塊BLK1’可以具有與圖4的存儲(chǔ)塊BLK1類似的等效電路。

      圖6為圖示了根據(jù)本發(fā)明的一個(gè)實(shí)施例的存儲(chǔ)器件的編程操作的流程圖。例如,圖6的編程可以通過圖2的存儲(chǔ)器件100來執(zhí)行。

      編程操作可以被執(zhí)行為施加脈沖,并且使利用驗(yàn)證電壓的讀取操作重復(fù)??梢岳秒p驗(yàn)證操作,其中,兩個(gè)驗(yàn)證電壓被用于對選中的存儲(chǔ)器單元的編程驗(yàn)證操作的每個(gè)編程循環(huán)。在雙驗(yàn)證操作中,在選中的存儲(chǔ)器單元被編程的狀態(tài)下,通過利用第二驗(yàn)證電壓作為目標(biāo)驗(yàn)證電壓,并且利用比目標(biāo)驗(yàn)證電壓低的第一驗(yàn)證電壓,來檢測選中的存儲(chǔ)器單元的每個(gè)閾值電壓兩次,以及基于檢測結(jié)果,選中的存儲(chǔ)器單元可以被分成閾值電壓比第一驗(yàn)證電壓低的第一存儲(chǔ)器單元、閾值電壓比第一驗(yàn)證電壓高且比第二驗(yàn)證電壓低的第二存儲(chǔ)器單元、以及閾值電壓比第二驗(yàn)證電壓高的第三存儲(chǔ)器單元。在雙驗(yàn)證操作中,閾值電壓比第二驗(yàn)證電壓低的第一存儲(chǔ)器單元和第二存儲(chǔ)器單元可以通過利用增量式步進(jìn)脈沖編程(ISSP)方案來重復(fù)地執(zhí)行編程操作,在增量式步進(jìn)脈沖編程(ISSP)方案中,通過利用比前一次編程操作所使用的編程電壓高的編程電壓來再次執(zhí)行編程。

      在雙驗(yàn)證操作中,編程時(shí)間tPROG可以隨著驗(yàn)證過程被重復(fù)而增加。實(shí)施例的 編程操作可以包括主編程操作和額外的編程操作。主編程操作可以通過利用單個(gè)驗(yàn)證操作或者正常的驗(yàn)證操作來執(zhí)行。在完成主編程操作之后,可以通過額外的編程來完成閾值電壓分布的形成。

      參見圖6,存儲(chǔ)器件100可以執(zhí)行主編程操作(601)。如果完成了主編程操作,則存儲(chǔ)器件100可以執(zhí)行額外的編程(603)。

      主編程操作可以被執(zhí)行為施加脈沖,并且使利用驗(yàn)證電壓的讀取操作(驗(yàn)證操作)重復(fù)。具體地,要被編程的存儲(chǔ)器單元可以根據(jù)要存儲(chǔ)的數(shù)據(jù)而被編程為分別地具有不同的編程狀態(tài)。編程狀態(tài)的數(shù)目可以根據(jù)存儲(chǔ)在存儲(chǔ)器單元中的數(shù)據(jù)的比特?cái)?shù)目而改變。

      可以基于存儲(chǔ)器單元的閾值電壓來劃分編程狀態(tài)。通常,當(dāng)存儲(chǔ)器單元被編程為具有第一編程狀態(tài)至第N編程狀態(tài)之中的任意一種編程狀態(tài)時(shí),處于高編程狀態(tài)的存儲(chǔ)器單元可以被編程為具有比在相對低的編程狀態(tài)的存儲(chǔ)器單元高的閾值電壓分布。當(dāng)從第一編程狀態(tài)進(jìn)行至第N編程狀態(tài)時(shí),可以順序地執(zhí)行編程操作。

      與選中的字線連接的存儲(chǔ)器單元的閾值電壓可以經(jīng)由施加編程脈沖而增加。在這種情況下,編程允許電壓(例如,0V)可以被施加至與存儲(chǔ)器單元連接的位線。在施加編程脈沖的情況下,通過電壓可以被施加至未選中的字線。

      對于驗(yàn)證操作,在編程狀態(tài)下,可以施加關(guān)于編程狀態(tài)的驗(yàn)證電壓,并且可以根據(jù)施加的驗(yàn)證電壓來讀取位線的輸出,由此確定存儲(chǔ)器單元是否被編程。驗(yàn)證電壓可以是參照每個(gè)編程狀態(tài)的讀取電壓。當(dāng)相應(yīng)的存儲(chǔ)器單元的閾值電壓比驗(yàn)證電壓高時(shí),存儲(chǔ)器單元的驗(yàn)證結(jié)果可以為通過,而當(dāng)相應(yīng)的存儲(chǔ)器單元的閾值電壓比驗(yàn)證電壓低時(shí),存儲(chǔ)器單元的驗(yàn)證結(jié)果可以為失敗。為了被編程的存儲(chǔ)器單元在驗(yàn)證中成功,編程脈沖和驗(yàn)證電壓可以被連續(xù)地施加至字線。編程禁止電壓(例如,Vcc)可以被施加至位線。

      在完成主編程操作時(shí),與選中的字線連接的每個(gè)存儲(chǔ)器單元可以被編程為具有與目標(biāo)編程狀態(tài)相對應(yīng)的閾值電壓。在這種情況下,直到完成主編程操作為止,編程脈沖可以被連續(xù)地施加至被編程為具有低編程狀態(tài)的存儲(chǔ)器單元。因此,在完成主編程操作為止所需的時(shí)間內(nèi),存儲(chǔ)器單元的閾值電壓會(huì)因存儲(chǔ)器單元的特征而改變,例如存儲(chǔ)器單元與相鄰的存儲(chǔ)器單元的沖突或者干擾等。

      根據(jù)本發(fā)明的一個(gè)實(shí)施例,半導(dǎo)體存儲(chǔ)器件可以對具有改變的閾值電壓的存儲(chǔ)器單元執(zhí)行額外的編程操作。將參照圖7來詳細(xì)地描述額外的編程操作。例如,圖7的編程操作可以通過圖2的存儲(chǔ)器件100來執(zhí)行。圖7的額外的編程操作可以與圖6的操作603相對應(yīng)。

      參見圖7,在步驟701,半導(dǎo)體存儲(chǔ)器件100可以對第N編程狀態(tài)執(zhí)行驗(yàn)證操作。這里,N可以為1或更大的整數(shù)。對編程狀態(tài)的驗(yàn)證操作可以通過將相應(yīng)于編程狀態(tài)的驗(yàn)證電壓施加至選中的字線并經(jīng)由位線感測來驗(yàn)證編程狀態(tài)來執(zhí)行。

      在步驟703,根據(jù)執(zhí)行步驟701中的驗(yàn)證操作所獲得的結(jié)果,半導(dǎo)體存儲(chǔ)器件100可以確定對第N編程狀態(tài)的驗(yàn)證操作是否成功。當(dāng)驗(yàn)證操作成功時(shí),額外的編程操作可以進(jìn)行至步驟709。

      如果驗(yàn)證操作失敗(步驟703中的“否”),可以看出利用相應(yīng)的編程狀態(tài)作為目標(biāo)編程狀態(tài)的每個(gè)存儲(chǔ)器單元的閾值電壓改變。在這種情況下,額外的編程操作可以進(jìn)行至步驟705。

      在步驟705中,半導(dǎo)體存儲(chǔ)器件100可以將用于將存儲(chǔ)器單元編程至相應(yīng)狀態(tài)的額外的編程脈沖施加至選中的字線。在這種情況下,編程允許電壓可以被施加至利用相應(yīng)的編程狀態(tài)作為目標(biāo)編程狀態(tài)的存儲(chǔ)器單元的位線,并且編程禁止電壓可以被施加至其它存儲(chǔ)器單元的位線。

      在各種實(shí)施例中,編程禁止電壓可以被施加至利用比相應(yīng)的編程狀態(tài)低的編程狀態(tài)作為目標(biāo)編程狀態(tài)的存儲(chǔ)器單元的位線,而編程允許電壓可以被施加至利用與相應(yīng)的編程狀態(tài)相等或比相應(yīng)的編程狀態(tài)高的編程狀態(tài)作為目標(biāo)編程狀態(tài)的存儲(chǔ)器單元的位線。

      在步驟707,由于施加額外的編程脈沖,半導(dǎo)體存儲(chǔ)器件100不對閾值電壓的改變執(zhí)行驗(yàn)證操作,而是可以對下一個(gè)編程狀態(tài)(即,第N+1編程狀態(tài))執(zhí)行驗(yàn)證操作。驗(yàn)證操作可以采用與經(jīng)由步驟701描述的驗(yàn)證操作相同的方式來執(zhí)行。

      當(dāng)驗(yàn)證操作成功時(shí)(步驟703中的“是”),在步驟709,半導(dǎo)體存儲(chǔ)器件100可以確定相應(yīng)的編程狀態(tài)是否為最后的編程狀態(tài)。當(dāng)根據(jù)確定結(jié)果相應(yīng)的編程為最后的編程狀態(tài)時(shí),可以已經(jīng)執(zhí)行了對全部的編程狀態(tài)的額外編程操作,因此完成了額外的編程操作。

      當(dāng)根據(jù)在步驟709中的確定結(jié)果驗(yàn)證操作不是對最后的編程狀態(tài)的驗(yàn)證操作時(shí),額外的編程操作可以進(jìn)行至步驟707,以對下一個(gè)編程狀態(tài)(即,第N+1編程狀態(tài))執(zhí)行驗(yàn)證操作。驗(yàn)證操作可以采用與經(jīng)由步驟701的驗(yàn)證操作相同的方式來執(zhí)行。

      根據(jù)本發(fā)明所描述的實(shí)施例,半導(dǎo)體存儲(chǔ)器件可以對利用多個(gè)編程狀態(tài)作為目標(biāo)編程狀態(tài)的存儲(chǔ)器單元執(zhí)行編程操作,并且通過在完成全部的主編程操作之后再次驗(yàn)證存儲(chǔ)器單元的閾值電壓,僅對閾值電壓改變的那些存儲(chǔ)器單元執(zhí)行額外的編程操作。因 而,能夠校正改變的閾值電壓。此外,由于可以在很短時(shí)間內(nèi)執(zhí)行驗(yàn)證操作,所以可以改善整體編程時(shí)間tPROG。

      圖8為圖示了根據(jù)本發(fā)明的一個(gè)實(shí)施例的包括存儲(chǔ)器件的存儲(chǔ)系統(tǒng)100的框圖。

      參見圖8,存儲(chǔ)系統(tǒng)1000可以包括:半導(dǎo)體存儲(chǔ)器件1300和控制器1200。

      半導(dǎo)體存儲(chǔ)器件1300可以被配置成和被操作為與參照圖1所描述的半導(dǎo)體存儲(chǔ)器件100相同。在下文中,將省略重復(fù)的描述。

      控制器1200可以與主機(jī)(未示出)和半導(dǎo)體存儲(chǔ)器件1300連接??刂破?200可以響應(yīng)于來自主機(jī)的請求而訪問半導(dǎo)體存儲(chǔ)器件1300。例如,控制器1200可以控制半導(dǎo)體存儲(chǔ)器件1300的讀取、寫入、擦除和后臺操作中的一個(gè)??刂破?300可以提供半導(dǎo)體存儲(chǔ)器件1300與主機(jī)之間的接口??刂破?200可以驅(qū)動(dòng)用于控制半導(dǎo)體存儲(chǔ)器件1300的固件。

      控制器1200可以包括:隨機(jī)存取存儲(chǔ)器(RAM)1210、處理單元1220、主機(jī)接口1230、存儲(chǔ)器接口1240以及錯(cuò)誤校正塊1250。

      RAM 1210被用作如下的至少一種:處理單元1220的操作存儲(chǔ)器、半導(dǎo)體存儲(chǔ)器件1300與主機(jī)之間的高速緩沖存儲(chǔ)器、以及半導(dǎo)體存儲(chǔ)器件1300與主機(jī)之間的緩沖存儲(chǔ)器。

      處理單元1220可以控制控制器1200的整體操作。

      處理單元1220可以將從主機(jī)接收的數(shù)據(jù)隨機(jī)化。例如,處理單元1220可以通過利用隨機(jī)化種子將從主機(jī)接收的數(shù)據(jù)隨機(jī)化。提供隨機(jī)化的數(shù)據(jù)用以存儲(chǔ)至半導(dǎo)體存儲(chǔ)器件1300,用以編程至存儲(chǔ)器件1300的存儲(chǔ)器單元陣列。

      處理單元1220可以在讀取操作中將從半導(dǎo)體存儲(chǔ)器件1300接收的數(shù)據(jù)去隨機(jī)化。例如,處理單元1220可以通過利用去隨機(jī)化種子將從半導(dǎo)體存儲(chǔ)器件1300接收的數(shù)據(jù)去隨機(jī)化。去隨機(jī)化的數(shù)據(jù)可以被輸出至主機(jī)。

      在某些實(shí)施例中,處理單元1220可以通過驅(qū)動(dòng)軟件或者固件來執(zhí)行隨機(jī)化或者去隨機(jī)化。

      主機(jī)接口1230可以包括用于在主機(jī)與控制器1200之間交換數(shù)據(jù)的協(xié)議。在某些實(shí)施例中,控制器1200可以被配置成經(jīng)由各種接口協(xié)議中的至少一種來與外部主機(jī)通信,各種接口協(xié)議包括:通用串行總線(USB)協(xié)議、多媒體卡(MMC)協(xié)議、外圍組 件互連(PCI)協(xié)議、PCI-快速(PCI-E)協(xié)議、高級技術(shù)附件(ATA)協(xié)議、串行ATA協(xié)議、并行ATA協(xié)議、小型計(jì)算機(jī)小型接口(SCSI)協(xié)議、加強(qiáng)型小型盤接口(ESDI)協(xié)議、集成驅(qū)動(dòng)電子(IDE)協(xié)議、私有協(xié)議等。

      存儲(chǔ)器接口1240可以是與半導(dǎo)體存儲(chǔ)器件1300的接口。例如,存儲(chǔ)器接口1240可以包括與非型或或非型接口。

      錯(cuò)誤校正塊1250可以通過利用錯(cuò)誤校正碼(ECC)來檢測并校正從半導(dǎo)體存儲(chǔ)器件1300接收的錯(cuò)誤數(shù)據(jù)。

      控制器1200和半導(dǎo)體存儲(chǔ)器件1300可以被集成在半導(dǎo)體器件中。在某些實(shí)施例中,控制器1200和半導(dǎo)體存儲(chǔ)器件1300可以被集成在半導(dǎo)體器件中用以組成存儲(chǔ)卡。例如,控制器1200和半導(dǎo)體存儲(chǔ)器件1300可以被集成至半導(dǎo)體器件中用以組成存儲(chǔ)卡,例如,PC卡(個(gè)人計(jì)算機(jī)存儲(chǔ)器卡國際協(xié)會(huì)(PCMCIA))、緊湊型快閃(CF)卡、智能媒體卡(SM或者SMC)、記憶棒、多媒體卡(MMC,RS-MMC或者M(jìn)MC微型)、SD卡(SD、迷你SD、微型SD或者SDHC)、通用快閃存儲(chǔ)器(UFS)等。

      控制器1200和半導(dǎo)體存儲(chǔ)器件1300可以被集成為一個(gè)半導(dǎo)體器件用以組成諸如固態(tài)驅(qū)動(dòng)器(SSD)的半導(dǎo)體驅(qū)動(dòng)器。半導(dǎo)體驅(qū)動(dòng)器可以包括被配置成將數(shù)據(jù)存儲(chǔ)在半導(dǎo)體存儲(chǔ)器中的存儲(chǔ)器件。如果存儲(chǔ)系統(tǒng)1000被用作半導(dǎo)體驅(qū)動(dòng)器,則可以大大地提高與存儲(chǔ)系統(tǒng)1000連接的主機(jī)的操作速度。

      在一個(gè)實(shí)施例中,存儲(chǔ)系統(tǒng)1000可以被提供為電子設(shè)備的各種部件中的一種,所述電子設(shè)備例如:計(jì)算機(jī)、超移動(dòng)PC(UMPC)、工作站、上網(wǎng)本、個(gè)人數(shù)字助理(PDA)、便攜式計(jì)算機(jī)、平板電腦、無線電話、移動(dòng)電話、智能電話、電子書、便攜式多媒體播放器(PMP)、便攜式游戲操縱臺、導(dǎo)航系統(tǒng)、黑盒子、數(shù)碼照相機(jī)、3D電視機(jī)、數(shù)字音頻記錄器、數(shù)字音頻播放器、數(shù)字圖片記錄器、數(shù)字圖片播放器、數(shù)字視頻記錄器、數(shù)字視頻播放器、能夠在無線環(huán)境下傳送/接收信息的設(shè)備、組成家庭網(wǎng)絡(luò)的各種電子設(shè)備的一種、組成計(jì)算機(jī)網(wǎng)絡(luò)的各種電子設(shè)備中的一種、組成遠(yuǎn)程信息處理網(wǎng)絡(luò)的各種電子設(shè)備中的一種、RFID設(shè)備、組成計(jì)算系統(tǒng)的各種部件中的一種等等。

      在某些實(shí)施例中,半導(dǎo)體存儲(chǔ)器件1300或者存儲(chǔ)系統(tǒng)1000可以采用各種形式來封裝。例如,半導(dǎo)體存儲(chǔ)器件1300或者存儲(chǔ)系統(tǒng)1000可以采用如下方式來封裝,例如:封裝上封裝(PoP)、球柵陣列(BGA)、芯片級封裝(CSP)、塑料引線芯片載體(PLCC)、塑料雙列直插式封裝(PDIP)、華夫包式管芯(die in waffle pack)、晶片形式管芯(die in wafer form)、板上芯片(COB)、陶瓷雙列直插式封裝(CERDIP)、塑料公制四方扁平封裝(MQFP)、薄型四方扁平封裝(TQFP)、小外形集成電路(SOIC)、收縮型小外形 封裝(SSOP)、薄型小外形封裝(TSOP)、薄型四方扁平封裝(TQFP)、系統(tǒng)級封裝(SIP)、多芯片封裝(MCP)、晶片級制造封裝(WFP)或者晶片級處理層疊封裝(WSP)。

      圖9為圖示了根據(jù)本發(fā)明的一個(gè)實(shí)施例的存儲(chǔ)系統(tǒng)2000的應(yīng)用示例的框圖。

      參見圖9,存儲(chǔ)系統(tǒng)2000可以包括半導(dǎo)體存儲(chǔ)器件2100和控制器2200。半導(dǎo)體存儲(chǔ)器件2100可以包括多個(gè)半導(dǎo)體存儲(chǔ)器芯片。多個(gè)半導(dǎo)體存儲(chǔ)器芯片可以被分成多個(gè)組。

      多個(gè)組可以經(jīng)由第一通道CH1至第k通道CHk與控制器2200通信。每個(gè)半導(dǎo)體存儲(chǔ)器芯片可以被配置為和被操作為類似于參照圖1所述的半導(dǎo)體存儲(chǔ)器件100中的任意一個(gè)。

      每個(gè)組可以經(jīng)由公共通道與控制器2200通信??刂破?200可以被配置為與參照圖8所述的控制器1200類似??刂破?200可以經(jīng)由多個(gè)通道CH1至CHk來控制半導(dǎo)體存儲(chǔ)器件2100的多個(gè)半導(dǎo)體存儲(chǔ)器芯片。

      已經(jīng)圖示了多個(gè)半導(dǎo)體存儲(chǔ)器芯片可以與一個(gè)通道連接。然而,將理解的是,存儲(chǔ)系統(tǒng)2000可以被修改以使得一個(gè)半導(dǎo)體存儲(chǔ)器芯片可以與一個(gè)通道連接。

      圖10為圖示了根據(jù)本發(fā)明的一個(gè)實(shí)施例的包括存儲(chǔ)系統(tǒng)的計(jì)算系統(tǒng)3000的框圖。例如,圖10中的存儲(chǔ)系統(tǒng)可以為圖9中的存儲(chǔ)系統(tǒng)2000。

      參見圖10,計(jì)算系統(tǒng)3000可以包括:中央處理單元3100、RAM 3200、用戶接口3300、電源3400、系統(tǒng)總線3500以及存儲(chǔ)系統(tǒng)2000。

      存儲(chǔ)系統(tǒng)2000經(jīng)由系統(tǒng)總線3500與中央處理單元3100、RAM 3200、用戶接口3300以及電源3400電連接。經(jīng)由用戶接口3300供應(yīng)的數(shù)據(jù)或者通過中央處理單元3100處理的數(shù)據(jù)可以存儲(chǔ)在存儲(chǔ)系統(tǒng)2000中。

      圖示了半導(dǎo)體存儲(chǔ)器件2100可以經(jīng)由控制器2200與系統(tǒng)總線3500連接。可替選地,半導(dǎo)體存儲(chǔ)器件2100可以與系統(tǒng)總線3500直接連接。在這種情況下,控制器2200的功能可以通過中央處理單元3100和RAM 3200來執(zhí)行。

      圖示了提供參照圖10所述的存儲(chǔ)系統(tǒng)2000??商孢x地,存儲(chǔ)系統(tǒng)2000可以由參照圖8所述的存儲(chǔ)系統(tǒng)1000代替。在某些實(shí)施例中,計(jì)算系統(tǒng)3000可以被配置為包括參照圖8和圖9所述的存儲(chǔ)系統(tǒng)1000和2000。

      根據(jù)本發(fā)明,可以提供具有改進(jìn)的可靠性的半導(dǎo)體存儲(chǔ)器件及其操作方法。

      本文公開了示例性實(shí)施例,盡管使用了特定的術(shù)語,但是這些術(shù)語的使用應(yīng)僅以一般性和描述性的意義來解釋,并非用于限制的目的。在某些情況下,本領(lǐng)域的技術(shù)人員將清楚的是,自本申請?zhí)峤黄?,除非特別指出,否則結(jié)合特定實(shí)施例所描述的特征、特性和/或元素可以單獨(dú)使用或者與結(jié)合其他實(shí)施例所描述的特征、特性和/或元素組合使用。因此,本領(lǐng)域的技術(shù)人員將理解的是,在不脫離所附權(quán)利要求列舉的本發(fā)明的精神和范圍的情況下,可以在形式和細(xì)節(jié)上進(jìn)行各種改變。

      當(dāng)前第1頁1 2 3 
      網(wǎng)友詢問留言 已有0條留言
      • 還沒有人留言評論。精彩留言會(huì)獲得點(diǎn)贊!
      1