国产精品1024永久观看,大尺度欧美暖暖视频在线观看,亚洲宅男精品一区在线观看,欧美日韩一区二区三区视频,2021中文字幕在线观看

  • <option id="fbvk0"></option>
    1. <rt id="fbvk0"><tr id="fbvk0"></tr></rt>
      <center id="fbvk0"><optgroup id="fbvk0"></optgroup></center>
      <center id="fbvk0"></center>

      <li id="fbvk0"><abbr id="fbvk0"><dl id="fbvk0"></dl></abbr></li>

      片內(nèi)終結(jié)電路模塊及該片內(nèi)終結(jié)電路模塊的數(shù)據(jù)保持方法與流程

      文檔序號:40356176發(fā)布日期:2024-12-18 13:34閱讀:29來源:國知局
      片內(nèi)終結(jié)電路模塊及該片內(nèi)終結(jié)電路模塊的數(shù)據(jù)保持方法與流程

      本發(fā)明涉及集成電路,具體涉及一種片內(nèi)終結(jié)電路模塊及該片內(nèi)終結(jié)電路模塊的數(shù)據(jù)保持方法。


      背景技術(shù):

      1、在dram(動態(tài)隨機(jī)存取存儲器)技術(shù)中,片內(nèi)終結(jié)(on-die?termination,odt)技術(shù)是為了提高高速內(nèi)存系統(tǒng)中的信號完整性而引入的一項關(guān)鍵技術(shù)。隨著內(nèi)存數(shù)據(jù)速率和頻率的不斷提高,信號完整性問題日益突出,因此odt功能顯得尤為重要。通過利用odt技術(shù),能夠提高信號完整性,減少反射和噪聲,從而優(yōu)化高速數(shù)據(jù)傳輸。

      2、dram中的odt功能通常具有兩種工作模式,即同步模式和異步模式。ddr3?sdram標(biāo)準(zhǔn)(jesd79-3f)中對odt功能的同步模式和異步模式作了詳細(xì)規(guī)定。同步模式通常用于對時序要求嚴(yán)格的高速數(shù)據(jù)傳輸場景,可以確保在預(yù)定的時鐘周期精準(zhǔn)地啟用或禁用odt,從而避免可能的信號畸變和誤碼。而異步模式適用于省電模式(power?down模式)。然而,當(dāng)dram從這種情況退出時,odt會存在一個從異步模式到同步模式的轉(zhuǎn)換過程。在該轉(zhuǎn)換過程中,如后文詳細(xì)描述的那樣,將會出現(xiàn)一段未知且不穩(wěn)定的狀態(tài)從而產(chǎn)生毛刺。這種毛刺在電路中會導(dǎo)致dram系統(tǒng)的穩(wěn)定性和可靠性降低。

      3、本發(fā)明是為了解決上述問題而完成的,其目的在于提供一種片內(nèi)終結(jié)電路模塊及該片內(nèi)終結(jié)電路模塊的數(shù)據(jù)保持方法,從而能夠避免在odt從異步模式轉(zhuǎn)換為同步模式的轉(zhuǎn)換過程中產(chǎn)生毛刺,提高dram系統(tǒng)的穩(wěn)定性和可靠性。


      技術(shù)實現(xiàn)思路

      1、本發(fā)明涉及一種片內(nèi)終結(jié)電路模塊,通過執(zhí)行dram的片內(nèi)終結(jié)即odt來實現(xiàn)所需的終端電阻rtt,其特征在于,包括:同步單元,該同步單元在時鐘使能信號為高且延遲鎖相環(huán)打開時動作,使得所述odt工作在同步模式下;異步單元,該異步單元在所述時鐘使能信號為低且所述延遲鎖相環(huán)關(guān)閉時動作,使得所述odt工作在異步模式下;數(shù)據(jù)保持單元,該數(shù)據(jù)保持單元在所述odt從所述異步模式轉(zhuǎn)移到所述同步模式時,從所述異步模式下最后一拍的異步數(shù)據(jù)移位到所述rtt起、到所述同步模式下第一拍的同步數(shù)據(jù)移位到所述rtt的期間內(nèi),將所述rtt處的數(shù)據(jù)保持為固定的轉(zhuǎn)換區(qū)間值。

      2、優(yōu)選地,所述轉(zhuǎn)換區(qū)間值為所述異步模式下采樣得到的最后一拍的所述異步數(shù)據(jù)。

      3、優(yōu)選地,在所述odt從所述異步模式轉(zhuǎn)移到所述同步模式的轉(zhuǎn)換時刻,既對所述異步模式下最后一拍的異步數(shù)據(jù)進(jìn)行采樣,又對所述同步模式下第一拍的同步數(shù)據(jù)進(jìn)行采樣。

      4、優(yōu)選地,所述數(shù)據(jù)保持單元由邏輯電路實現(xiàn),利用所述邏輯電路產(chǎn)生所述同步單元的使能信號。

      5、優(yōu)選地,所述同步單元包括al移位觸發(fā)器和wl移位觸發(fā)器,所述數(shù)據(jù)保持單元包括用于產(chǎn)生所述al移位觸發(fā)器的使能信號的邏輯電路以及用于產(chǎn)生所述wl移位觸發(fā)器的使能信號的邏輯電路。

      6、優(yōu)選地,所述數(shù)據(jù)保持單元由重置信號生成電路實現(xiàn),利用所述重置信號生成電路來保持所述異步單元中的上拉電路,由此所述rtt處的數(shù)據(jù)保持為所述轉(zhuǎn)換區(qū)間值。

      7、優(yōu)選地,所述同步單元包括al移位觸發(fā)器和wl移位觸發(fā)器,所述重置信號生成電路基于所述異步電路的關(guān)閉信號和所述wl移位觸發(fā)器的輸出信號生成重置信號,并輸入到對應(yīng)于所述異步電路中的上拉電路的觸發(fā)器。

      8、本發(fā)明還涉及一種數(shù)據(jù)保持方法,用于通過執(zhí)行dram的片內(nèi)終結(jié)即odt來實現(xiàn)所需的終端電阻rtt的片內(nèi)終結(jié)電路模塊,其特征在于,所述odt具有同步模式和異步模式,執(zhí)行數(shù)據(jù)保持處理,以使得在所述odt從所述異步模式轉(zhuǎn)移到所述同步模式時,從所述異步模式下最后一拍的異步數(shù)據(jù)移位到所述rtt起、到所述同步模式下第一拍的同步數(shù)據(jù)移位到所述rtt的期間內(nèi),將所述rtt處的數(shù)據(jù)保持為固定的轉(zhuǎn)換區(qū)間值。

      9、優(yōu)選地,所述轉(zhuǎn)換區(qū)間值為所述異步模式下采樣得到的最后一拍的所述異步數(shù)據(jù)。

      10、優(yōu)選地,在所述odt從所述異步模式轉(zhuǎn)移到所述同步模式的轉(zhuǎn)換時刻,既對所述異步模式下最后一拍的異步數(shù)據(jù)進(jìn)行采樣,又對所述同步模式下第一拍的同步數(shù)據(jù)進(jìn)行采樣。

      11、優(yōu)選地,所述數(shù)據(jù)保持處理包括:基于在所述轉(zhuǎn)換時刻采樣到的所述odt的數(shù)據(jù)和所述片內(nèi)終結(jié)電路模塊所具有的延遲鎖相環(huán)的輸出信號生成使能信號,并輸入到所述片內(nèi)終結(jié)電路模塊所具有的al移位觸發(fā)器和wl移位觸發(fā)器,以將所述rtt處的數(shù)據(jù)保持為固定的轉(zhuǎn)換區(qū)間值。

      12、優(yōu)選地,所述數(shù)據(jù)保持處理包括:基于所述片內(nèi)終結(jié)電路模塊所具有的所述異步電路的關(guān)閉信號和所述片內(nèi)終結(jié)電路模塊所具有的wl移位觸發(fā)器的輸出信號生成重置信號,并輸入到對應(yīng)于所述異步電路中的上拉電路的觸發(fā)器,保持所述異步電路中的上拉電路,以將所述rtt處的數(shù)據(jù)保持為固定的轉(zhuǎn)換區(qū)間值。

      13、本發(fā)明還涉及一種存儲器,其特征在于,具備上述任一項所述的片內(nèi)終結(jié)電路模塊。



      技術(shù)特征:

      1.一種片內(nèi)終結(jié)電路模塊,通過執(zhí)行dram的片內(nèi)終結(jié)即odt來實現(xiàn)所需的終端電阻rtt,其特征在于,包括:

      2.如權(quán)利要求1所述的片內(nèi)終結(jié)電路模塊,其特征在于,

      3.如權(quán)利要求1或2所述的片內(nèi)終結(jié)電路模塊,其特征在于,

      4.如權(quán)利要求1或2所述的片內(nèi)終結(jié)電路模塊,其特征在于,

      5.如權(quán)利要求4所述的片內(nèi)終結(jié)電路模塊,其特征在于,

      6.如權(quán)利要求1或2所述的片內(nèi)終結(jié)電路模塊,其特征在于,

      7.如權(quán)利要求6所述的片內(nèi)終結(jié)電路模塊,其特征在于,

      8.一種數(shù)據(jù)保持方法,用于通過執(zhí)行dram的片內(nèi)終結(jié)即odt來實現(xiàn)所需的終端電阻rtt的片內(nèi)終結(jié)電路模塊,其特征在于,

      9.如權(quán)利要求8所述的數(shù)據(jù)保持方法,其特征在于,

      10.如權(quán)利要求8或9所述的數(shù)據(jù)保持方法,其特征在于,

      11.如權(quán)利要求8或9所述的數(shù)據(jù)保持方法,其特征在于,

      12.如權(quán)利要求8或9所述的數(shù)據(jù)保持方法,其特征在于,

      13.一種存儲器,其特征在于,


      技術(shù)總結(jié)
      本發(fā)明所涉及的片內(nèi)終結(jié)電路模塊通過執(zhí)行DRAM的片內(nèi)終結(jié)即ODT來實現(xiàn)所需的終端電阻RTT,其特征在于,包括:同步單元,該同步單元在時鐘使能信號為高且延遲鎖相環(huán)打開時動作,使得所述ODT工作在同步模式下;異步單元,該異步單元在所述時鐘使能信號為低且所述延遲鎖相環(huán)關(guān)閉時動作,使得所述ODT工作在異步模式下;數(shù)據(jù)保持單元,該數(shù)據(jù)保持單元在所述ODT從所述異步模式轉(zhuǎn)移到所述同步模式時,從所述異步模式下最后一拍的異步數(shù)據(jù)移位到所述RTT起、到所述同步模式下第一拍的同步數(shù)據(jù)移位到所述RTT的期間內(nèi),將所述RTT處的數(shù)據(jù)保持為固定的轉(zhuǎn)換區(qū)間值。

      技術(shù)研發(fā)人員:陸秋實,劉亮,李解
      受保護(hù)的技術(shù)使用者:東芯半導(dǎo)體股份有限公司
      技術(shù)研發(fā)日:
      技術(shù)公布日:2024/12/17
      網(wǎng)友詢問留言 已有0條留言
      • 還沒有人留言評論。精彩留言會獲得點贊!
      1