信號(hào)切換電路及包括該電路的pcie連接器組合的制作方法
【專利摘要】一種信號(hào)切換電路包括第一及第二多路器,兩多路器的輸入端分別與芯片組的兩組引腳相連,以分別接收芯片組的兩PCIE信號(hào)。第一多路器的兩輸出端分別與兩PCIE連接器的第一組引腳相連,第二多路器的兩輸出端分別與第二及第一PCIE連接器的第二組引腳相連,兩多路器的使能端分別與兩PCIE連接器的偵測引腳相連。兩PCIE連接器根據(jù)其上是否有插接PCIE外接卡以及所插接的PCIE外接卡的類型通過偵測引腳輸出對(duì)應(yīng)的偵測信號(hào),兩多路器的使能端接收對(duì)應(yīng)的偵測信號(hào)并對(duì)應(yīng)控制輸入端與第一或第二輸出端之間的導(dǎo)通,以對(duì)應(yīng)調(diào)整兩PCIE連接器所接收的PCIE信號(hào)。本發(fā)明還提供了一種包括上述信號(hào)切換電路的PCIE連接器組合。
【專利說明】信號(hào)切換電路及包括該電路的PCIE連接器組合
【技術(shù)領(lǐng)域】
[0001]本發(fā)明涉及一種信號(hào)切換電路及包括該信號(hào)切換電路的PCIE連接器組合。
【背景技術(shù)】
[0002]現(xiàn)今個(gè)人電腦的主板上一般都具有兩個(gè)PCIEX 16連接器,但其實(shí)每個(gè)PCIEX 16連接器的內(nèi)部只有PCIEX8的信號(hào),這是由于晶片組或CPU所提供的通道數(shù)不夠而導(dǎo)致的。比如說,一主板上設(shè)置有一芯片組及兩個(gè)PCIEX 16連接器。所述芯片組可提供十六對(duì)通道數(shù),其中每一 PCIEX 16連接器占用八對(duì)通道。如此,當(dāng)PCIEX 16的顯卡插設(shè)于其中
一PCIEX 16連接器內(nèi)而另一 PCIEX 16連接器空置時(shí),所述PCIEX 16的顯卡仍然只能以PCIEX 8的速率與PCIEX 16連接器通信,此時(shí),另一 PCIEX 16連接器上所分配的八對(duì)通道數(shù)將形同浪費(fèi)。
【發(fā)明內(nèi)容】
[0003]鑒于以上內(nèi)容,有必要提供一種可彈性調(diào)配各PCIE連接器所占用的通道數(shù)的信號(hào)切換電路以及包括上述信號(hào)切換電路的PCIE連接器組合。
[0004]一種信號(hào)切換電路,連接于第一及第二 PCIE連接器之間,所述信號(hào)切換電路包括第一及第二多路器,所述第一及第二多路器的輸入端分別與芯片組的第一及第二組引腳相連,以分別接收芯片組的第一及第二組PCIE信號(hào),所述第一多路器的第一及第二輸出端分別與第一及第二 PCIE連接器的第一組引腳相連,所述第二多路器的第一及第二輸出端分別與第二及第一 PCIE連接器的第二組引腳相連,所述第一及第二多路器的使能端分別與第一及第二 PCIE連接器的偵測引腳相連;所述第一及第二 PCIE連接器根據(jù)其上是否有插接PCIE外接卡以及所插接的PCIE外接卡的類型通過偵測引腳輸出對(duì)應(yīng)的偵測信號(hào),所述第一及第二多路器的使能端接收對(duì)應(yīng)的偵測信號(hào)并對(duì)應(yīng)控制輸入端與第一或第二輸出端之間的導(dǎo)通,以對(duì)應(yīng)調(diào)整第一及第二 PCIE連接器所接收的PCIE信號(hào)。
[0005]一種PCIE連接器組合,包括:
第一多路器,包括使能端、輸入端、第一及第二輸出端,所述第一多路器的輸入端與芯片組的第一組引腳相連,以接收來自芯片組的第一組PCIE信號(hào);
第二多路器,所述第二多路器的輸入端與芯片組的第二組引腳相連,以接收來自芯片組的第二組PCIE信號(hào);
第一 PCIE連接器,所述第一 PCIE連接器的第一組引腳與第一多路器的第一輸出端相連,所述第一 PCIE連接器的第二組引腳與第二多路器的第二輸出端相連,所述第一 PCIE連接器的偵測引腳與第一多路器的使能端相連,以根據(jù)第一 PCIE連接器上是否有插接PCIE外接卡以及所插接的PCIE外接卡的類型輸出對(duì)應(yīng)的偵測信號(hào)至第一多路器的使能端;以及
第二 PCIE連接器,所述第二 PCIE連接器的第一組引腳與第一多路器的第二輸出端相連,所述第二 PCIE連接器的第二組引腳與第二多路器的第一輸出端相連,所述第二 PCIE連接器的偵測引腳與第二多路器的使能端相連,以根據(jù)第二 PCIE連接器上是否有插接PCIE外接卡以及所插接的PCIE外接卡的類型輸出對(duì)應(yīng)的偵測信號(hào)至第二多路器的使能端;所述第一多路器根據(jù)其使能端所接收的偵測信號(hào)選擇性的導(dǎo)通其輸入端與第一輸出端或第二輸出端,進(jìn)而將第一多路器所接收的第一組PCIE信號(hào)傳輸至第一或第二 PCIE連接器的第一組引腳;所述第二多路器根據(jù)其使能端所接收的偵測信號(hào)選擇性的導(dǎo)通其輸入端與第一輸出端或第二輸出端,進(jìn)而將第二多路器所接收的第二組PCIE信號(hào)傳輸至第一或第二 PCIE連接器的第二組引腳。
[0006]上述信號(hào)切換電路及PCIE連接器組合通過多路器偵測插接至各PCIE連接器上的外接卡的類型,并發(fā)出對(duì)應(yīng)的偵測信號(hào)至多路器的使能端,以使得多路器選擇性的將其輸入端與第一或第二輸出端導(dǎo)通,進(jìn)而選擇性的輸出通道數(shù)據(jù)至各PCIE連接器,以根據(jù)實(shí)際情況實(shí)現(xiàn)數(shù)據(jù)通道的分配。
【專利附圖】
【附圖說明】
[0007]圖1是本發(fā)明信號(hào)切換電路的較佳實(shí)施方式的原理圖。
[0008]主要元件符號(hào)說明
【權(quán)利要求】
1.一種信號(hào)切換電路,連接于第一及第二 PCIE連接器之間,所述信號(hào)切換電路包括第一及第二多路器,所述第一及第二多路器的輸入端分別與芯片組的第一及第二組引腳相連,以分別接收芯片組的第一及第二組PCIE信號(hào),所述第一多路器的第一及第二輸出端分別與第一及第二 PCIE連接器的第一組引腳相連,所述第二多路器的第一及第二輸出端分別與第二及第一 PCIE連接器的第二組引腳相連,所述第一及第二多路器的使能端分別與第一及第二 PCIE連接器的偵測引腳相連;所述第一及第二 PCIE連接器根據(jù)其上是否有插接PCIE外接卡以及所插接的PCIE外接卡的類型通過偵測引腳輸出對(duì)應(yīng)的偵測信號(hào),所述第一及第二多路器的使能端接收對(duì)應(yīng)的偵測信號(hào)并對(duì)應(yīng)控制輸入端與第一或第二輸出端之間的導(dǎo)通,以對(duì)應(yīng)調(diào)整第一及第二 PCIE連接器所接收的PCIE信號(hào)。
2.如權(quán)利要求1所述的信號(hào)切換電路,其特征在于:所述第一及第二PCIE連接器均為PCIE X 16連接器,所述芯片組所輸出的第一及第二組PCIE信號(hào)均占用八對(duì)數(shù)據(jù)通道;當(dāng)?shù)谝?PCIE連接器上插接一 PCIEX 16外接卡時(shí),所述第一 PCIE連接器的偵測引腳輸出低電平的偵測信號(hào),當(dāng)?shù)谝?PCIE連接器上插接一 PCIEX 8外接卡或沒有插接外接卡時(shí),所述第一PCIE連接器的偵測引腳輸出高電平的偵測信號(hào);當(dāng)?shù)诙?PCIE連接器上插接一 PCIEX 16外接卡時(shí),所述第二 PCIE連接器的偵測引腳輸出低電平的偵測信號(hào),當(dāng)?shù)诙?PCIE連接器上插接一 PCIEX 8外接卡或沒有插接外接卡時(shí),所述第二 PCIE連接器的偵測引腳輸出高電平的偵測信號(hào);當(dāng)所述第一多路器的使能端接收到低電平的偵測信號(hào)時(shí),所述第一多路器導(dǎo)通其輸入端與第一輸出端,當(dāng)所述第一多路器的使能端接收到高電平的偵測信號(hào)時(shí),所述第一多路器導(dǎo)通其輸入端與第二輸出端;當(dāng)所述第二多路器的使能端接收到低電平的偵測信號(hào)時(shí),所述第二多路器導(dǎo)通其輸入端與第一輸出端,當(dāng)所述第二多路器的使能端接收到高電平的偵測信號(hào)時(shí),所述第二多路器導(dǎo)通其輸入端與第二輸出端。
3.一種PCIE連接器組合,包括: 第一多路器,包括使能端、輸入端、第一及第二輸出端,所述第一多路器的輸入端與芯片組的第一組引腳相連,以接收來自芯片組的第一組PCIE信號(hào); 第二多路器,所述第二多路器的輸入端與芯片組的第二組引腳相連,以接收來自芯片組的第二組PCIE信號(hào); 第一 PCIE連接器,所述第一 PCIE連接器的第一組引腳與第一多路器的第一輸出端相連,所述第一 PCIE連接器的第二組引腳與第二多路器的第二輸出端相連,所述第一 PCIE連接器的偵測引腳與第一多路器的使能端相連,以根據(jù)第一 PCIE連接器上是否有插接PCIE外接卡以及所插接的PCIE外接卡的類型輸出對(duì)應(yīng)的偵測信號(hào)至第一多路器的使能端;以及 第二 PCIE連接器,所述第二 PCIE連接器的第一組引腳與第一多路器的第二輸出端相連,所述第二 PCIE連接器的第二組引腳與第二多路器的第一輸出端相連,所述第二 PCIE連接器的偵測引腳與第二多路器的使能端相連,以根據(jù)第二 PCIE連接器上是否有插接PCIE外接卡以及所插接的PCIE外接卡的類型輸出對(duì)應(yīng)的偵測信號(hào)至第二多路器的使能端; 所述第一多路器根據(jù)其使能端所接收的偵測信號(hào)選擇性的導(dǎo)通其輸入端與第一輸出端或第二輸出端,進(jìn)而將第一多路器所接收的第一組PCIE信號(hào)傳輸至第一或第二 PCIE連接器的第一組引腳;所述第二多路器根據(jù)其使能端所接收的偵測信號(hào)選擇性的導(dǎo)通其輸入端與第一輸出端或第二輸出端,進(jìn)而將第二多路器所接收的第二組PCIE信號(hào)傳輸至第一或第二 PCIE連接器的第二組引腳。
4.如權(quán)利要求3所述的PCIE連接器組合,其特征在于:所述第一及第二 PCIE連接器均為PCIEX 16連接器,所述芯片組所輸出的第一及第二組PCIE信號(hào)均占用八對(duì)數(shù)據(jù)通道;當(dāng)?shù)谝?PCIE連接器上插接一 PCIEX 16外接卡時(shí),所述第一 PCIE連接器的偵測引腳輸出低電平的偵測信號(hào),當(dāng)?shù)谝?PCIE連接器上插接一 PCIEX 8外接卡或沒有插接外接卡時(shí),所述第一 PCIE連接器的偵測引腳輸出高電平的偵測信號(hào);當(dāng)?shù)诙?PCIE連接器上插接一 PCIEX 16外接卡時(shí),所述第二 PCIE連接器的偵測引腳輸出低電平的偵測信號(hào),當(dāng)?shù)诙?PCIE連接器上插接一 PCIEX8外接卡或沒有插接外接卡時(shí),所述第二 PCIE連接器的偵測引腳輸出高電平的偵測信號(hào);當(dāng)所述第一多路器的使能端接收到低電平的偵測信號(hào)時(shí),所述第一多路器導(dǎo)通其輸入端與第一輸出端,當(dāng)所述第一多路器的使能端接收到高電平的偵測信號(hào)時(shí),所述第一多路器導(dǎo)通其輸入端與第二輸出端;當(dāng)所述第二多路器的使能端接收到低電平的偵測信號(hào)時(shí),所述第二多路器導(dǎo)通其輸入端與第一輸出端,當(dāng)所述第二多路器的使能端接收到高電平的偵測信號(hào)時(shí),所述第二多路器導(dǎo)通其輸入端與第二輸出端。
【文檔編號(hào)】H01R13/66GK103972735SQ201310035451
【公開日】2014年8月6日 申請(qǐng)日期:2013年1月30日 優(yōu)先權(quán)日:2013年1月30日
【發(fā)明者】劉磊, 陳國義 申請(qǐng)人:鴻富錦精密電子(天津)有限公司, 鴻海精密工業(yè)股份有限公司