国产精品1024永久观看,大尺度欧美暖暖视频在线观看,亚洲宅男精品一区在线观看,欧美日韩一区二区三区视频,2021中文字幕在线观看

  • <option id="fbvk0"></option>
    1. <rt id="fbvk0"><tr id="fbvk0"></tr></rt>
      <center id="fbvk0"><optgroup id="fbvk0"></optgroup></center>
      <center id="fbvk0"></center>

      <li id="fbvk0"><abbr id="fbvk0"><dl id="fbvk0"></dl></abbr></li>

      低壓差線性穩(wěn)壓器的制造方法

      文檔序號:7347426閱讀:110來源:國知局
      低壓差線性穩(wěn)壓器的制造方法
      【專利摘要】本發(fā)明提供了一種用于對負(fù)載提供穩(wěn)定電壓,并能夠在啟動狀態(tài)時抑制其對負(fù)載速所提供的驅(qū)動電流中的浪涌電流的低壓差線性穩(wěn)壓器。該低壓差線性穩(wěn)壓器包括負(fù)載驅(qū)動電路,為負(fù)載提供驅(qū)動電壓;反饋電路,根據(jù)驅(qū)動電壓來輸出與驅(qū)動電壓相對應(yīng)的反饋電壓;差分放大電路,根據(jù)基準(zhǔn)電壓以及反饋電壓得出差分放大電壓,并提供給負(fù)載驅(qū)動電路一個輸入電壓,從而獲取驅(qū)動電壓;限流電路,在啟動狀態(tài)時控制輸入電壓,來限制與驅(qū)動電壓相對應(yīng)的驅(qū)動電流;浪涌電流抑制回路,在啟動狀態(tài)時防止驅(qū)動電壓過沖,從而抑制驅(qū)動電流中的浪涌電流。
      【專利說明】低壓差線性穩(wěn)壓器
      【技術(shù)領(lǐng)域】
      [0001]本發(fā)明涉及一種低壓差線性穩(wěn)壓器。
      【背景技術(shù)】
      [0002]低壓差線性穩(wěn)壓器可以在輸入電壓和/或負(fù)載在一定范圍內(nèi)變化時,提供直流穩(wěn)定電壓,且該電壓的輸入與輸出之間的電壓差較小。另外其靜態(tài)電流小,成本低,噪音低,因此常常被用于如筆記本電腦、手機(jī)、移動DVD、MP3、照相機(jī)等采用移動電池的便攜式電子設(shè)備中。而隨著低壓差線性穩(wěn)壓器的廣泛應(yīng)用,不論是在設(shè)計上,還是在工業(yè)生產(chǎn)中,對低壓差線性穩(wěn)壓器所輸出的電流的穩(wěn)定性的要求也越來越高。
      [0003]現(xiàn)有技術(shù)中的低壓差線性穩(wěn)壓器由差分放大電路、負(fù)載驅(qū)動電路、反饋電路、以及限流電路構(gòu)成。其通過限流電路來對負(fù)載驅(qū)動電路所輸出的驅(qū)動電流進(jìn)行實時鏡像,從而限制負(fù)載驅(qū)動電路所輸出的驅(qū)動電流,控制在預(yù)定值以內(nèi)。當(dāng)?shù)蛪翰罹€性穩(wěn)壓器工作時,如果負(fù)載驅(qū)動電路輸出的驅(qū)動電流小于預(yù)定值時,限流電路將無控制動作;如果負(fù)載驅(qū)動電路輸出的驅(qū)動電流大于或等于預(yù)定值時,限流電路將會控制負(fù)載驅(qū)動電路,從而抑制其輸出的驅(qū)動電流。
      [0004]但是,在低壓差線性穩(wěn)壓器接通電源的瞬間(即低壓差線性穩(wěn)壓器的啟動開關(guān)EN(Enable)接通電源的瞬間負(fù)反饋環(huán)路還沒有建立或沒有完全建立,從而差分放大電路的輸出端輸出的經(jīng)過放大后的差分放大電壓很低,負(fù)載驅(qū)動電路輸出的驅(qū)動電流相應(yīng)會很大,而此時,限流電路還未建立響應(yīng)時間,未能開啟或未能完全開啟,從而無法抑制負(fù)載驅(qū)動電路所輸出的驅(qū)動電流的大小,結(jié)果導(dǎo)致此時負(fù)反饋回路和限流電路都無法控制負(fù)載驅(qū)動電路,導(dǎo)致其輸出的電流中出現(xiàn)較大的浪涌電流。浪涌電流會對其周圍器件或電路造成干擾等問題,所以在低壓差線性穩(wěn)壓器接通電源瞬間,能夠抑制其負(fù)載驅(qū)動電路輸出的驅(qū)動電流中的浪涌電流成為迫切需要解決的課題。
      [0005]圖6是以前的低壓差線性穩(wěn)壓器的結(jié)構(gòu)示意圖。如圖6所示,現(xiàn)有技術(shù)中還有這樣一個方案,低壓差線性穩(wěn)壓器I采用負(fù)載驅(qū)動電路11、反饋電路12、差分放大電路13、限流電路14,并且其通過給限流電路14輸入一個矩形信號來使得限流電路能夠在某種程度上抑制在低壓差線性穩(wěn)壓器在接通電源的瞬間所產(chǎn)生的浪涌電流。但是,該信號的加入還是無法完全消除低壓差線性穩(wěn)壓器I在接通電源的瞬間其輸出的驅(qū)動電流中的浪涌電流。
      [0006]圖7是以前的低壓差線性穩(wěn)壓器I的仿真模擬曲線圖。如圖7所示,圖中圓圈位直a和b所不,都有Iv尖角,圓圈位直a中的尖角即表不浪涌電流,圓圈位直b中的尖角為造成圓圈位置a中的浪涌電流的過沖電壓。顯然,該種方案也沒有完全解決在低壓差線性穩(wěn)壓器接通電源的瞬間所輸出的驅(qū)動電流中的浪涌電流。
      [0007]本發(fā)明的目的在于提供一種低壓差線性穩(wěn)壓器,在其啟動狀態(tài)時,即其接通電源的瞬間,抑制其輸出的驅(qū)動電流中的浪涌電流,從而解決其浪涌電流對其周圍器件或電路造成的不良干擾等問題。
      【發(fā)明內(nèi)容】

      [0008]本發(fā)明為了解決以上課題,采用了以下結(jié)構(gòu)。
      [0009]本發(fā)明涉及一種用于對負(fù)載提供穩(wěn)定電壓的低壓差線性穩(wěn)壓器,其特征在于,包括:負(fù)載驅(qū)動電路,為負(fù)載提供驅(qū)動電壓;反饋電路,根據(jù)驅(qū)動電壓來輸出與驅(qū)動電壓相對應(yīng)的反饋電壓;差分放大電路,根據(jù)基準(zhǔn)電壓以及反饋電壓得出差分放大電壓,并提供給負(fù)載驅(qū)動電路一個輸入電壓,從而獲取驅(qū)動電壓;限流電路,控制輸入電壓,從而來限制與所述驅(qū)動電壓相對應(yīng)的驅(qū)動電流;浪涌電流抑制回路,在啟動狀態(tài)時防止驅(qū)動電壓過沖,從而抑制驅(qū)動電流中的浪涌電流。
      [0010]發(fā)明作用于效果
      [0011]本發(fā)明所提供的低壓差線性穩(wěn)壓器,采用了一個浪涌電流抑制電路在限流電路還未建立起響應(yīng)時間時抑制負(fù)載驅(qū)動電路輸出的驅(qū)動電流中的浪涌電流,從而使得低壓差線性穩(wěn)壓器在啟動瞬間負(fù)載驅(qū)動電路所輸出的驅(qū)動電流始終保持穩(wěn)定,從而解決浪涌電流對其周圍器件或電路造成的不良干擾等問題。
      【專利附圖】

      【附圖說明】
      [0012]圖1是本發(fā)明在實施例中的低壓差線性穩(wěn)壓器的結(jié)構(gòu)示意圖;
      [0013]圖2是本發(fā)明在實施例中的低壓差線性穩(wěn)壓器的電路示意圖;
      [0014]圖3是本發(fā)明在實施例中的限流電路的結(jié)構(gòu)示意圖;
      [0015]圖4是本發(fā)明再實施例中的浪涌電流抑制電路的結(jié)構(gòu)示意圖;
      [0016]圖5是本發(fā)明在實施例中的低壓差線性穩(wěn)壓器的仿真模擬曲線圖;
      [0017]圖6是以前的低壓差線性穩(wěn)壓器的結(jié)構(gòu)示意圖;
      [0018]圖7是以前的低壓差線性穩(wěn)壓器的仿真模擬曲線圖。
      【具體實施方式】
      [0019]本發(fā)明涉及一種用于對負(fù)載提供穩(wěn)定電壓的低壓差線性穩(wěn)壓器,其其作為實施形態(tài)可以包括負(fù)載驅(qū)動電路,為負(fù)載提供驅(qū)動電壓;反饋電路,根據(jù)驅(qū)動電壓來輸出與驅(qū)動電壓相對應(yīng)的反饋電壓;差分放大電路,根據(jù)基準(zhǔn)電壓以及反饋電壓得出差分放大電壓,并提供給負(fù)載驅(qū)動電路一個輸入電壓,從而獲取驅(qū)動電壓;限流電路,控制輸入電壓,從而來限制與驅(qū)動電壓相對應(yīng)的驅(qū)動電流;浪涌電流抑制回路,在啟動狀態(tài)時防止驅(qū)動電壓過沖,從而抑制驅(qū)動電流中的浪涌電流。
      [0020]作為一種具體的實施形態(tài),本發(fā)明提供的低壓差線性穩(wěn)壓器中負(fù)載驅(qū)動電路的輸入端連接有差分放大電路的輸出端和限流電路,輸出端連接有反饋電路的輸入端和負(fù)載;反饋電路的輸出端與差分放大電路的正相輸入端相連接;差分放大電路的反相輸入端接受一個基準(zhǔn)電壓;浪涌電流抑制回路與限流電路連接。
      [0021]此外,在該實施形態(tài)中,浪涌電流抑制回路是由兩個非門、或非門、兩個電容、兩個電阻、恒流源、NMOS構(gòu)成的電路,其中,兩個非門分別被記作第一非門和第二非門,兩個電容分別被記作第一電容和第二電容,兩個電阻分別被記作第一電阻和第二電阻,
      [0022]第一非門的輸入端接受控制所述限流電路的控制信號,輸出端連接有或非門的一個輸入端以及第一電阻的一端;第一電阻的另一端連接第二非門的輸入端以及第一電容的一端;第一電容的另一端接地;第二非門的輸出端連接或非門的另一個輸入端;或非門的輸出端連接有所述第二電容的一端以及NMOS的柵極,其上還設(shè)有一個連接恒流源的輸入端的端部;第二電容的另一端接地;恒流源的輸出端接地;NM0S的源極連接第二電阻的一端,漏極連接限流電路中的電流電壓交換電路的輸入端;第二電阻的另一端接地。
      [0023]下面結(jié)合附圖以及具體實施例對本發(fā)明進(jìn)行詳細(xì)闡述。
      [0024]圖1是本實施例中的低壓差線性穩(wěn)壓器的結(jié)構(gòu)示意圖。如圖1所示,一種低壓差線性穩(wěn)壓器100具有負(fù)載驅(qū)動電壓110、反饋電路120、差分放大電路130、限流電路140、以及浪涌電流抑制電路150。該低壓差線性穩(wěn)壓器100被用于驅(qū)動負(fù)載10。
      [0025]圖2是本實施例中的低壓差線性穩(wěn)壓器的電路示意圖。如圖2所示,在低壓差線性穩(wěn)壓器100中,負(fù)載驅(qū)動電路110由PMOS管構(gòu)成。該P(yáng)MOS管的柵極連接差分放大電路130的輸出端,漏極連接標(biāo)準(zhǔn)工作電壓(即VDD),源極連接有負(fù)載10的一端以及反饋電路120的輸入端。將該P(yáng)MOS的柵極作為該負(fù)載驅(qū)動電路110的輸入端,記作Pgate。該負(fù)載驅(qū)動電路的功能在于為負(fù)載10提供驅(qū)動電壓Vwt。
      [0026]反饋電路120由電阻R1、電阻R2以及電容Cl構(gòu)成。電阻Rl的一端連接負(fù)載驅(qū)動電路的源極,其另一端連接有差分放大電路的正相輸入端和電阻R2的一端。電阻R2的的另一端接地。電容Cl的一端連接負(fù)載驅(qū)動電路110的源極,其另一端連接差分放大電路130的正相輸入端。該反饋電路的功能在于根據(jù)負(fù)載驅(qū)動電路110所輸出的驅(qū)動電壓來輸出一個反饋電壓,該反饋電壓與驅(qū)動電壓成比例關(guān)系相對應(yīng)。
      [0027]差分放大電路130的反向輸入端接受一個基準(zhǔn)電壓(VREF),從而將反饋電壓與基準(zhǔn)電壓進(jìn)行比較得出兩者的差值,該差值再經(jīng)過差分放大從而得到一個差分放大電壓,該差分放大電壓從差分放大電路130的輸出端輸出。
      [0028]圖3是本實施例中的限流電路的結(jié)構(gòu)示意圖。如圖3所示,限流電路140具有鏡像電路141、電流電壓變換電路142、以及輸出電路143構(gòu)成。
      [0029]其中,鏡像電路141 由 NMOS 管 Ml、NMOS 管 M2、NMOS 管 M3、PMOS 管 M6、NMOS 管 M7、NMOS管M8、電阻R4構(gòu)成。其中,PMOS管M6的柵極連接限流電路的輸出端Pgate,源極連接VDD,漏極連接有NMOS管Ml的柵極、NMOS管Ml的漏極、NMOS管M2的柵極、NMOS管M2的漏極、以及NMOS管M3的柵極。NMOS管Ml的源極連接NMOS管M7的漏極。NMOS管M7的柵極連接電阻R4的一端,源極接地。電阻R4的另一端接地。NMOS管M2的源極接地。NMOS管M3的源極連接NMOS管M8的漏極,漏極連接浪涌電流抑制回路150的輸出端Vg。NMOS管M8的柵極用于接收控制限流電路的控制信號,即EN (Enable)信號,源極接地。
      [0030]該鏡像電路141與負(fù)載驅(qū)動電路110 —起構(gòu)成電流鏡像結(jié)構(gòu)。該鏡像電路141的的輸出電流與負(fù)載驅(qū)動電路輸出的與驅(qū)動電壓相對應(yīng)的驅(qū)動電流U成鏡像關(guān)系。
      [0031]電流電壓變換電路142由可調(diào)電阻R3、PMOS管M5、以及恒流源構(gòu)成。其中,可調(diào)電阻R3的一端連接VDD,另一端連接有浪涌電流抑制回路150的輸出端Vg以及鏡像電路中的NMOS管M3的漏極。PMOS管M5的柵極也連接浪涌電流抑制回路150的輸出端Vg以及鏡像電路中的NMOS管M3的漏極,其源極連接VDD,漏極連接有恒流源的一端以及輸出電路143的輸入端,恒流源的另一端接地。顯然Vg可以被作為該電流電壓變換電路142的輸入端。該電路在驅(qū)動電流大于預(yù)定值時,其輸出電壓即圖3中PMOS管M5的源極與輸出電路的輸入端相連接的線路上的Vctl處與地之間的電壓隨著鏡像電流的增大而增大。[0032]輸出電路143由NMOS管M4構(gòu)成。該NMOS管M4的柵極被作為輸出電路143的輸入端,連接有電流電壓變換電路142中的PMOS管M5的漏極以及恒流源的一端,其漏極連接VDD,源極連接負(fù)載驅(qū)動電路的輸入端Pgate以及PMOS管M6的柵極。該輸出電路143的輸出電壓,即Pgate與地之間的電壓,在負(fù)載驅(qū)動電路所輸出的驅(qū)動電流大于預(yù)定值時,該輸出電壓的變化趨勢與電流電壓變換電路的輸出電壓的變化趨勢相一致,即也隨著鏡像電流的增大而增大。
      [0033]從而該限流電路根據(jù)負(fù)載驅(qū)動電路所輸出的驅(qū)動電流U來通過Pgate對地的電壓對負(fù)載驅(qū)動電路進(jìn)行控制,從而來限制驅(qū)動電流。
      [0034]浪涌電流抑制電路150的功能在于在限流電路140在啟動狀態(tài)下(即低壓差線性穩(wěn)壓器接通電源的瞬間,也就是低壓差線性穩(wěn)壓器從不工作狀態(tài)轉(zhuǎn)變?yōu)楣ぷ鳡顟B(tài)的瞬間),建立響應(yīng)時間時提供一個浪涌來抑制負(fù)載驅(qū)動電路所輸出的驅(qū)動電流中的浪涌電流。該浪涌電流抑制信號的發(fā)出時間對應(yīng)于限流電路140的響應(yīng)時間。從而能夠在限流電路還未建立響應(yīng)時間時抑制掉驅(qū)動電流中的浪涌電流,使得驅(qū)動電流變得穩(wěn)定。
      [0035]圖4是本實施例中的浪涌電流抑制電路的結(jié)構(gòu)示意圖。如圖4所示,浪涌電流抑制電路150由信號發(fā)生電路151以及信號輸出控制電路152構(gòu)成的總電路來實現(xiàn)以上功能的。信號發(fā)生電路151是通過采用具有非門INV1、電阻R5、電容C2、非門INV2、或非門0R、恒流源、電容C3構(gòu)成的電路。信號輸出控制電路152是由NMOS管M9以及電阻R6構(gòu)成的電路。
      [0036]信號發(fā)生電路151中,非門INVl的輸入端接收控制限流電路140的控制信號,即EN信號,其輸出端連接有或非門OR的一個輸入端以及電阻R5的一端。電阻R5的另一端連接有非門INV2的輸入端以及電容C2的一端。電容C2的另一端接地。非門INV2的輸出端連接或非門OR的另一個輸入端?;蚍情TOR上還設(shè)有一個連接端連接恒流源的一端,該或非門OR的輸出端連接有電容C3的一端以及信號輸出控制電路152的輸入端。而恒流源的另一端接地,電容C3的另一端也接地。EN信號通過該信號發(fā)生電路151后輸出一個梯形的信號 RC-CNLl。
      [0037]信號輸出控制電路中,匪OS管M9的柵極作為該信號輸出控制電路152的輸入端來接收信號RC-CNLl。NMOS管M9的源極連接電阻R5的一端,漏極為該浪涌電流抑制回路150的輸出端Vg。電阻R5的另一端接地。
      [0038]當(dāng)輸入信號發(fā)生電路151的接收的信號的邏輯輸入為“O”時,即EN信號為低電位,該EN信號輸入非門INVl后,非門INVl輸出一個邏輯輸出“I”。電阻R5和電容C2構(gòu)成了一個延遲電路,由電阻R5來控制電容C2的充電或放電電流,從而可以調(diào)整電容C2的充電或放電時間,起到信號延遲的效果。這時對于或非門OR的一端輸入端的邏輯輸入為“1”,從而該非門OR的邏輯輸出為“0”,從而輸出一個低電位。信號輸出控制電路152中的NMOS管M9無法導(dǎo)通,從而無信號輸入給Pgate。
      [0039]當(dāng)輸入信號發(fā)生電路151的接收的信號的邏輯輸入為“O”變?yōu)椤癐”時,即EN信號變?yōu)楦唠娢唬藭r即為該低壓差線性穩(wěn)壓器接通電源的瞬間。該EN信號輸入非門INVl后,非門INVl輸出一個邏輯輸出“0”,即非門INVl輸出一個低電位。電容C2開始放電,電阻R5可以控制電容C2的放電電流,從而可以調(diào)整電容C2的放電時間,該電容C2放電未完成的過程中,非門INV2的邏輯輸入還保持為“1”,從而非門INV2的邏輯輸出為“O”。從而或非門OR的兩個輸入端分別輸入的邏輯輸入為“O”和“0”,從而該或非門OR的邏輯輸出為“1”,從而輸出一個高電位。由于恒流源限定了電流,電容C3和恒流源保證了或非門OR所輸出的高電位對電容放電,即,該高電位放電的過程中電位下降平緩,從而使得信號發(fā)生電路151所輸出的信號RC-CNLl為圖5中的RC-CNLl信號的形狀。而從或非門OR的邏輯輸出為“I”開始,信號輸出控制電路152中的NMOS管M9導(dǎo)通,從而RC-CNLl信號與限流電路相結(jié)合,抑制了負(fù)載驅(qū)動電路所輸出的驅(qū)動電流中的浪涌電流。
      [0040]當(dāng)電容C2放電完成后,非門INV2的邏輯輸入變?yōu)椤癘”,從而非門INV2的邏輯輸出變?yōu)椤癐”。或非門OR的兩個輸入端分別輸入的邏輯輸入為“O”和“1”,其邏輯輸出變?yōu)椤?”,NMOS管M9無法導(dǎo)通,無信號輸入給Pgate。
      [0041 ] 圖5是本實施例中的低壓差線性穩(wěn)壓器的仿真模擬曲線圖,如圖5所示,對低壓差線性穩(wěn)壓器100進(jìn)行仿真模擬,在低壓差線性穩(wěn)壓器100處于接通電源的瞬間,EN信號突然開啟時(即低壓差線性穩(wěn)壓器100開啟,從不工作狀態(tài)變?yōu)楣ぷ鳡顟B(tài)的瞬間),浪涌電流抑制電路150的信號發(fā)生電路151所輸出的RC-CNLl信號為一個直角梯形,Tl與T2的和為該浪涌電流抑制信號的輸出時間,該時間對應(yīng)于限流電路的響應(yīng)時間。在時間段TI 一般只需維持一段時間,在上電瞬間將Pgate固定一個中間電位即可(本例中5us左右),而T2的時間段為電容C3充電放電的時間段,在該時間段內(nèi)該RC-CNLl信號緩慢下降,從而使得Pgate處的電壓從Tl時固定的中間電位開始平緩下降,該時間段T2的長短以Pgate處不產(chǎn)生過沖電壓為準(zhǔn)。一般來說,T2的時間越長,Pgate下降的幅度越平緩,越不易產(chǎn)生向下的過沖電壓。
      [0042]如圖5中的圓圈部分c和d所示,圓圈部分c對應(yīng)于以前的低壓差線性穩(wěn)壓器模擬仿真的曲線中具有一個代表浪涌電流的尖角的圓圈部分a,圓圈部分d對應(yīng)于以前的低壓差線性穩(wěn)壓器模擬仿真的曲線中的與圓圈部分b,可見,圓圈部分c和d中都無尖角出現(xiàn),且低壓差線性穩(wěn)壓器100提供的驅(qū)動電流曲線和Pgate處的電位曲線都趨于平緩,足以證明,采用本實施例所提供的低壓差線性穩(wěn)壓器100,原有的浪涌電流現(xiàn)在已經(jīng)完全消失,驅(qū)動電流的穩(wěn)定性得到了很好的改善。實施例作用與效果
      [0043]綜上所述,低壓差線性穩(wěn)壓器100結(jié)構(gòu)簡單,組裝方便,且由于采用了一個浪涌電流抑制回路與限流電路連接,從而使得該低壓差線性穩(wěn)壓器100在接通電源的瞬間(即啟動狀態(tài)下),所輸出的驅(qū)動電流中的浪涌電流完全消失,從而解決其浪涌電流對其周圍器件或電路造成的不良干擾等問題。
      【權(quán)利要求】
      1.一種用于對負(fù)載提供穩(wěn)定電壓的低壓差線性穩(wěn)壓器,其特征在于,包括: 負(fù)載驅(qū)動電路,為所述負(fù)載提供驅(qū)動電壓; 反饋電路,根據(jù)所述驅(qū)動電壓來輸出與所述驅(qū)動電壓相對應(yīng)的反饋電壓; 差分放大電路,根據(jù)基準(zhǔn)電壓以及所述反饋電壓得出差分放大電壓,并提供給所述負(fù)載驅(qū)動電路一個輸入電壓,從而獲取所述驅(qū)動電壓; 限流電路,控制所述輸入電壓,從而限制與所述驅(qū)動電壓相對應(yīng)的驅(qū)動電流; 浪涌電流抑制回路,在啟動狀態(tài)時防止所述驅(qū)動電壓過沖,從而抑制所述驅(qū)動電流中的浪涌電流。
      2.根據(jù)權(quán)利要求1所述的低壓差線性穩(wěn)壓器,其特征在于: 其中,所述負(fù)載驅(qū)動電路的輸入端連接有所述差分放大電路的輸出端和所述限流電路,輸出端連接有所述反饋電路的輸入端和所述負(fù)載; 反饋電路的輸出端與所述差分放大電路的正相輸入端相連接; 所述差分放大電路的反相輸入端接受一個所述基準(zhǔn)電壓; 所述浪涌電流抑制回路與所述限流電路連接。
      3.根據(jù)權(quán)利要求2所述的低壓差線性穩(wěn)壓器,其特征在于: 其中,所述浪涌電流抑制回路是由兩個非門、或非門、兩個電容、、兩個電阻、恒流源、NMOS構(gòu)成的電路,所述兩個非門分別被記作第一非門和第二非門,所述兩個電容分別被記作第一電容和第二電容,所述兩個電阻分別被記作第一電阻和第二電阻, 所述第一非門的輸入端接受控制所述限流電路的控制信號,輸出端連接有所述或非門的一個輸入端以及所述第一電阻的一端; 所述第一電阻的另一端連接所述第二非門的輸入端以及所述第一電容的一端; 所述第一電容的另一端接地; 所述第二非門的輸出端連接所述或非門的另一個輸入端; 所述或非門的輸出端連接有所述第二電容的一端以及所述NMOS的柵極,其上還設(shè)有一個連接所述恒流源的輸入端的端部;第二電容的另一端接地; 所述恒流源的輸出端接地; 所述NMOS的源極連接第二電阻的一端,漏極連接限流電路中的電流電壓交換電路的輸入端; 所述第二電阻的另一端接地。
      【文檔編號】H02H9/02GK103677038SQ201210347120
      【公開日】2014年3月26日 申請日期:2012年9月18日 優(yōu)先權(quán)日:2012年9月18日
      【發(fā)明者】趙爽 申請人:株式會社理光
      網(wǎng)友詢問留言 已有0條留言
      • 還沒有人留言評論。精彩留言會獲得點(diǎn)贊!
      1