用于時間校驗儀的電源開關的制作方法
【專利摘要】本實用新型公開了一種用于時間校驗儀的電源開關,它包括芯片MC34063A,芯片MC34063A的DRC引腳和SWC引腳相連且通過電阻R4與場效應管的柵極相連,芯片MC34063A的VCC引腳上連接有接地電容C1和接地電容C2,芯片MC34063A的CII引腳連接在分壓電路上,芯片MC34063A的TC引腳上連接接地電容C3,芯片MC34063A的IPK引腳與場效應管的源極相連,場效應的柵極和源極之間連接有電阻R5,場效應管的漏極連接在二極管的陰極上,二極管的陽極接地,場效應管的漏極通過電感連接在電源上,電感和電源的公共端連接有接地電容C4和接地電容C5。其優(yōu)點是:抗干擾能力強,輸出穩(wěn)定度高。
【專利說明】用于時間校驗儀的電源開關
【技術領域】
[0001]本實用新型涉及一種電源開關,更具體的說是涉及一種用于時間校驗儀的電源開關。
【背景技術】
[0002]時間校驗儀用于校驗時間的精準度,多用于一些計數(shù)精準的領域,如火箭發(fā)射、衛(wèi)星導航、天文時鐘等需要時間精度高的領域。電源開關為時間校驗儀的重要部件。電源開關即開關電源。由于時間校驗儀的使用要求度較高,在使用時,外界干擾易對時間校驗儀的使用精度造成影響,尤其是在電源開關部門,其電源開關控制開關管的開通和關斷時間比率,以維持穩(wěn)定輸出電壓,由于開關管一般采用M0SFET,其開關管的開通關斷極易受到外界干擾的影響,以致影響電源開關的輸出穩(wěn)定性。
實用新型內(nèi)容
[0003]本實用新型提供一種用于時間校驗儀的電源開關,其抗干擾能力強,輸出穩(wěn)定度聞。
[0004]為解決上述的技術問題,本實用新型采用以下技術方案:
[0005]用于時間校驗儀的電源開關,它包括芯片MC34063A,所述的芯片MC34063A的DRC引腳和SWC引腳相連且通過電阻R4連接在場效應管的柵極上,所述的芯片MC34063A的VCC弓I腳上連接有接地電容Cl和接地電容C2,所述的芯片MC34063A的CII引腳連接在分壓電路上,所述的芯片MC34063A的SWE引腳和GND引腳均接地,所述的芯片MC34063A的TC引腳上連接有接地電容C3,所述的芯片MC34063A的IPK引腳連接在場效應管的源極上且通過電阻Rl與電源相連,所述的場效應的柵極和源極之間連接有電阻R5,所述的場效應管的漏極連接在二極管的陰極上,所述的二極管的陽極接地,所述的場效應管的漏極通過電感連接在電源上,所述的電感和電源的公共端連接有接地電容C4和接地電容C5。
[0006]更進一步的技術方案是:
[0007]作為優(yōu)選,所述的分壓電路包括電阻R2和電阻R3,所述的電阻R2和電阻R3相串聯(lián),所述的電阻R3的非公共端連接在電源上,所述的電阻R2的非公共端接地,所述的電阻R2和電阻R3的公共端連接在芯片MC34063A的CII引腳上。
[0008]進一步的,所述的電阻R2和電阻R3的阻值比為3:1。
[0009]進一步的,所述的電阻Cl和電阻C4均為極性電容。
[0010]與現(xiàn)有技術相比,本實用新型的有益效果是:本實用新型利用芯片MC34063A和外圍電路以及在電源端連接兩個接地電容,使得該電源開關的抗干擾能力強,使得場效應管的開通和關斷不易受到外界干擾的影響,保證輸出的穩(wěn)定性,即時間校驗儀的可靠性。
【專利附圖】
【附圖說明】
[0011]下面結合附圖和【具體實施方式】對本實用新型作進一步詳細說明。[0012]圖1為本實用新型的電路圖。
【具體實施方式】
[0013]下面結合附圖對本實用新型作進一步的說明。本實用新型的實施方式包括但不限于下列實施例。
[0014][實施例]
[0015]如圖1所示的用于時間校驗儀的電源開關,它包括芯片MC34063A,所述的芯片MC34063A的DRC引腳和SWC引腳相連且通過電阻R4連接在場效應管的柵極上,所述的芯片MC34063A的VCC引腳上連接有接地電容Cl和接地電容C2,所述的芯片MC34063A的CII引腳連接在分壓電路上,所述的芯片MC34063A的SWE引腳和GND引腳均接地,所述的芯片MC34063A的TC引腳上連接有接地電容C3,所述的芯片MC34063A的IPK引腳連接在場效應管的源極上且通過電阻Rl與電源相連,所述的場效應的柵極和源極之間連接有電阻R5,所述的場效應管的漏極連接在二極管的陰極上,所述的二極管的陽極接地,所述的場效應管的漏極通過電感連接在電源上,所述的電感和電源的公共端連接有接地電容C4和接地電容C5。芯片MC34063A是由具有溫度補償功能的基準電壓發(fā)生器、比較器、占空比可控的振蕩器、RS觸發(fā)器和大電流輸出開關等組成。電容C3的電容值大小決定芯片MC34063A的振蕩器的振蕩頻率高低,決定場效應管的通斷時間。IPK引腳用于監(jiān)視場效應管的峰值電流,以控制振蕩器的脈沖輸出。CII引腳通過分壓電路供給電壓,利用分壓電路給CII引腳供給電路,可保證電壓值的穩(wěn)定。CII引腳的電壓與芯片MC34063A的內(nèi)部基準電壓同時送入芯片MC34063A的內(nèi)部的比較器進行電壓比較,當CII引腳電壓低于內(nèi)部基準電壓時,比較器的輸出為跳變電壓,開啟RS觸發(fā)器的控制門,RS觸發(fā)器在振蕩器的驅動下,驅動場效應管導通,達到自動控制的目的。當CII引腳電壓高于內(nèi)部基準電壓時,RS觸發(fā)器的控制門被鎖,場效應管截止。芯片MC34063A的VCC引腳連接在電源上,利用兩個接地電容,電容Cl和電容C2起退耦作用,減少電源內(nèi)阻對負載的不良影響,相同的,電容C4和電容C5也起到對抗高頻干擾的目的。二極管對電壓進行鉗位,對場效應管進行保護。
[0016]所述的分壓電路包括電阻R2和電阻R3,所述的電阻R2和電阻R3相串聯(lián),所述的電阻R3的非公共端連接在電源上,所述的電阻R2的非公共端接地,所述的電阻R2和電阻R3的公共端連接在芯片MC34063A的CII引腳上。利用電阻R2和電阻R3的分壓,其電路結構簡單,成本低廉,也使得電壓穩(wěn)定。
[0017]所述的電阻R2和電阻R3的阻值比為3:1。在電源端,為其提供5V的電壓,為了滿足CII引腳的電壓要求,避免額外的提供電壓電源,電阻R2和電阻R3的阻值比為3:1。
[0018]所述的電阻Cl和電阻C4均為極性電容。采用極性電容和一般電容的配合,可提高對抗高頻干擾的能力。且極性電容的容值較大,抑制溫度漂移的能力較強。
[0019]在本實施例中,作為一組優(yōu)選的方案,電阻R1、電阻R2、電阻R3、電阻R4、電阻R5可分別采用阻值為33歐姆、3.6千歐姆、1.2千歐姆、470歐姆、I千歐姆的電阻;電容Cl、電容C2、電容C3、電容C4、電容C5可采用容值為IOOyF,0.1 μ F、470pF、470 μ F、0.1yF的電容。二極管可采用IN5817 ;場效應管可采用FDD4243。經(jīng)仿真,采用上述規(guī)格的電子器件,可是電路的性能達到最優(yōu)。
[0020]如上所述即為本實用新型的實施例。本實用新型不局限于上述實施方式,任何人應該得知在本實用新型的啟示下做出的結構變化,凡是與本實用新型具有相同或相近的技術方案,均落入本實用新型的保護范圍之內(nèi)。
【權利要求】
1.用于時間校驗儀的電源開關,其特征在于:它包括芯片MC34063A,所述的芯片MC34063A的DRC引腳和SWC引腳相連且通過電阻R4連接在場效應管的柵極上,所述的芯片MC34063A的VCC引腳上連接有接地電容Cl和接地電容C2,所述的芯片MC34063A的CII引腳連接在分壓電路上,所述的芯片MC34063A的SWE引腳和GND引腳均接地,所述的芯片MC34063A的TC引腳上連接有接地電容C3,所述的芯片MC34063A的IPK引腳連接在場效應管的源極上且通過電阻Rl與電源相連,所述的場效應的柵極和源極之間連接有電阻R5,所述的場效應管的漏極連接在二極管的陰極上,所述的二極管的陽極接地,所述的場效應管的漏極通過電感連接在電源上,所述的電感和電源的公共端連接有接地電容C4和接地電容C5。
2.根據(jù)權利要求1所述的用于時間校驗儀的電源開關,其特征在于:所述的分壓電路包括電阻R2和電阻R3,所述的電阻R2和電阻R3相串聯(lián),所述的電阻R3的非公共端連接在電源上,所述的電阻R2的非公共端接地,所述的電阻R2和電阻R3的公共端連接在芯片MC34063A的CII引腳上。
3.根據(jù)權利要求2所述的用于時間校驗儀的電源開關,其特征在于:所述的電阻R2和電阻R3的阻值比為3:1。
4.根據(jù)權利要求1或3所述的用于時間校驗儀的電源開關,其特征在于:所述的電阻Cl和電阻C4均為極性電容。
【文檔編號】H02M3/07GK203761265SQ201420124670
【公開日】2014年8月6日 申請日期:2014年3月19日 優(yōu)先權日:2014年3月19日
【發(fā)明者】唐勇, 許振山, 駱飛 申請人:成都引眾數(shù)字設備有限公司