国产精品1024永久观看,大尺度欧美暖暖视频在线观看,亚洲宅男精品一区在线观看,欧美日韩一区二区三区视频,2021中文字幕在线观看

  • <option id="fbvk0"></option>
    1. <rt id="fbvk0"><tr id="fbvk0"></tr></rt>
      <center id="fbvk0"><optgroup id="fbvk0"></optgroup></center>
      <center id="fbvk0"></center>

      <li id="fbvk0"><abbr id="fbvk0"><dl id="fbvk0"></dl></abbr></li>

      增益輔助放大電路的制作方法

      文檔序號(hào):7514968閱讀:246來源:國知局
      專利名稱:增益輔助放大電路的制作方法
      技術(shù)領(lǐng)域
      本實(shí)用新型涉及放大電路技術(shù)領(lǐng)域,特別涉及一種提高放大增益的增益 輔助放大電路。
      背景技術(shù)
      目前中高速模數(shù)轉(zhuǎn)換器中所使用的放大器主要采用的是增益自舉放大電 路,同時(shí)需要使用兩個(gè)雙端輸入雙端輸出的差分放大電路作為增益輔助放大 電路可以提高增益自舉放大電路的工作性能。
      現(xiàn)有的增益自舉技術(shù)所使用的增益自舉放大器電路主要由增益輔助放大 器不同而采用兩類連接方式,其中一種連接方式采用了四個(gè)雙輸入單輸出的 增益輔助電路,這種方式增加了版圖面積及放大器的功耗,另一種連接方式 使用兩個(gè)雙輸入雙輸出的差分放大電^各作為增益輔助電路,較前一種連接方 式節(jié)約了面積。在第二種連接方式中,目前較普遍的是使用折疊-套筒差分放 大電路,該電路解決了輸出擺幅和速度的問題,但是由于共模電平的設(shè)計(jì)要 求使得本身結(jié)構(gòu)的管子數(shù)量使用較多,功耗大。
      因此需要一種提高放大增益的增益輔助放大電路,不僅輸入輸出范圍大、 速度快,而且解決現(xiàn)有技術(shù)中增益輔助電路結(jié)構(gòu)復(fù)雜、功耗較大的問題,同 時(shí)可以降〗氐成本。

      實(shí)用新型內(nèi)容
      本實(shí)用新型主要提供一種增益輔助放大電路,降低增益輔助放大電路的 功耗,同時(shí)可以降低增益輔助放大電路的成本,擴(kuò)大所述增益輔助放大電路 的輸入范圍。
      本實(shí)用新型提供一種增益輔助放大電路,通過對(duì)雙端輸入的差分信號(hào)進(jìn)
      行處理,并處理的結(jié)果由雙端輸出,其中,所述增益輔助放大電路包括源 跟隨電路,用于擴(kuò)大所述增益輔助放大電路的輸入范圍,對(duì)從第一輸入端和 第二輸入端輸入的差分信號(hào)進(jìn)行調(diào)整,輸出調(diào)整后的差分信號(hào);差分放大電 路,對(duì)所述源跟隨電路輸入的調(diào)整后的差分信號(hào)進(jìn)行差分放大處理,生成差 分放大信號(hào),所述差分放大信號(hào)由第 一輸出端和第二輸出端進(jìn)行輸出。
      本實(shí)用新型還提供一種折疊式增益自舉共源共柵放大電路,所述折疊式 增益自舉共源共柵放大電路包括N型增益輔助放大電路、P型增益輔助放大
      6電路和折疊共源共柵放大電路;其中,所述增益輔助放大電路包括源跟隨 電路,用于擴(kuò)大所述增益輔助放大電路的輸入范圍,對(duì)從第一輸入端和第二 輸入端輸入的差分信號(hào)進(jìn)行調(diào)整,輸出調(diào)整后的差分信號(hào);差分放大電路, 對(duì)所述源跟隨電路輸入的調(diào)整后的差分信號(hào)進(jìn)行差分放大處理,生成差分放 大信號(hào),所述差分放大信號(hào)由第一輸出端和第二輸出端進(jìn)行輸出。
      本實(shí)用新型提供的一種增益輔助放大電路,由差分放大電路對(duì)經(jīng)過源跟 隨電路調(diào)整的差分輸入信號(hào)進(jìn)行差分放大,減少增益輔助放大電路中的晶體 管的數(shù)量,從而可以降低增益輔助放大電路的功耗,同時(shí)可以降低增益輔助 放大電路的成本,擴(kuò)大增益輔助放大電路輸入范圍,可以方廣泛用于提高運(yùn) 算放大器增益的電路。


      圖l是本實(shí)用新型增益輔助放大電路的一實(shí)施例原理框圖; 圖2是本實(shí)用新型增益輔助放大電路的一實(shí)施例N型增益輔助放大電路 示意圖3是本實(shí)用新型增益輔助放大電路的一實(shí)施例P型增益輔助放大電路示 意圖4是本實(shí)用新型折疊式增益自舉共源共柵放大電路的一實(shí)施例電路示 意圖5是本實(shí)用新型套筒式增益自舉共源共柵放大器的一實(shí)施例電路示意圖。
      本實(shí)用新型目的的實(shí)現(xiàn)、功能特點(diǎn)及優(yōu)點(diǎn)將結(jié)合實(shí)施例,參照附圖做進(jìn) 一步說明。
      具體實(shí)施方式
      本實(shí)用新型實(shí)施例,由差分放大電路對(duì)經(jīng)過源跟隨電路調(diào)整的差分輸入 信號(hào)進(jìn)行差分放大,減少增益輔助放大電路中的晶體管的數(shù)量,從而可以降 低增益輔助放大電路的功耗,同時(shí)可以降低增益輔助放大電路的成本,擴(kuò)大 增益輔助放大電路輸入范圍。
      如圖l所示,本發(fā)實(shí)用新型增益輔助放大電路提出一實(shí)施例。所述增益 輔助放大電路通過對(duì)雙端輸入的差分信號(hào)進(jìn)行處理,并處理的結(jié)果由雙端輸 出。其中,所述增益輔助放大電路包括源跟隨電路l,用于擴(kuò)大所述增益輔 助放大電5各的輸入范圍,對(duì)從第一輸入端IN1和第二輸入端IN2輸入的差分信號(hào)進(jìn)行調(diào)整,輸出調(diào)整后的差分信號(hào);差分放大電路9,對(duì)所述源跟隨電路
      l輸入的調(diào)整后的差分信號(hào)進(jìn)行差分放大處理,生成差分放大信號(hào),所述差分
      放大信號(hào)由第一輸出端0UT1和第二輸出端OUT2進(jìn)行輸出。
      如圖2所示,所述增益輔助放大電路可以包括N型增益輔助放大電路和 P型增益輔助放大電路。所述N型增益輔助放大電路包括P型源跟隨電路和 N型差分放大電路。其中,所述P型源跟隨電路包括第一電阻79,其兩端 分別與低電位VSS和第一 PMOS晶體管11的源極連接;第二電阻78,其兩 端分別與低電位VSS和第二 PMOS晶體管12的源極連接;第一 PMOS晶體 管11,其漏極與高電位VDD連接,柵極與第一輸入端IN1連接,源極與第 一電阻79的一端連接;第二PMOS晶體管12,其漏極與高電位VDD連接, 柵極與第二輸入端IN2連接,源極與第二電阻78的 一端連接。
      N型差分放大電路包括第三電阻器81,其一端與高電位VDD連接,另 一端分別與第一NMOS晶體管87和第三NMOS晶體管86的源極連接;第四 電阻器80,其一端與高電位VDD連接,另一端分別與第二NMOS晶體管85 和第四NMOS晶體管88的源極連接;第一 NMOS晶體管87,其漏極和柵極 分別與第 一輸出端OUT 1連接,源極與第三電阻器81的 一端連接;第二 NMOS 晶體管85,其漏極和柵極分別與第二輸出端OUT2連接,源極與第四電阻器 80的一端連接;第三NMOS晶體管86,其漏極與第二輸出端OUT2連接, 柵極與第一輸出端0UT1連接,源極與第三電阻器81的一端連接;第四 NMOS晶體管88,其漏極與第一輸出端0UT1連接,柵極與第二輸出端OUT2 連接,源極與第四電阻器80的一端連接;恒定電流源83,分別與第三PMOS 晶體管3和第四PMOS晶體管4的源極與正電位點(diǎn)84連接,用于產(chǎn)生恒定的 電流;第三PMOS晶體管3,其漏極與第一輸出端OUT1連接,柵極與第一 PMOS晶體管11的源極連接,源極與電流源83的正電位點(diǎn)84連接;第四 PMOS晶體管4,其漏極與第二輸出端OUT2連接,柵極與第二 PMOS晶體 管12的源極連接,源極與電流源83的正電位點(diǎn)84連接;
      所述P型增益輔助放大電路包括N型源跟隨電路和P型差分放大電路。 其中,所述N型源跟隨電路包括第一電阻79,其兩端分別與高電位DSS和 第一NMOS晶體管11的源極連接;第二電阻78,其兩端分別與高電位DSS 和第二NMOS晶體管12的源極連接;第一PMOS晶體管11,其漏極與低電 位VSS連接,柵極與第一輸入端IN1連接,源極與第一電阻79的一端連接; 第二 NMOS晶體管12,其漏極與低電位VSS連接,柵極與第二輸入端IN2 連接,源極與第二電阻78的一端連接。
      P型差分放大電路包括第三電阻器81,其一端與低電位VSS連接,另一端分別與第一 PMOS晶體管87和第三PMOS晶體管86的源極連接;第四 電阻器80,其一端與低電位VSS連接,另一端分別與第二 PMOS晶體管85 和第四PMOS晶體管88的源極連接;第一 PMOS晶體管87,其漏極和柵極 分別與第 一輸出端OUT 1連接,源極與第三電阻器81的 一端連接;第二 PMOS 晶體管85,其漏極和柵極分別與第二輸出端OUT2連接,源極與第四電阻器 80的一端連接;第三PMOS晶體管86,其漏極與第二輸出端OUT2連接, 柵極與第 一輸出端OUT 1連接,源極與第三電阻器81的 一端連接;第四PMOS 晶體管88,其漏極與第一輸出端OUT1連接,柵極與第二輸出端OUT2連接, 源極與第四電阻器80的一端連接;恒定電流源83,分別與第三NMOS晶體 管3和第四NMOS晶體管4的源極與負(fù)電位點(diǎn)84連接,用于產(chǎn)生恒定的電流; 第三NMOS晶體管3,其漏極與第一輸出端OUT1連接,柵極與第一NMOS 晶體管11的源極連接,源極與電流源83的負(fù)電位點(diǎn)84連接;第四NMOS 晶體管4,其漏極與第二輸出端OUT2連接,柵極與第二PMOS晶體管12的 源極連接,源極與電流源83的負(fù)電位點(diǎn)84連接。
      在上述實(shí)施例中,所述正電位點(diǎn)和負(fù)電位點(diǎn)為共源節(jié)點(diǎn)。所述第一電阻 器79和第二電阻器78為線性晶體管或恒定電流源。所述第三電阻器81和第 四電阻器80為線性晶體管或恒定電流源。
      為了更清楚說明增益輔助放大電路,以N型增益輔助放大電路說明其工 作過程通過第一輸入端INI和第二輸入端IN2分別將差分信號(hào)輸給源跟隨 電路1,通過所述源跟隨電路1調(diào)整可以擴(kuò)大所述增益輔助放大電路的輸入范圍。
      所述源跟隨電路1將調(diào)整后的差分信號(hào)分別通過第三PMOS晶體管3和 第四PMOS晶體管4輸給差分放大電路9。由第三PMOS晶體管3和第四 PMOS晶體管4組成差分放大電路9的差分輸入級(jí),第三PMOS晶體管3和 第四PMOS晶體管4的漏極分別為所述增益輔助放大電路的第一輸出端OUT1 和第二輸出端OUT2。第三PMOS晶體管3和第四PMOS晶體管4的源極與 恒流源83的電位點(diǎn)84連接。所述恒流源83用于產(chǎn)生恒定的長尾電流。第三 電阻器81與第一NMOS晶體管87的源極連接,形成差分放大電路9的一個(gè) 半邊負(fù)載。同樣連接方式,第四電阻80與第二PMOS晶體管85連接形成另 一個(gè)半邊負(fù)載電路。第三PMOS晶體管86的漏極與第二輸出端OUT2連接, 柵極與第一輸出端OUT1連接,源極與第三電阻器81的一端。第四NMOS 晶體管88的漏極與第一輸出端OUT1連接,柵極與第二輸出端OUT2連接, 源極與第四電阻器80的一端連接。第三PMOS晶體管86和第四NMOS晶體 管88為差分放大電路9提供共模反饋。所述差分放大電路9通過共模反饋可以提供穩(wěn)定的共模輸出電平,通過
      兩條反饋通路進(jìn)行反饋。其中,第一條反饋通路是通過第三PMOS晶體管3 與第四PMOS晶體管4的共源節(jié)點(diǎn)84的串聯(lián)電流負(fù)反饋。第二條反々貴通路是 通過第三NMOS晶體管86和第四NMOS晶體管88的源-漏極的并聯(lián)電壓正 反饋。
      所述第一NMOS晶體管87和第二NMOS晶體管85為參數(shù)相同的晶體管, 第三NMOS晶體管86與第四NMOS晶體管88為參數(shù)相同的晶體管。當(dāng) (^)w鵬t(^)w時(shí),放大電路呈負(fù)反饋,當(dāng)(^X層J(《)3層s時(shí),放 大電路呈正反饋。
      具體地說,當(dāng)?shù)谌齈MOS晶體管3的柵極輸入的信號(hào)大于閾值點(diǎn)的電壓 Va,差分放大電路9的第四PMOS晶體管4的柵極輸入的信號(hào)遠(yuǎn)小于固定電 平Va,并且第四PMOS晶體管4的柵-極的信號(hào)電壓逐漸向閾值點(diǎn)增大,此時(shí) 第四PMOS晶體管4處于截至態(tài),第二輸出端(OUT2為高電平,并且第三 NMOS晶體管86試圖向第四PMOS晶體管4提供電流。
      當(dāng)?shù)谒腜MOS晶體管4的柵極輸入的信號(hào)的電平逐漸向Va接近,恒流源 84的一部分電流流過第四PMOS晶體管4,直到流過第一 NMOS晶體管87 的電流與第三NMOS晶體管86的電流與第一 NMOS晶體管87和第三NMOS 晶體管86的寬長比成比例。由電流的比值可以確定的反々貴方式。
      構(gòu)成N型增益輔助放大電路的源跟隨電路1和差分放大電路9使用在共
      '了-曾益輔助放大電路的功耗- ;低增益輔助放大電路的i本,同時(shí)通過源跟
      隨電路1擴(kuò)大增益輔助放大電路輸入范圍。
      如圖3所示,本實(shí)用新型還提出P型增益輔助放大電路的實(shí)施例。所述P 型增益輔助放大電路包括N型源跟隨電路1和P型差分放大電路9。其中, 所述N型源跟隨電5^ 1包括第一電阻,其兩端分別與高電位和第一NMOS 晶體管的源極連接;第二電阻,其兩端分別與高電位和第二NMOS晶體管的 源極連接;
      第一PMOS晶體管,其漏極與低電位連接,柵極與第一輸入端連接,源 極與第一電阻的一端連接;第二NMOS晶體管,其漏極與低電位連接,柵極 與第二輸入端連接,源極與第二電阻的一端連接。
      P型差分放大電路包括第三電阻器,其一端與低電位連接,另一端分別 與第一PMOS晶體管和第三PMOS晶體管的源極連接;第四電阻器,其一端 與低電位連接,另一端分別與第二PMOS晶體管和第四PMOS晶體管的源極 連接;第一PMOS晶體管,其漏極和柵極分別與第一輸出端連接,源極與第
      10三電阻器的一端連接;第二PMOS晶體管,其漏極和柵極分別與第二輸出端 連接,源極與第四電阻器的一端連接;第三PMOS晶體管,其漏極與第二輸 出端連接,柵極與第一輸出端連接,源極與第三電阻器的一端連接;第四 PMOS晶體管,其漏極與第一輸出端連接,柵極與第二輸出端連接,源極與 第四電阻器的一端連接;恒定電流源,分別與第三NMOS晶體管和第四NMOS 晶體管的源極與負(fù)電位點(diǎn)連接,用于產(chǎn)生恒定的電流;第三NMOS晶體管, 其漏極與第 一輸出端連接,柵極與第一 NMOS晶體管的源極連接,源極與電 流源的負(fù)電位點(diǎn)連接;第四NMOS晶體管,其漏極與第二輸出端連接,柵極 與第二 PMOS晶體管的源極連接,源極與電流源的負(fù)電位點(diǎn)連接。
      在本實(shí)施例中,所述P型增益輔助放大電路的工作過程與上述實(shí)施例相 同,不再贅述。
      本實(shí)用新型還提出使用增益輔助放大電路的折疊式增益自舉共源共柵放 大電i 各的實(shí)施例。
      本實(shí)用新型提出第三實(shí)施例,圖4是包括本實(shí)施例涉及的折疊式增益自 舉共源共柵放大器的電路圖。下面說明該折疊式增益自舉共源共柵運(yùn)算放大 電路的功能。該電路包括N型增益輔助放大電路(AMPN)、 P型增益輔助 放大電路(AMPP )和一個(gè)折疊共源共柵的放大電路。第一恒定電流源(IDC1 )、 第一 PMOS晶體管(MP1)、第二 PMOS晶體管(MP2)、第二恒定電流源 (IDC2 )、第一 NMOS晶體管(MN1)和第二 NMOS晶體管(MN2 )共同組 成折疊共源共柵運(yùn)算放大器的前半部分,這樣的連接可以增大運(yùn)放的輸入范 圍,可以使運(yùn)放輸出端同輸入端直接相連。第三恒流源(IDC3)和第五恒流 源(IDC5)組成了恒流源負(fù)載,N型增益輔助》文大電路(AMPN)的第一輸 入端連接23節(jié)點(diǎn),第二輸入端連接24節(jié)點(diǎn)第一輸出端連接第三PMOS晶體 管(MP3)的柵極端點(diǎn)(25),第二輸出端連接第四PMOS晶體管(MP4)的 才冊極端點(diǎn)(26),此連接通過引入電流-電壓反饋增大輸出阻抗,達(dá)到在不增加 更多共源共柵器件增大運(yùn)算放大器增益的目的。與此相匹配,第四恒流源 (IDC4)和第六恒流源(IDC5)組成恒流源負(fù)載,P型增益輔助方文大電路 (AMPP)的第一輸入端連接27節(jié)點(diǎn),第二輸入端連接28節(jié)點(diǎn),第一輸出端 連接第三NMOS晶體管(MN3 )的柵極端點(diǎn)(29 ),第二輸出端連接第四NMOS 晶體管(MN4)的柵極端點(diǎn)(30),此連接也是通過引入電流-電壓反饋增大 輸出阻抗,達(dá)到在不增加更多共源共柵器件情況下增大運(yùn)算放大器增益的目 的。
      本實(shí)用新型通過使用N型增益輔助放大電路和P型增益輔助放大電路所構(gòu)成的折疊式增益自舉共源共柵放大器,減小折疊式增益自舉共源共柵放大 器的功耗、減小增益輔助放大電路的共模電平的設(shè)計(jì)難度,提高了運(yùn)算放大
      器的增益和速度,本實(shí)用新型可以適用于數(shù)字模擬轉(zhuǎn)換器中MDAC電路的放 大器的使用。
      本實(shí)用新型還提出第四實(shí)施例,圖5是包括本實(shí)施例涉及的套筒式增益 自舉共源共柵放大器的電路圖。下面說明該套筒式增益自舉共源共柵運(yùn)算放 大電路的功能。該電路包括N型增益輔助放大電路(AMPN)、 P型增益輔 助放大電路(AMPP)和一個(gè)套筒式共源共柵的放大電路。第一 NMOS晶體 管(MN1 )和第二NMOS晶體管(MN2)共同組成套筒式共源共柵運(yùn)算放大 器的差分輸入部分。第一輸入VIN1從第一NMOS晶體f (MN1)的柵極端 點(diǎn)45輸入,第二輸入VIN2從第二 NMOS晶體管(MN2 )的柵極端點(diǎn)46輸 入。第一恒流源(IDC1)和第二恒流源(IDC2)組成了恒流源負(fù)載,N型增 益輔助》丈大電路(AMPN)的第一輸入端連接41節(jié)點(diǎn),第二輸入端連接42 節(jié)點(diǎn)。它的第一輸出端連"I妄第一PMOS晶體管(MP1)的^H及端點(diǎn)(47),它 的第二輸出端連接第二PMOS晶體管(MP2)的4冊極端點(diǎn)(48),此連4妄通過 引入電流-電壓反饋增大輸出阻抗,達(dá)到在不增加更多共源共柵器件增大運(yùn)算 放大器增益的目的。與此相匹配,第三恒流源(IDC3)和第四恒流源(IDC4) 組成恒流源負(fù)載,P型增益輔助放大電路(AMPP)的第一輸入端連4妻43節(jié) 點(diǎn),第二輸入端連接44節(jié)點(diǎn),第一輸出端連接第三NMOS晶體管(MN3) 的柵極端點(diǎn)(49),第二輸出端連接第四NMOS晶體管(MN4)的柵極端點(diǎn) (50),此連接也是通過引入電流-電壓反饋增大輸出阻抗,達(dá)到在不增加更多 共源共柵器件情況下增大運(yùn)算放大器增益的目的。
      本實(shí)用新型通過使用N型增益輔助放大電^^和P型增益輔助放大電路所 構(gòu)成的增益輔助放大電路,減小套筒式增益自舉共源共柵放大器的功耗、減 小增益輔助放大電路的共模電平的設(shè)計(jì)難度,提高了運(yùn)算放大器的增益和速 度,本實(shí)用新型可以適用于數(shù)字模擬轉(zhuǎn)換器中MDAC電路的放大器的使用。
      以上所述^f又為本實(shí)用新型的優(yōu)選實(shí)施例,并非因此限制本實(shí)用新型的專 利范圍,凡是利用本實(shí)用新型說明書及附圖內(nèi)容所作的等效結(jié)構(gòu)或等效流程 變換,或直接或間接運(yùn)用在其他相關(guān)的技術(shù)領(lǐng)域,均同理包括在本實(shí)用新型 的專利保護(hù)范圍內(nèi)。
      權(quán)利要求1.一種增益輔助放大電路,通過對(duì)雙端輸入的差分信號(hào)進(jìn)行處理,并處理的結(jié)果由雙端輸出,其特征在于,所述增益輔助放大電路包括源跟隨電路,用于擴(kuò)大所述增益輔助放大電路的輸入范圍,對(duì)從第一輸入端和第二輸入端輸入的差分信號(hào)進(jìn)行調(diào)整,輸出調(diào)整后的差分信號(hào);差分放大電路,對(duì)所述源跟隨電路輸入的調(diào)整后的差分信號(hào)進(jìn)行差分放大處理,生成差分放大信號(hào),所述差分放大信號(hào)由第一輸出端和第二輸出端進(jìn)行輸出。
      2. 根據(jù)權(quán)利要求1所述的增益輔助放大電路,其特征在于,所述增益輔 助放大電路包括N型增益輔助放大電路和P型增益輔助放大電路。
      3. 根據(jù)權(quán)利要求2所述的增益輔助放大電路,其特征在于,所述N型增 益輔助放大電路包括P型源跟隨電路和N型差分放大電路,其中,所述P型 源跟隨電路包括第一電阻,其兩端分別與低電位和第一PMOS晶體管的源極連接; 第二電阻,其兩端分別與低電位和第二PMOS晶體管的源極連接; 第一PMOS晶體管,其漏極與高電位連接,柵極與第一輸入端連接,源極與第 一電阻的一端連接;第二PMOS晶體管,其漏極與高電位連接,柵極與第二輸入端連接,源;&與第二電阻的一端連4^;所述N型差分放大電路包括第三電阻器,其一端與高電位連接,另一端分別與第一NMOS晶體管和 第三NMOS晶體管的源極連接;第四電阻器,其一端與高電位連接,另一端分別與第二NMOS晶體管和 第四NMOS晶體管的源極連接;第一NMOS晶體管,其漏極和柵極分別與第一輸出端連接,源極與第三 電阻器的一端連接;第二NMOS晶體管,其漏極和柵極分別與第二輸出端連 接,源極與第四電阻器的一端連接;第三NMOS晶體管,其漏極與第二輸出端連接,柵極與第一輸出端連接, 源極與第三電阻器的 一 端連接;第四NMOS晶體管,其漏極與第一輸出端連接,^t極與第二輸出端連接, 源極與第四電阻器的 一 端連接;恒定電流源,分別與第三晶體管和第四PMOS晶體管的源極與正電位點(diǎn) 連接,用于產(chǎn)生恒定的電流;第三PMOS晶體管,其漏極與第一輸出端連接,柵極與第一PMOS晶體 管的源極連接,源極與電流源的正電位點(diǎn)連接;第四PMOS晶體管,其漏極與第二輸出端連接,4冊;f及與第二PMOS晶體 管的源極連接,源極與電流源的正電位連接。
      4.根據(jù)權(quán)利要求2所述的增益輔助放大電路,其特征在于,所述P型增 益輔助放大電路包括N型源跟隨電路和P型差分放大電路,其中,所述N型 源跟隨電路包括第一電阻,其兩端分別與高電位和第一NMOS晶體管的源才及連接; 第二電阻,其兩端分別與高電位和第二NMOS晶體管的源極連接; 第一PMOS晶體管,其漏極與低電位連接,柵極與第一輸入端連接,源極與第一電阻的一端連接;第二NMOS晶體管,其漏極與低電位連接,柵極與第二輸入端連接,源極與第二電阻的 一 端連接;P型差分放大電路包括第三電阻器,其一端與低電位連接,另一端分別與第一 PMOS晶體管和 第三PMOS晶體管的源極連接;第四電阻器,其一端與低電位連接,另一端分別與第二PMOS晶體管和 第四PMOS晶體管的源才及連接;第一PMOS晶體管,其漏極和柵極分別與第一輸出端連接,源極與第三 電阻器的一端連^l妻;第二PMOS晶體管,其漏極和柵極分別與第二輸出端連接,源極與第四 電阻器的一端連接;第三PMOS晶體管,其漏極與第二輸出端連接,柵極與第一輸出端連接, 源極與第三電阻器的一端連接;第四PMOS晶體管,其漏極與第一輸出端連接,柵極與第二輸出端連接, 源極與第四電阻器的 一端連接;恒定電流源,分別與第三NMOS晶體管和第四NMOS晶體管的源極與負(fù) 電位點(diǎn)連接,用于產(chǎn)生恒定的電流;第三NMOS晶體管,其漏極與第一輸出端連接,柵極與第一NMOS晶體 管的源極連接,源4及與電流源的負(fù)電位點(diǎn)連才妄;第四NMOS晶體管,其漏極與第二輸出端連接,柵極與第二PMOS晶體 管的源極連接,源才及與電流源的負(fù)電位點(diǎn)連4妻。
      5. 根據(jù)權(quán)利要求3或4所述的增益輔助放大電路,其特征在于 所述第一電阻器和第二電阻器為線性晶體管或恒定電流源。
      6. 根據(jù)權(quán)利要求3或4所述的增益輔助放大電路,其特征在于 所述第三電阻器和第四電阻器為線性晶體管或恒定電流源。
      7. —種折疊式增益自舉共源共柵放大電路,其特征在于,所述折疊式增 益自舉共源共柵放大電路包括N型增益輔助放大電路、P型增益輔助放大電路和折疊共源共柵放大電 路;其中,所述增益輔助放大電路包括源跟隨電路,對(duì)/人第一輸入端和第二輸入端 輸入的差分信號(hào)進(jìn)行調(diào)整,輸出調(diào)整后的差分信號(hào);差分放大電路,對(duì)所述源跟隨電路輸入的調(diào)整后的差分信號(hào)進(jìn)行差分放 大處理,生成差分放大信號(hào),所述差分放大信號(hào)由第一輸出端和第二輸出端進(jìn)4亍ilr出。
      8. 根據(jù)權(quán)利要求7所述的折疊式增益自舉共源共柵放大電路,其特征在 于,所述N型增益輔助放大電路包括P型源跟隨電路和N型差分放大電路, 其中,所述P型源跟隨電路包括第一電阻,其兩端分別與低電位和第一PMOS晶體管的源極連接; 第二電阻,其兩端分別與低電位和第二PMOS晶體管的源極連接; 第一PMOS晶體管,其漏極與高電位連接,柵極與第一輸入端連接,源極與第一電阻的一端連"t妄;第二PMOS晶體管,其漏極與高電位連接,柵極與第二輸入端連接,源極與第二電阻的一端連接;所述N型差分;^文大電5^包括第三電阻器,其一端與高電位連接,另一端分別與第一NMOS晶體管和 第三NMOS晶體管的源極連接;第四電阻器,其一端與高電位連接,另一端分別與第二NMOS晶體管和 第四NMOS晶體管的源極連接;第一NMOS晶體管,其漏極和柵極分別與第一輸出端連接,源極與第三 電阻器的一端連接;第二NMOS晶體管,其漏極和柵極分別與第二輸出端連 接,源極與第四電阻器的一端連接;第三NMOS晶體管,其漏極與第二輸出端連接,柵^l與第一輸出端連接,源極與第三電阻器的 一端連接;第四NMOS晶體管,其漏極與第一輸出端連接,柵極與第二輸出端連接, 源極與第四電阻器的一端連接;恒定電流源,分別與第三晶體管和第四PMOS晶體管的源極與正電位點(diǎn) 連接,用于產(chǎn)生恒定的電流;第三PMOS晶體管,其漏極與第一輸出端連接,柵極與第一PMOS晶體 管的源極連接,源極與電流源的正電位點(diǎn)連接;第四PMOS晶體管,其漏極與第二輸出端連接,柵極與第二PMOS晶體 管的源極連接,源極與電流源的正電位連接。
      專利摘要本實(shí)用新型提供一種增益輔助放大電路,通過對(duì)雙端輸入的差分信號(hào)進(jìn)行處理,并將處理的結(jié)果由雙端輸出,其中,所述增益輔助放大電路包括源跟隨電路,用于擴(kuò)大所述增益輔助放大電路的輸入范圍,對(duì)從第一輸入端和第二輸入端輸入的差分信號(hào)進(jìn)行調(diào)整,輸出調(diào)整后的差分信號(hào);差分放大電路,對(duì)所述源跟隨電路輸入的調(diào)整后的差分信號(hào)進(jìn)行差分放大處理,生成差分放大信號(hào),所述差分放大信號(hào)由第一輸出端和第二輸出端進(jìn)行輸出。由差分放大電路對(duì)經(jīng)過源跟隨電路調(diào)整的差分輸入信號(hào)進(jìn)行差分放大,減少增益輔助放大電路中的晶體管的數(shù)量,從而可以降低增益輔助放大電路的功耗及成本,可以廣泛用于增益自舉運(yùn)算放大電路中。
      文檔編號(hào)H03F3/45GK201323554SQ20082013703
      公開日2009年10月7日 申請(qǐng)日期2008年10月7日 優(yōu)先權(quán)日2008年10月7日
      發(fā)明者付璟軍, 曄 沈, 輝 趙 申請(qǐng)人:比亞迪股份有限公司
      網(wǎng)友詢問留言 已有0條留言
      • 還沒有人留言評(píng)論。精彩留言會(huì)獲得點(diǎn)贊!
      1