一種擴(kuò)展頻譜控制的鎖相環(huán)電路和方法
【專(zhuān)利摘要】本發(fā)明披露了一種鎖相環(huán)電路和方法。在實(shí)施例中,該鎖相環(huán)電路包括:開(kāi)關(guān)電容電路,開(kāi)關(guān)電容電路產(chǎn)生調(diào)制波形,該調(diào)制波形以電流形式注入鎖相環(huán)電路,使得鎖相環(huán)輸出頻率被調(diào)制。與現(xiàn)有技術(shù)的擴(kuò)頻鎖相環(huán)相比,本發(fā)明實(shí)施例的擴(kuò)頻鎖相環(huán)結(jié)構(gòu)簡(jiǎn)單,功率消耗低,硅開(kāi)銷(xiāo)低,并且在擴(kuò)頻比和調(diào)制頻率兩方面均具有靈活性。
【專(zhuān)利說(shuō)明】一種擴(kuò)展頻譜控制的鎖相環(huán)電路和方法
【技術(shù)領(lǐng)域】
[0001] 本發(fā)明涉及鎖相環(huán)PLL電路,具體地說(shuō)涉及擴(kuò)展頻譜控制的鎖相環(huán)電路。
【背景技術(shù)】
[0002] 近年來(lái),隨著SoC(系統(tǒng)級(jí)芯片)的高速化,大規(guī)模集成電路和數(shù)字家電產(chǎn)品的電磁 干擾的問(wèn)題日益嚴(yán)重。擴(kuò)展頻譜控制的鎖相環(huán)(SS-PLL)是一種降低電磁干擾的有效手段, 它通過(guò)對(duì)集成電路中的基準(zhǔn)時(shí)鐘信號(hào)的頻率進(jìn)行微調(diào),從而將輸出時(shí)鐘信號(hào)的頻譜擴(kuò)展來(lái) 降低電磁干擾。
[0003] 圖1是一種現(xiàn)有技術(shù)的擴(kuò)頻鎖相環(huán)SS-PLL的框圖。該擴(kuò)頻鎖相環(huán)除包括相位頻 率檢測(cè)器(Phase-frequencydetector,簡(jiǎn)稱(chēng)PFD)、第一電流泵(chargepump,簡(jiǎn)稱(chēng)CP)、低 通濾波器(lowpassfilter,簡(jiǎn)稱(chēng)LPF)和壓控振蕩器(VoltageControlledOscillator, 簡(jiǎn)稱(chēng)VC0)外,還包括第二電流泵。該第二電流泵工作頻率比第一電流泵的工作頻率低。第 二電流泵的充放電電流通過(guò)低通濾波器疊加到來(lái)自第一電流泵的充放電電流上,從而調(diào)制 施加在VCO的輸入端上的電壓,進(jìn)而調(diào)制輸出時(shí)鐘信號(hào)的頻率。然而,該方案要求低通濾波 器滿(mǎn)足R1*C1=R2*C2。尤為重要的是,由于PFD的輸入信號(hào)之一也包含了調(diào)制信號(hào)的成分, PLL在非擴(kuò)頻模式下的帶寬必須足夠小以濾除調(diào)制信號(hào)所產(chǎn)生的這一反饋分量。
[0004] 圖2示意了另一種現(xiàn)有技術(shù)的擴(kuò)頻鎖相環(huán)的框圖。該擴(kuò)頻鎖相環(huán)(利用對(duì)其中的 分頻器進(jìn)行調(diào)制。該方案雖然取得不錯(cuò)的效果,但是結(jié)構(gòu)較為復(fù)雜。
【發(fā)明內(nèi)容】
[0005] 本發(fā)明實(shí)施例在第一方面提供一種鎖相環(huán)電路。該鎖相環(huán)電路包括:開(kāi)關(guān)電容電 路,開(kāi)關(guān)電容電路產(chǎn)生調(diào)制波形,該調(diào)制波形以電流形式注入鎖相環(huán)電路,使得鎖相環(huán)輸出 頻率被調(diào)制。
[0006] 優(yōu)選地,鎖相環(huán)電路包括擴(kuò)頻時(shí)鐘發(fā)生器,所述開(kāi)關(guān)電容電路位于擴(kuò)頻時(shí)鐘發(fā)生 器中,擴(kuò)頻時(shí)鐘發(fā)生器還具有第一電流源和第二電流源,擴(kuò)頻時(shí)鐘發(fā)生器以低于反饋時(shí)鐘 信號(hào)的頻率周期性交替選擇分別與第一電流源和第二電流源相應(yīng)的信號(hào),開(kāi)關(guān)電容電路對(duì) 選擇出的信號(hào)作低通濾波,所述低通濾波后的信號(hào)為調(diào)制波形。
[0007] 優(yōu)選地,鎖相環(huán)電路包括擴(kuò)頻時(shí)鐘發(fā)生器,所述開(kāi)關(guān)電容電路位于擴(kuò)頻時(shí)鐘發(fā)生 器中,擴(kuò)頻時(shí)鐘發(fā)生器還具有第一電流源、第二電流源和放大器,第二電流源、放大器和一 個(gè)第三電容連接成積分器;擴(kuò)頻時(shí)鐘發(fā)生器以低于反饋時(shí)鐘信號(hào)的頻率周期性交替選擇分 別與第一電流源和第二電流源相應(yīng)的信號(hào),作為積分器的正負(fù)輸入信號(hào);積分器的輸出信 號(hào)為調(diào)制波形。
[0008] 優(yōu)選地,擴(kuò)頻時(shí)鐘發(fā)生器包括第三電流源,擴(kuò)頻時(shí)鐘發(fā)生器將調(diào)制波形與第三電 流源的電流比較得到差信號(hào),環(huán)路濾波器電路將該差信號(hào)調(diào)制到控制電壓。進(jìn)一步優(yōu)選地, 擴(kuò)頻時(shí)鐘發(fā)生器包括晶體管,其柵極接收低通濾波后的信號(hào),漏極接收第三電流源的電流。
[0009] 優(yōu)選地,調(diào)制波形是三角波。
[0010] 優(yōu)選地,擴(kuò)頻鎖相環(huán)電路包括:電荷泵電路,根據(jù)所述鎖相環(huán)電路的輸出時(shí)鐘信號(hào) 的反饋時(shí)鐘信號(hào)和基準(zhǔn)時(shí)鐘信號(hào)的相位差來(lái)切換充放電電流的釋放和吸入;環(huán)路濾波器電 路,具有濾波電容,該濾波電容由充放電電流進(jìn)行充放電并生成控制電壓;壓控振蕩器,以 與所述控制電壓相應(yīng)的頻率進(jìn)行振蕩。
[0011] 本發(fā)明實(shí)施例在第二方面提供一種鎖相環(huán)電路的擴(kuò)頻方法,該方法包括:開(kāi)關(guān)電 容電路產(chǎn)生調(diào)制波形;該調(diào)制波形以電流形式注入鎖相環(huán)電路,使得鎖相環(huán)輸出頻率被調(diào) 制。
[0012] 與現(xiàn)有技術(shù)的擴(kuò)頻鎖相環(huán)相比,本發(fā)明實(shí)施例的擴(kuò)頻鎖相環(huán)結(jié)構(gòu)簡(jiǎn)單,功率消耗 低,硅開(kāi)銷(xiāo)低,并且在擴(kuò)頻比和調(diào)制頻率兩方面均具有靈活性。
【專(zhuān)利附圖】
【附圖說(shuō)明】
[0013] 下面通過(guò)附圖和實(shí)施例,對(duì)本發(fā)明的技術(shù)方案做進(jìn)一步的詳細(xì)描述。
[0014] 圖1是一種現(xiàn)有技術(shù)的擴(kuò)頻鎖相環(huán)SS-PLL的框圖;
[0015] 圖2示意了另一種現(xiàn)有技術(shù)的擴(kuò)頻鎖相環(huán)的框圖;
[0016] 圖3示意了根據(jù)本發(fā)明實(shí)施例的擴(kuò)頻鎖相環(huán)PLL電路;
[0017] 圖4示意了鎖相環(huán)的各種電壓、頻率波形圖;
[0018] 圖5是擴(kuò)展頻譜和開(kāi)關(guān)電容調(diào)制的關(guān)系示意圖;
[0019] 圖6不意了根據(jù)本發(fā)明另一實(shí)施例的擴(kuò)頻鎖相環(huán)PLL電路。
【具體實(shí)施方式】
[0020] 本發(fā)明實(shí)施例提供一種基于開(kāi)關(guān)電容電路的擴(kuò)頻鎖相環(huán)電路架構(gòu)。該開(kāi)關(guān)電容電 路產(chǎn)生調(diào)制波形,比如三角波,該調(diào)制波形以電流形式注入鎖相環(huán)電路,使得鎖相環(huán)輸出頻 率被調(diào)制。因此,鎖相環(huán)輸出時(shí)鐘的頻譜得以擴(kuò)展。
[0021] 圖3示意了根據(jù)本發(fā)明實(shí)施例的擴(kuò)頻鎖相環(huán)PLL電路。如圖3所示,鎖相環(huán)作為 閉環(huán)控制系統(tǒng)工作,它包括相位檢波器30、電荷泵31、環(huán)路濾波器32和壓控振蕩器(VCO) 33、環(huán)路分頻器34和擴(kuò)頻時(shí)鐘發(fā)生器(SSCG)35。在一個(gè)例子中,可以將相位檢波器和電荷 泵組合在一個(gè)功能塊中。
[0022] 在相位檢波器30中,比較基準(zhǔn)頻率Fclk和反饋頻率Ffb。在大多數(shù)系統(tǒng)中,這種 相位檢波器是一個(gè)相位和頻率檢波器。該相位-頻率檢波器生成一個(gè)與基準(zhǔn)頻率Fclk和 反饋頻率Ffb的相位差相應(yīng)的信號(hào)up或dn。在一個(gè)例子中,環(huán)路分頻器34對(duì)擴(kuò)頻鎖相環(huán) 的輸出時(shí)鐘信號(hào)Fout進(jìn)行分頻并生成反饋時(shí)鐘信號(hào)Ffb。
[0023] 電荷泵電路(CP)31根據(jù)PFD30的輸出切換充電電流Icp的釋放和吸入。當(dāng)up有 效時(shí),釋放充電電流;當(dāng)dn有效時(shí),吸入放電電流。
[0024] 環(huán)路濾波器電路(LPF)32使充電電流平滑化并生成電壓Vc。在圖示的例子中,環(huán) 路濾波器電路包括一個(gè)3次RC結(jié)構(gòu)的低通濾波器,第1級(jí)包括電阻R2,電阻R2和電容Cl; 第2級(jí)包括電容C2 ;第3級(jí)包括電阻R3和電容C3。其中,R3和C3可以進(jìn)一步消除由基準(zhǔn) 時(shí)鐘帶來(lái)的尖峰(spike)問(wèn)題。該低通濾波器對(duì)來(lái)自電荷泵電路12的電流進(jìn)行平滑。當(dāng) 然,本領(lǐng)域的技術(shù)人員將會(huì)意識(shí)到,也可采用其它形式的低通濾波器,比如2次RC結(jié)構(gòu)的低 通濾波器,而不偏離本發(fā)明的范圍。
[0025] 環(huán)路濾波器電路還可以包括由RUR2構(gòu)成的分壓電路,該分壓電路將來(lái)自擴(kuò)頻時(shí) 鐘發(fā)生器35的電流疊加到來(lái)自電荷泵電路12的電流上。
[0026] 壓控振蕩器(VCO) 33以與Vc相應(yīng)的頻率進(jìn)行振蕩,并輸出具有頻率Fout的時(shí)鐘 信號(hào)。
[0027] 相位檢波器30、電荷泵電路31、環(huán)路濾波器電路32和壓控振蕩器33構(gòu)成非擴(kuò)頻 模式下的鎖相環(huán),本領(lǐng)域的技術(shù)人員意識(shí)到,該鎖相環(huán)也可以采用其它構(gòu)形的電路構(gòu)成,而 不偏離本發(fā)明的范圍。
[0028] 擴(kuò)頻時(shí)鐘發(fā)生器(SSCG)具有開(kāi)關(guān)電容電路、第一電流源Issl和第二電流源Iss2。 擴(kuò)頻時(shí)鐘發(fā)生器以低于反饋時(shí)鐘信號(hào)Ffb的頻率Fmod周期性交替通斷開(kāi)關(guān)Φ1和Φlb,從 而交替選擇分別與第一電流源Issl和第二電流源Iss2相應(yīng)的信號(hào)Issl*RM1,Iss2*RM2流 入開(kāi)關(guān)電容電路352。RM1、Rm2分別是晶體管Ml和M2所呈現(xiàn)的電阻。
[0029] 開(kāi)關(guān)電容電路352中的開(kāi)關(guān)以高于流入電壓信號(hào)頻率的頻率fc工作,開(kāi)關(guān)電容電 路等效于阻值為lAfc*Cssl)的電阻,其中Cssl為開(kāi)關(guān)電容的電容值。該電阻和電容Css2 構(gòu)成一個(gè)低通濾波器。由此,晶體管M3的柵極電壓為頻率為Fmod的類(lèi)三角波40 (圖4), 該類(lèi)三角波的上升沿或下降沿的時(shí)間常數(shù)為
[0030]T=R*Css2=l/F*Css2/Cssl。
[0031] 由于F、Cssl和Css2均與功率、電壓和溫度中的任何一個(gè)因素?zé)o關(guān),因此該時(shí)間常 數(shù)和功率、電壓和溫度均無(wú)關(guān)。因此,不易受上述因素干擾。
[0032] 晶體管M3將低通濾波后的信號(hào)轉(zhuǎn)換為電流信號(hào),并且與第三電流源Iss3的電流 比較得到差信號(hào),該差信號(hào)具體為頻率Fmod的充放電電流,即完整周期的一部分為充電電 流,另一部分為放電電流。環(huán)路濾波器電路32將該差信號(hào)調(diào)制到控制電壓Vc上。
[0033] 在一個(gè)例子中,第三電流源Iss3的電流取值為10,第一電流源Issl和第二電流源 Iss2的電流分別取值為210和0. 510。由此,擴(kuò)頻時(shí)鐘發(fā)生器產(chǎn)生并且輸出周期為Fmod的 類(lèi)三角波充放電電流。當(dāng)然,也可以通過(guò)配置晶體管M1、M2和M3,使得在M3的漏極產(chǎn)生等 間隔的充電和放電電流。
[0034] 在操作中,鎖相環(huán)啟動(dòng)時(shí),壓控振蕩器33的輸出時(shí)鐘信號(hào)還未達(dá)到預(yù)期的頻率, 反饋時(shí)鐘信號(hào)和基準(zhǔn)時(shí)鐘信號(hào)存在相位差,因此會(huì)產(chǎn)生up或dn信號(hào)。在up或dn信號(hào)的 作用下,電荷泵31產(chǎn)生相應(yīng)的充放電電流。此時(shí),對(duì)環(huán)路濾波器32進(jìn)行充放電的電流主要 來(lái)自電荷泵31。環(huán)路濾波器32充放電后產(chǎn)生電壓Vc,施加到鎖相環(huán)33的輸入端,從而調(diào) 整鎖相環(huán)33的輸出頻率。
[0035] 當(dāng)反饋時(shí)鐘信號(hào)和基準(zhǔn)時(shí)鐘信號(hào)不存在相位差或者接近相同相位時(shí),up和dn信 號(hào)變窄或者消失,因此Vcp接近或者等于0。此時(shí),作用在環(huán)路濾波器電路32的充放電電 流主要是擴(kuò)頻時(shí)鐘發(fā)生器所產(chǎn)生的與Issl、ISS2和Iss3相關(guān)的差電流,該差電流調(diào)制電壓 Vc,進(jìn)而調(diào)制鎖相環(huán)的輸出時(shí)鐘信號(hào)的頻率。
[0036] 圖4示意了鎖相環(huán)的各種電壓、頻率波形圖。波形42對(duì)應(yīng)于輸入開(kāi)關(guān)電容電 路前的波形,基本呈方波;這是一個(gè)頻率為Fmod的矩形波,高電平為Issl*RM1,低電平為 1^2*?。波形40對(duì)應(yīng)于開(kāi)關(guān)電容電路處理之后的波形;標(biāo)號(hào)44示意了調(diào)制后VCO的輸出 信號(hào)的頻率的變化情況,這個(gè)頻率呈現(xiàn)近似三角波的變化趨勢(shì)。
[0037] 在一個(gè)例子中,F(xiàn)fb為IOMHz;Fc可以等于Ffb,也可以是Ffb的分頻,比如2MHz。 Fmod則可設(shè)定為Fe的進(jìn)一步分頻,例如為100kHz。由此,可以形成Fmod/Ffb(在本例中, 1%)的擴(kuò)頻效果。
[0038] 與現(xiàn)有技術(shù)的擴(kuò)頻鎖相環(huán)相比,本發(fā)明實(shí)施例的擴(kuò)頻鎖相環(huán)結(jié)構(gòu)簡(jiǎn)單。本發(fā)明實(shí) 施例的擴(kuò)頻鎖相環(huán)與非擴(kuò)頻鎖相環(huán)的僅有區(qū)別在于開(kāi)關(guān)電容電路,并且該開(kāi)關(guān)電容電路控 制電荷泵電流源的一小部分。這確保了硅開(kāi)銷(xiāo)極低以及較低的功率消耗。
[0039] 本發(fā)明實(shí)施例的擴(kuò)頻鎖相環(huán)在擴(kuò)頻比和調(diào)制頻率兩方面均具有靈活性。改變開(kāi)關(guān) 電容電路中的電容比將改變擴(kuò)頻比。調(diào)制頻率也可以通過(guò)改變開(kāi)關(guān)電容開(kāi)關(guān)頻率加以調(diào) 節(jié)。因此,本發(fā)明實(shí)施例的擴(kuò)頻鎖相環(huán)特別適用于SOC應(yīng)用和其它嵌入式系統(tǒng)。
[0040] 開(kāi)關(guān)電容電路也可以實(shí)施不同類(lèi)型的調(diào)制波形,比如梯形。在一個(gè)例子中,改變電 容比來(lái)改變調(diào)制波形。圖5是擴(kuò)展頻譜和開(kāi)關(guān)電容調(diào)制的關(guān)系示意圖。如圖5所示,開(kāi)關(guān) Φ1和(Mb的波形互補(bǔ)。出現(xiàn)在Css2端的電壓隨著RC的變化而改變,其中,R是開(kāi)關(guān)電容 等效電阻,R=T/C,T是開(kāi)關(guān)電容電路的開(kāi)關(guān)頻率,C=Cssl。當(dāng)RC較大的時(shí)候,Css2端的電 壓較接近于三角形;而RC較小的時(shí)候,Css2端的電壓較接近于矩形。
[0041] 圖6示意了根據(jù)本發(fā)明另一實(shí)施例的擴(kuò)頻鎖相環(huán)PLL電路。圖6不同于圖3的地 方在于,以一個(gè)放大器Op替代了串聯(lián)著的開(kāi)關(guān)電容電路中的一個(gè)開(kāi)關(guān)電容濾波器。具體地 講,放大器Op的負(fù)輸入端連接有一個(gè)開(kāi)關(guān)電容電路。開(kāi)關(guān)電容濾波器在切換頻率為fc的 信號(hào)Φ2的控制下交替接通和斷開(kāi)電容,起低通濾波器的作用,它等效于阻值為1/fcCssl 的電阻R,其中Cssl為開(kāi)關(guān)電容的電容值。放大器Op的輸出端和負(fù)輸入端之間連接有電容 Css3。因此,放大器Op起積分器的作用。積分器的積分功能如下式表示:
[0042] Vo(I)=--!- ΓVi(l)dl+Vo(IO) RCss3Jt0
[0043] 其中,Vo為積分器的輸出,Vi為在開(kāi)關(guān)電容電路一側(cè)的積分器的輸入電壓;R為開(kāi) 關(guān)電容電路的電阻。
[0044] 電流Issl和Iss2分別經(jīng)在彼此互補(bǔ)的頻率脈沖Φ1和ΦIb控制下的開(kāi)關(guān),繼而 分別周期性地被交替選通連接到開(kāi)關(guān)電容濾波器(繼而連接到放大器Op的負(fù)輸入端)和放 大器Op的正輸入端。具體地說(shuō),當(dāng)Φ1有效時(shí),電流Issl經(jīng)開(kāi)關(guān)電容電路耦合到放大器的 負(fù)輸入端,電流Iss2耦合到放大器的正輸入端;當(dāng)ΦIb有效時(shí),電流Iss2經(jīng)開(kāi)關(guān)電容電路 耦合到放大器的負(fù)輸入端,電流Issl耦合到放大器的正輸入端。因此,積分器在不同的時(shí) 間段內(nèi)分別對(duì)電壓Issl*RM1和Isj^Rm2的差與電壓Isj^Rm2和Issl*RM1的差進(jìn)行積分。
[0045] 晶體管M3將積分后的信號(hào)轉(zhuǎn)換為電流信號(hào),并且與第三電流源Iss3的電流比較 得到差信號(hào)。環(huán)路濾波器32將該信號(hào)調(diào)制到控制電壓Vc上。
[0046] 圖6的擴(kuò)頻鎖相環(huán)PLL電路同樣確保了硅開(kāi)銷(xiāo)極低以及較低的功率消耗。另外, 通過(guò)改變開(kāi)關(guān)電容電路中的電容比將改變擴(kuò)頻比。調(diào)制頻率也可以通過(guò)改變開(kāi)關(guān)電容開(kāi)關(guān) 頻率加以調(diào)節(jié)。
[0047] 在本實(shí)施例中,晶體管M3柵極的直流點(diǎn)由放大器的輸出直流電平?jīng)Q定,因此,對(duì) 晶體管M3的控制更為靈活。
[0048] 此外,通過(guò)改變?chǔ)?的頻率,可以改變電阻R,進(jìn)而改變積分器的帶寬,以便于更好 地控制。
[0049] 以上所述的【具體實(shí)施方式】,對(duì)本發(fā)明的目的、技術(shù)方案和有益效果進(jìn)行了進(jìn)一步 詳細(xì)說(shuō)明,所應(yīng)理解的是,以上所述僅為本發(fā)明的【具體實(shí)施方式】而已,并不用于限定本發(fā)明 的保護(hù)范圍,凡在本發(fā)明的精神和原則之內(nèi),所做的任何修改、等同替換、改進(jìn)等,均應(yīng)包含 在本發(fā)明的保護(hù)范圍之內(nèi)。
【權(quán)利要求】
1. 一種鎖相環(huán)電路,包括: 開(kāi)關(guān)電容電路,開(kāi)關(guān)電容電路產(chǎn)生調(diào)制波形,該調(diào)制波形以電流形式注入鎖相環(huán)電路, 使得鎖相環(huán)輸出頻率被調(diào)制。
2. 如權(quán)利要求1所述的擴(kuò)頻鎖相環(huán)電路,其中鎖相環(huán)電路包括擴(kuò)頻時(shí)鐘發(fā)生器,所述 開(kāi)關(guān)電容電路位于擴(kuò)頻時(shí)鐘發(fā)生器中,擴(kuò)頻時(shí)鐘發(fā)生器還具有第一電流源和第二電流源, 擴(kuò)頻時(shí)鐘發(fā)生器以低于反饋時(shí)鐘信號(hào)的頻率周期性交替選擇分別與第一電流源和第二電 流源相應(yīng)的信號(hào),開(kāi)關(guān)電容電路對(duì)選擇出的信號(hào)作低通濾波,所述低通濾波后的信號(hào)為調(diào) 制波形。
3. 如權(quán)利要求1所述的擴(kuò)頻鎖相環(huán)電路,其中鎖相環(huán)電路包括擴(kuò)頻時(shí)鐘發(fā)生器,所述 開(kāi)關(guān)電容電路位于擴(kuò)頻時(shí)鐘發(fā)生器中,擴(kuò)頻時(shí)鐘發(fā)生器還具有第一電流源、第二電流源和 放大器,第二電流源、放大器和一個(gè)第三電容連接成積分器;擴(kuò)頻時(shí)鐘發(fā)生器以低于反饋時(shí) 鐘信號(hào)的頻率周期性交替選擇分別與第一電流源和第二電流源相應(yīng)的信號(hào),作為積分器的 正負(fù)輸入信號(hào);積分器的輸出信號(hào)為調(diào)制波形。
4. 如權(quán)利要求1所述的擴(kuò)頻鎖相環(huán)電路,其中擴(kuò)頻時(shí)鐘發(fā)生器包括第三電流源,擴(kuò)頻 時(shí)鐘發(fā)生器將調(diào)制波形與第三電流源的電流比較得到差信號(hào),環(huán)路濾波器電路將該差信號(hào) 調(diào)制到控制電壓。
5. 如權(quán)利要求4所述的擴(kuò)頻鎖相環(huán)電路,其中擴(kuò)頻時(shí)鐘發(fā)生器包括晶體管,其柵極接 收低通濾波后的信號(hào),漏極接收第三電流源的電流。
6. 如權(quán)利要求1所述的擴(kuò)頻鎖相環(huán)電路,其中調(diào)制波形是三角波。
7. 如權(quán)利要求1所述的擴(kuò)頻鎖相環(huán)電路,其中包括: 電荷泵電路(CP),根據(jù)所述鎖相環(huán)電路的輸出時(shí)鐘信號(hào)的反饋時(shí)鐘信號(hào)和基準(zhǔn)時(shí)鐘信 號(hào)的相位差來(lái)切換充放電電流的釋放和吸入; 環(huán)路濾波器電路(LPF),具有濾波電容,該濾波電容由充放電電流進(jìn)行充放電并生成控 制電壓; 壓控振蕩器(VCO),以與所述控制電壓相應(yīng)的頻率進(jìn)行振蕩。
8. -種鎖相環(huán)電路的擴(kuò)頻方法,包括:開(kāi)關(guān)電容電路產(chǎn)生調(diào)制波形;該調(diào)制波形以電 流形式注入鎖相環(huán)電路,使得鎖相環(huán)輸出頻率被調(diào)制。
【文檔編號(hào)】H03L7/099GK104426541SQ201310381769
【公開(kāi)日】2015年3月18日 申請(qǐng)日期:2013年8月28日 優(yōu)先權(quán)日:2013年8月28日
【發(fā)明者】麥日鋒, 劉明 申請(qǐng)人:京微雅格(北京)科技有限公司