国产精品1024永久观看,大尺度欧美暖暖视频在线观看,亚洲宅男精品一区在线观看,欧美日韩一区二区三区视频,2021中文字幕在线观看

  • <option id="fbvk0"></option>
    1. <rt id="fbvk0"><tr id="fbvk0"></tr></rt>
      <center id="fbvk0"><optgroup id="fbvk0"></optgroup></center>
      <center id="fbvk0"></center>

      <li id="fbvk0"><abbr id="fbvk0"><dl id="fbvk0"></dl></abbr></li>

      一種擴展頻譜控制的鎖相環(huán)電路的制作方法

      文檔序號:7543792閱讀:196來源:國知局
      一種擴展頻譜控制的鎖相環(huán)電路的制作方法
      【專利摘要】本實用新型披露了一種鎖相環(huán)電路。在實施例中,該鎖相環(huán)電路包括:開關(guān)電容電路,開關(guān)電容電路產(chǎn)生調(diào)制波形,該調(diào)制波形以電流形式注入鎖相環(huán)電路,使得鎖相環(huán)輸出頻率被調(diào)制。與現(xiàn)有技術(shù)的擴頻鎖相環(huán)相比,本實用新型實施例的擴頻鎖相環(huán)結(jié)構(gòu)簡單,功率消耗低,硅開銷低,并且在擴頻比和調(diào)制頻率兩方面均具有靈活性。
      【專利說明】一種擴展頻譜控制的鎖相環(huán)電路
      【技術(shù)領(lǐng)域】
      [0001]本實用新型涉及鎖相環(huán)PLL電路,具體地說涉及擴展頻譜控制的鎖相環(huán)電路。
      【背景技術(shù)】
      [0002]近年來,隨著SoC (系統(tǒng)級芯片)的高速化,大規(guī)模集成電路和數(shù)字家電產(chǎn)品的電磁干擾的問題日益嚴(yán)重。擴展頻譜控制的鎖相環(huán)(SS-PLL)是一種降低電磁干擾的有效手段,它通過對集成電路中的基準(zhǔn)時鐘信號的頻率進(jìn)行微調(diào),從而將輸出時鐘信號的頻譜擴展來降低電磁干擾。
      [0003]圖1是一種現(xiàn)有技術(shù)的擴頻鎖相環(huán)SS-PLL的框圖。該擴頻鎖相環(huán)除包括相位頻率檢測器(Phase-frequency detector,簡稱 PFD)、第一電流泵(charge pump,簡稱 CP)、低通濾波器(low pass filter,簡稱 LPF)和壓控振蕩器(Voltage Controlled Oscillator,簡稱VC0)外,還包括第二電流泵。該第二電流泵工作頻率比第一電流泵的工作頻率低。第二電流泵的充放電電流通過低通濾波器疊加到來自第一電流泵的充放電電流上,從而調(diào)制施加在VCO的輸入端上的電壓,進(jìn)而調(diào)制輸出時鐘信號的頻率。然而,該方案要求低通濾波器滿足R1*C1=R2*C2。尤為重要的是,由于PFD的輸入信號之一也包含了調(diào)制信號的成分,PLL在非擴頻模式下的帶寬必須足夠小以濾除調(diào)制信號所產(chǎn)生的這一反饋分量。
      [0004]圖2示意了另一種現(xiàn)有技術(shù)的擴頻鎖相環(huán)的框圖。該擴頻鎖相環(huán)(利用對其中的分頻器進(jìn)行調(diào)制。該方案雖然取得不錯的效果,但是結(jié)構(gòu)較為復(fù)雜。

      【發(fā)明內(nèi)容】

      [0005]本實用新型實施例在第一方面提供一種鎖相環(huán)電路。該鎖相環(huán)電路包括:開關(guān)電容電路,開關(guān)電容電路產(chǎn)生調(diào)制波形,該調(diào)制波形以電流形式注入鎖相環(huán)電路,使得鎖相環(huán)輸出頻率被調(diào)制。
      [0006]優(yōu)選地,鎖相環(huán)電路包括擴頻時鐘發(fā)生器,所述開關(guān)電容電路位于擴頻時鐘發(fā)生器中,擴頻時鐘發(fā)生器還具有第一電流源和第二電流源,擴頻時鐘發(fā)生器以低于反饋時鐘信號的頻率周期性交替選擇分別與第一電流源和第二電流源相應(yīng)的信號,開關(guān)電容電路對選擇出的信號作低通濾波,所述低通濾波后的信號為調(diào)制波形。
      [0007]優(yōu)選地,鎖相環(huán)電路包括擴頻時鐘發(fā)生器,所述開關(guān)電容電路位于擴頻時鐘發(fā)生器中,擴頻時鐘發(fā)生器還具有第一電流源、第二電流源和放大器,第二電流源、放大器和一個第三電容連接成積分器;擴頻時鐘發(fā)生器以低于反饋時鐘信號的頻率周期性交替選擇分別與第一電流源和第二電流源相應(yīng)的信號,作為積分器的正負(fù)輸入信號;積分器的輸出信號為調(diào)制波形。
      [0008]優(yōu)選地,擴頻時鐘發(fā)生器包括第三電流源,擴頻時鐘發(fā)生器將調(diào)制波形與第三電流源的電流比較得到差信號,環(huán)路濾波器電路將該差信號調(diào)制到控制電壓。進(jìn)一步優(yōu)選地,擴頻時鐘發(fā)生器包括晶體管,其柵極接收低通濾波后的信號,漏極接收第三電流源的電流。
      [0009]優(yōu)選地,調(diào)制波形是三角波。[0010]優(yōu)選地,擴頻鎖相環(huán)電路包括:電荷泵電路,根據(jù)所述鎖相環(huán)電路的輸出時鐘信號的反饋時鐘信號和基準(zhǔn)時鐘信號的相位差來切換充放電電流的釋放和吸入;環(huán)路濾波器電路,具有濾波電容,該濾波電容由充放電電流進(jìn)行充放電并生成控制電壓;壓控振蕩器,以與所述控制電壓相應(yīng)的頻率進(jìn)行振蕩。
      [0011]本實用新型實施例在第二方面提供一種鎖相環(huán)電路的擴頻方法,該方法包括:開關(guān)電容電路產(chǎn)生調(diào)制波形;該調(diào)制波形以電流形式注入鎖相環(huán)電路,使得鎖相環(huán)輸出頻率被調(diào)制。
      [0012]與現(xiàn)有技術(shù)的擴頻鎖相環(huán)相比,本實用新型實施例的擴頻鎖相環(huán)結(jié)構(gòu)簡單,功率消耗低,硅開銷低,并且在擴頻比和調(diào)制頻率兩方面均具有靈活性。
      【專利附圖】

      【附圖說明】
      [0013]下面通過附圖和實施例,對本實用新型的技術(shù)方案做進(jìn)一步的詳細(xì)描述。
      [0014]圖1是一種現(xiàn)有技術(shù)的擴頻鎖相環(huán)SS-PLL的框圖;
      [0015]圖2示意了另一種現(xiàn)有技術(shù)的擴頻鎖相環(huán)的框圖;
      [0016]圖3示意了根據(jù)本實用新型實施例的擴頻鎖相環(huán)PLL電路;
      [0017]圖4示意了鎖相環(huán)的各種電壓、頻率波形圖;
      [0018]圖5是擴展頻譜和開關(guān)電容調(diào)制的關(guān)系示意圖;
      [0019]圖6示意了根據(jù)本實用新型另一實施例的擴頻鎖相環(huán)PLL電路。
      【具體實施方式】
      [0020]本實用新型實施例提供一種基于開關(guān)電容電路的擴頻鎖相環(huán)電路架構(gòu)。該開關(guān)電容電路產(chǎn)生調(diào)制波形,比如三角波,該調(diào)制波形以電流形式注入鎖相環(huán)電路,使得鎖相環(huán)輸出頻率被調(diào)制。因此,鎖相環(huán)輸出時鐘的頻譜得以擴展。
      [0021]圖3示意了根據(jù)本實用新型實施例的擴頻鎖相環(huán)PLL電路。如圖3所示,鎖相環(huán)作為閉環(huán)控制系統(tǒng)工作,它包括相位檢波器30、電荷泵31、環(huán)路濾波器32和壓控振蕩器(VCO)33、環(huán)路分頻器34和擴頻時鐘發(fā)生器(SSCG)35。在一個例子中,可以將相位檢波器和電荷泵組合在一個功能塊中。
      [0022]在相位檢波器30中,比較基準(zhǔn)頻率Fclk和反饋頻率Ffb。在大多數(shù)系統(tǒng)中,這種相位檢波器是一個相位和頻率檢波器。該相位-頻率檢波器生成一個與基準(zhǔn)頻率Fclk和反饋頻率Ffb的相位差相應(yīng)的信號up或dn。在一個例子中,環(huán)路分頻器34對擴頻鎖相環(huán)的輸出時鐘信號Fout進(jìn)行分頻并生成反饋時鐘信號Ffb。
      [0023]電荷泵電路(CP)31根據(jù)PFD30的輸出切換充電電流Icp的釋放和吸入。當(dāng)up有效時,釋放充電電流;當(dāng)dn有效時,吸入放電電流。
      [0024]環(huán)路濾波器電路(LPF)32使充電電流平滑化并生成電壓Vc。在圖示的例子中,環(huán)路濾波器電路包括一個3次RC結(jié)構(gòu)的低通濾波器,第I級包括電阻R2,電阻R2和電容Cl ;第2級包括電容C2 ;第3級包括電阻R3和電容C3。其中,R3和C3可以進(jìn)一步消除由基準(zhǔn)時鐘帶來的尖峰(spike)問題。該低通濾波器對來自電荷泵電路12的電流進(jìn)行平滑。當(dāng)然,本領(lǐng)域的技術(shù)人員將會意識到,也可采用其它形式的低通濾波器,比如2次RC結(jié)構(gòu)的低通濾波器,而不偏離本實用新型的范圍。[0025]環(huán)路濾波器電路還可以包括由Rl、R2構(gòu)成的分壓電路,該分壓電路將來自擴頻時鐘發(fā)生器35的電流疊加到來自電荷泵電路12的電流上。
      [0026]壓控振蕩器(VCO) 33以與Vc相應(yīng)的頻率進(jìn)行振蕩,并輸出具有頻率Fout的時鐘信號。
      [0027]相位檢波器30、電荷泵電路31、環(huán)路濾波器電路32和壓控振蕩器33構(gòu)成非擴頻模式下的鎖相環(huán),本領(lǐng)域的技術(shù)人員意識到,該鎖相環(huán)也可以采用其它構(gòu)形的電路構(gòu)成,而不偏離本實用新型的范圍。
      [0028]擴頻時鐘發(fā)生器(SSCG)具有開關(guān)電容電路、第一電流源Issl和第二電流源Iss2。擴頻時鐘發(fā)生器以低于反饋時鐘信號Ffb的頻率Fmod周期性交替通斷開關(guān)Φ I和Φ lb,從而交替選擇分別與第一電流源Issl和第二電流源Iss2相應(yīng)的信號Issl*RM1,Iss2*RM2流入開關(guān)電容電路352。RM1、Rm2分別是晶體管Ml和M2所呈現(xiàn)的電阻。
      [0029]開關(guān)電容電路352中的開關(guān)以高于流入電壓信號頻率的頻率f c工作,開關(guān)電容電路等效于阻值為l/(fc*Cssl)的電阻,其中Cssl為開關(guān)電容的電容值。該電阻和電容Css2構(gòu)成一個低通濾波器。由此,晶體管M3的柵極電壓為頻率為Fmod的類三角波40 (圖4),該類三角波的上升沿或下降沿的時間常數(shù)為
      [0030]T=R*Css2=l/F*Css2/Cssl。
      [0031]由于F、Css I和Css2均與功率、電壓和溫度中的任何一個因素?zé)o關(guān),因此該時間常數(shù)和功率、電壓和溫度均無關(guān)。因此,不易受上述因素干擾。
      [0032]晶體管M3將低通濾波后的信號轉(zhuǎn)換為電流信號,并且與第三電流源Iss3的電流比較得到差信號,該差信號具體為頻率Fmod的充放電電流,即完整周期的一部分為充電電流,另一部分為放電電流。環(huán)路濾波器電路32將該差信號調(diào)制到控制電壓Vc上。
      [0033]在一個例子中,第三電流源Iss3的電流取值為10,第一電流源Issl和第二電流源Iss2的電流分別取值為210和0.510。由此,擴頻時鐘發(fā)生器產(chǎn)生并且輸出周期為Fmod的類三角波充放電電流。當(dāng)然,也可以通過配置晶體管M1、M2和M3,使得在M3的漏極產(chǎn)生等間隔的充電和放電電流。
      [0034]在操作中,鎖相環(huán)啟動時,壓控振蕩器33的輸出時鐘信號還未達(dá)到預(yù)期的頻率,反饋時鐘信號和基準(zhǔn)時鐘信號存在相位差,因此會產(chǎn)生up或dn信號。在up或dn信號的作用下,電荷泵31產(chǎn)生相應(yīng)的充放電電流。此時,對環(huán)路濾波器32進(jìn)行充放電的電流主要來自電荷泵31。環(huán)路濾波器32充放電后產(chǎn)生電壓Vc,施加到鎖相環(huán)33的輸入端,從而調(diào)整鎖相環(huán)33的輸出頻率。
      [0035]當(dāng)反饋時鐘信號和基準(zhǔn)時鐘信號不存在相位差或者接近相同相位時,up和dn信號變窄或者消失,因此Vcp接近或者等于O。此時,作用在環(huán)路濾波器電路32的充放電電流主要是擴頻時鐘發(fā)生器所產(chǎn)生的與ISS1、ISS2和Iss3相關(guān)的差電流,該差電流調(diào)制電壓Vc,進(jìn)而調(diào)制鎖相環(huán)的輸出時鐘信號的頻率。
      [0036]圖4示意了鎖相環(huán)的各種電壓、頻率波形圖。波形42對應(yīng)于輸入開關(guān)電容電路前的波形,基本呈方波;這是一個頻率為Fmod的矩形波,高電平為Issl*RM1,低電平為1^2*1^。波形40對應(yīng)于開關(guān)電容電路處理之后的波形;標(biāo)號44示意了調(diào)制后VCO的輸出信號的頻率的變化情況,這個 頻率呈現(xiàn)近似三角波的變化趨勢。
      [0037]在一個例子中,F(xiàn)fb為IOMHz ;Fc可以等于Ffb,也可以是Ffb的分頻,比如2MHz。Fmod則可設(shè)定為Fe的進(jìn)一步分頻,例如為100kHz。由此,可以形成Fmod/Ffb (在本例中,1%)的擴頻效果。
      [0038]與現(xiàn)有技術(shù)的擴頻鎖相環(huán)相比,本實用新型實施例的擴頻鎖相環(huán)結(jié)構(gòu)簡單。本實用新型實施例的擴頻鎖相環(huán)與非擴頻鎖相環(huán)的僅有區(qū)別在于開關(guān)電容電路,并且該開關(guān)電容電路控制電荷泵電流源的一小部分。這確保了硅開銷極低以及較低的功率消耗。
      [0039]本實用新型實施例的擴頻鎖相環(huán)在擴頻比和調(diào)制頻率兩方面均具有靈活性。改變開關(guān)電容電路中的電容比將改變擴頻比。調(diào)制頻率也可以通過改變開關(guān)電容開關(guān)頻率加以調(diào)節(jié)。因此,本實用新型實施例的擴頻鎖相環(huán)特別適用于SOC應(yīng)用和其它嵌入式系統(tǒng)。
      [0040]開關(guān)電容電路也可以實施不同類型的調(diào)制波形,比如梯形。在一個例子中,改變電容比來改變調(diào)制波形。圖5是擴展頻譜和開關(guān)電容調(diào)制的關(guān)系示意圖。如圖5所示,開關(guān)Φ1和Φ Ib的波形互補。出現(xiàn)在Css2端的電壓隨著RC的變化而改變,其中,R是開關(guān)電容等效電阻,R=T/C, T是開關(guān)電容電路的開關(guān)頻率,C=Cssl。當(dāng)RC較大的時候,Css2端的電壓較接近于三角形;而RC較小的時候,Css2端的電壓較接近于矩形。
      [0041]圖6示意了根據(jù)本實用新型另一實施例的擴頻鎖相環(huán)PLL電路。圖6不同于圖3的地方在于,以一個放大器Op替代了串聯(lián)著的開關(guān)電容電路中的一個開關(guān)電容濾波器。具體地講,放大器Op的負(fù)輸入端連接有一個開關(guān)電容電路。開關(guān)電容濾波器在切換頻率為fc的信號Φ 2的控制下交替接通和斷開電容,起低通濾波器的作用,它等效于阻值為I/fcCssl的電阻R,其中Cssl為開關(guān)電容的電容值。放大器Op的輸出端和負(fù)輸入端之間連接有電容Css3。因此,放大器Op起積分器的作用。積分器的積分功能如下式表示:
      [0042]
      【權(quán)利要求】
      1.一種擴展頻譜控制的鎖相環(huán)電路,包括: 開關(guān)電容電路,開關(guān)電容電路產(chǎn)生調(diào)制波形,該調(diào)制波形以電流形式注入鎖相環(huán)電路,使得鎖相環(huán)輸出頻率被調(diào)制。
      2.如權(quán)利要求1所述的擴展頻譜控制的鎖相環(huán)電路,其中鎖相環(huán)電路包括擴頻時鐘發(fā)生器,所述開關(guān)電容電路位于擴頻時鐘發(fā)生器中,擴頻時鐘發(fā)生器還具有第一電流源和第二電流源,擴頻時鐘發(fā)生器以低于反饋時鐘信號的頻率周期性交替選擇分別與第一電流源和第二電流源相應(yīng)的信號,開關(guān)電容電路對選擇出的信號作低通濾波,所述低通濾波后的信號為調(diào)制波形。
      3.如權(quán)利要求1所述的擴展頻譜控制的鎖相環(huán)電路,其中鎖相環(huán)電路包括擴頻時鐘發(fā)生器,所述開關(guān)電容電路位于擴頻時鐘發(fā)生器中,擴頻時鐘發(fā)生器還具有第一電流源、第二電流源和放大器,第二電流源、放大器和一個第三電容連接成積分器;擴頻時鐘發(fā)生器以低于反饋時鐘信號的頻率周期性交替選擇分別與第一電流源和第二電流源相應(yīng)的信號,作為積分器的正負(fù)輸入信號;積分器的輸出信號為調(diào)制波形。
      4.如權(quán)利要求1所述的擴展頻譜控制的鎖相環(huán)電路,其中擴頻時鐘發(fā)生器包括第三電流源,擴頻時鐘發(fā)生器將調(diào)制波形與第三電流源的電流比較得到差信號,環(huán)路濾波器電路將該差信號調(diào)制到控制電壓。
      5.如權(quán)利要求4所述的擴展頻譜控制的鎖相環(huán)電路,其中擴頻時鐘發(fā)生器包括晶體管,其柵極接收低通濾波后的信號,漏極接收第三電流源的電流。
      6.如權(quán)利要求1所述的擴展頻譜控制的鎖相環(huán)電路,其中調(diào)制波形是三角波。
      7.如權(quán)利要求1所述的擴展頻譜控制的鎖相環(huán)電路,其中包括: 電荷泵電路(CP),根據(jù)所述鎖相環(huán)電路的輸出時鐘信號的反饋時鐘信號和基準(zhǔn)時鐘信號的相位差來切換充放電電流的釋放和吸入; 環(huán)路濾波器電路(LPF),具有濾波電容,該濾波電容由充放電電流進(jìn)行充放電并生成控制電壓; 壓控振蕩器(VCO),以與所述控制電壓相應(yīng)的頻率進(jìn)行振蕩。
      【文檔編號】H03L7/099GK203504532SQ201320529544
      【公開日】2014年3月26日 申請日期:2013年8月28日 優(yōu)先權(quán)日:2013年8月28日
      【發(fā)明者】麥日鋒, 劉明 申請人:京微雅格(北京)科技有限公司
      網(wǎng)友詢問留言 已有0條留言
      • 還沒有人留言評論。精彩留言會獲得點贊!
      1