国产精品1024永久观看,大尺度欧美暖暖视频在线观看,亚洲宅男精品一区在线观看,欧美日韩一区二区三区视频,2021中文字幕在线观看

  • <option id="fbvk0"></option>
    1. <rt id="fbvk0"><tr id="fbvk0"></tr></rt>
      <center id="fbvk0"><optgroup id="fbvk0"></optgroup></center>
      <center id="fbvk0"></center>

      <li id="fbvk0"><abbr id="fbvk0"><dl id="fbvk0"></dl></abbr></li>

      高速光數(shù)據(jù)鏈路的制作方法

      文檔序號:7737033閱讀:220來源:國知局
      專利名稱:高速光數(shù)據(jù)鏈路的制作方法
      技術(shù)領(lǐng)域
      本發(fā)明涉及光發(fā)送機、接收機和收發(fā)機。
      更具體地說,本發(fā)明涉及光發(fā)送機、接收機和收發(fā)機中的數(shù)據(jù)鏈路。
      背景技術(shù)
      光發(fā)送機、接收機和收發(fā)機用于把電數(shù)據(jù)轉(zhuǎn)換成用于在光纖上傳輸?shù)墓鈹?shù)據(jù)和把光數(shù)據(jù)轉(zhuǎn)換回電數(shù)據(jù),以供網(wǎng)絡(luò)設(shè)備處理。通常,光發(fā)送機包含光源,例如激光器驅(qū)動器和激光二極管,且光接收機包含光轉(zhuǎn)換器件,例如后置放大器、互阻抗放大器和PIN光電二極管或APD。發(fā)送機或接收機通常安裝在網(wǎng)絡(luò)電路板上,與諸如并串行轉(zhuǎn)換器或解串器的其它數(shù)據(jù)處理IC芯片、用于諸如8B/10B編碼的編碼的數(shù)據(jù)成幀器和高級數(shù)據(jù)控制IC接口連接。但是,當數(shù)據(jù)發(fā)送速率達到大約10Gbps或更高的時候,由于印制電路板上的電線路帶入噪音和顫動且在這樣的高頻上使信號完整性失真,因此不能使用這種類型的結(jié)構(gòu)。
      目前的技術(shù)需要把并串行轉(zhuǎn)換器和解串器集成在發(fā)送機和接收機模塊上,使電接口能在低頻上工作。作為示例,對于OC192數(shù)據(jù)速率,數(shù)據(jù)鏈路模塊的電接口需要16個622Mbps信道。然后,在該電路板上安裝稱為光纖轉(zhuǎn)發(fā)器的模塊,與其它IC芯片接口連接,以實現(xiàn)網(wǎng)絡(luò)管理功能。因此,該模塊需要很多通常帶有多于50個的引腳的電接口。大量的引腳和附加的內(nèi)部電路使得模塊尺寸必須很大。功耗也是個嚴重的問題。
      因此,消除現(xiàn)有技術(shù)中固有的上述和其它缺陷會是非常有益的。
      因此,本發(fā)明的一個目標是提供一種經(jīng)改進的新高速光數(shù)據(jù)鏈路。
      本發(fā)明的另一目標是提供一種能夠傳送大約10Gbps或更高速率的數(shù)據(jù)的經(jīng)改進的新高速光數(shù)據(jù)鏈路。
      本發(fā)明的另一目標是提供一種其制造簡單且相對便宜的經(jīng)改進的新高速光數(shù)據(jù)鏈路。
      本發(fā)明的另一目標是提供一種經(jīng)改進的新高速光數(shù)據(jù)鏈路,其尺寸比現(xiàn)有技術(shù)的器件小且?guī)в休^少的電引腳數(shù)而能夠傳送相同速率的信息。

      發(fā)明內(nèi)容
      簡言之,為了實現(xiàn)與優(yōu)選實施例一致的本發(fā)明的期望目標,提供了一種包含在其上安裝有第一和第二ASIC的系統(tǒng)板的高速光數(shù)據(jù)鏈路。第一ASIC包含用于恢復(fù)失真數(shù)據(jù)的時鐘同步(clocking)和均衡功能。第二ASIC電耦合至第一ASIC,用于在它們之間傳送電信號,且第二ASIC包含用于恢復(fù)失真數(shù)據(jù)的時鐘同步和均衡功能中的一種。
      在一個更加具體的實施例中,高速光數(shù)據(jù)鏈路包含用于傳送電信息至遠程電路的第一ASIC和電耦合至第一ASIC且用于在它們之間傳送電信號的第二ASIC。光纖接收機模塊被安裝在系統(tǒng)電路板上且包含用于接收來自遠程信源的光信號的光電二極管、電耦合至光電二極管的互阻抗放大器以及電耦合至互阻抗放大器和第二ASIC的諸如限幅放大器或自增益控制電路的后置放大器。第二ASIC包含用于數(shù)據(jù)完整性的時鐘同步和均衡功能且第一ASIC包含用于利用由第二ASIC提供的相同時鐘同步和均衡方案來恢復(fù)失真數(shù)據(jù)的功能。
      在另一更加具體的實施例中,高速光數(shù)據(jù)鏈路還包含用于接收來自遠程電路的電信息的第一ASIC和電耦合至第一ASIC且用于在它們之間傳送電信號的第二ASIC。安裝在系統(tǒng)電路板上的光纖接收機模塊包含用于傳送光信號至遠程信源的激光器和電耦合至激光器和第二ASIC的激光器驅(qū)動器。第一ASIC包含時鐘同步且可以包含均衡功能,用于數(shù)據(jù)傳輸,且第二ASIC包含用于利用相同的時鐘同步來恢復(fù)失真數(shù)據(jù)的均衡功能。應(yīng)當注意,可選地,所描述的后兩個實施例可以都封裝并包含在帶有公共的第一和第二ASIC的公共主板上。
      上述實施例包含一種以每秒10千兆比特或更高的速率在電路板上電傳遞信息的創(chuàng)新方法。該方法包含以下步驟提供包含第一位置和第二位置的系統(tǒng)電路板,在系統(tǒng)電路板的第一位置上接收來自外部信源的電信號,在系統(tǒng)電路板上時鐘同步和均衡電信號,以提供具有完整性的信號,把均衡的信號傳送至系統(tǒng)電路板上的第二位置,以及在第二位置上接收均衡的信號且使用解時鐘同步(de-colcking)和重定時(re-timing)步驟來恢復(fù)失真的信號。


      參考附圖,下面對優(yōu)選實施例的詳細描述將使本發(fā)明的上述和進一步且更多的具體目標和優(yōu)點對于本領(lǐng)域的普通技術(shù)人員來說更加清晰明了。在附圖中圖1是現(xiàn)有技術(shù)的光數(shù)據(jù)鏈路的簡要框圖/俯視平面圖;以及圖2是根據(jù)本發(fā)明的簡要高速光數(shù)據(jù)鏈路。
      具體實施例方式
      參考圖1,示出了現(xiàn)有技術(shù)的光數(shù)據(jù)鏈路100的簡要框圖/俯視平面圖。數(shù)據(jù)鏈路100包含在其上面安裝有光纖轉(zhuǎn)發(fā)器0的系統(tǒng)板101。由于對轉(zhuǎn)發(fā)器110的各種元件的電連接是以常見的方式通過內(nèi)部連接提供在安裝結(jié)構(gòu)內(nèi),因此它們沒有被示出。轉(zhuǎn)發(fā)器110包含電連接至互阻抗放大器和后置放大器114的并串行轉(zhuǎn)換器/解串器112,互阻抗放大器和后置放大器114電連接至PIN光電二極管116。光電二極管116用于接收來自由箭頭140所表示的光纖的調(diào)制光信號。并串行轉(zhuǎn)換器/解串器112還電連接至激光器驅(qū)動器118,其用于驅(qū)動激光二極管120。放置的激光二極管120用于供應(yīng)調(diào)制的輸出光至由箭頭130所表示的光纖。用于轉(zhuǎn)發(fā)器110的輸入和輸出電信號由包含連接器和印制電路板銅線路的由160所表示的電接口從通常由150所表示的板級IC芯片供應(yīng)。
      印制電路板101上的電接口160的連接器和線路帶入噪音和顫動,這使在轉(zhuǎn)發(fā)器110和板極IC芯片150之間發(fā)送的高頻(例如每秒10千兆比特或更高)信號的信號完整性失真。由于這種失真,電接口160必須在低頻上工作,這需要大量的信道。例如,10Gbps的信號被并串行轉(zhuǎn)換器/解串器112轉(zhuǎn)換成16個信道的622Mbps微分信號。但是,轉(zhuǎn)發(fā)器110中的并串行轉(zhuǎn)換器/解串器112和16個信道的使用大大增大了電接口160內(nèi)的引腳或連接的數(shù)目。16個信道和相關(guān)聯(lián)的連接大大增大了轉(zhuǎn)發(fā)器110的尺寸和功率要求。
      現(xiàn)在轉(zhuǎn)到圖2,示出了根據(jù)本發(fā)明的簡要高速光數(shù)據(jù)鏈路200。數(shù)據(jù)鏈路200包含在其上面安裝有光纖收發(fā)機210的系統(tǒng)板201。由于對收發(fā)機210的各種元件的電連接是以常見的方式通過內(nèi)部連接提供在安裝結(jié)構(gòu)內(nèi),因此它們沒有被示出。收發(fā)機210包含電連接至光轉(zhuǎn)換器件的第一ASIC 212,光轉(zhuǎn)換器件在本文中作為示例性目的示出為電連接至PIN光電二極管216的互阻抗/后置放大器214。放置的光電二極管216用于接收來自由箭頭240所表示的光纖的調(diào)制光信號。ASIC 212也電連接至光生成器件,其在本文中作為示例性目的示出為用于驅(qū)動激光二極管220的激光器驅(qū)動器218。放置的激光二極管220用于供應(yīng)調(diào)制的輸出光至由箭頭230所表示的光纖。
      用于收發(fā)機210的輸入和輸出電信號由包含連接器和印制電路板銅線路等的由260所表示的電接口供應(yīng)。通常由250表示的板級IC芯片包含由電接口260連接至收發(fā)機210中的第一ASIC 212的第二ASIC 252。雖然為了說明,在本示例中示出了同時結(jié)合光發(fā)送機和光接收機的收發(fā)機,但是應(yīng)當理解,這一對ASIC可以用在單個光發(fā)送機、單個光接收機、光收發(fā)機或這些器件的任意組合上。
      通過在光發(fā)送機、接收機或收發(fā)機中結(jié)合這一對ASIC的方式,可以利用標準的電接口260在收發(fā)機210和系統(tǒng)板250之間直接建立10Gbps或更高的串行電接口,例如針柵陣列、球柵陣列、邊緣連接器等。在每個ASIC 212和252內(nèi)建立時鐘數(shù)據(jù)恢復(fù)(CDR)。同樣,每個ASIC 212和252用于從接口260接收電信號和通過接口260發(fā)送電信號。ASIC 212或者ASIC 252對該信號重定時和時鐘同步并為發(fā)送部分提供驅(qū)動功率。對于ASIC 212和252的接收部分,它們同時處理和恢復(fù)因在電路板的電線路上直接發(fā)送高頻信號而導(dǎo)致的失真數(shù)據(jù)。
      可以使用各種技術(shù)來執(zhí)行時鐘同步和均衡/重定時,這些技術(shù)中的一種在于2000年9月提交給位于新奧爾良的IEEE且由AbhijitPhanse所撰寫的一個文件中有詳細描述,其副本附在并結(jié)合在本文件中作為參考。
      因此,每個光纖數(shù)據(jù)鏈路包含光纖發(fā)送機模塊,該模塊帶有第一ASIC,用于均衡/重定時并恢復(fù)在系統(tǒng)板的電線路上失真的電信號;以及安裝在系統(tǒng)印制電路板內(nèi)的第二ASIC,用于時鐘同步和均衡電數(shù)據(jù)并提供經(jīng)由印制電路板上的電線路發(fā)送至光發(fā)送機模塊的驅(qū)動功率。所描述的光纖數(shù)據(jù)鏈路系統(tǒng)在高于5Gbps的數(shù)據(jù)速率上運行。在優(yōu)選實施例中,系統(tǒng)板上的第二ASIC包含用于印制電路線路上的數(shù)據(jù)傳輸?shù)臅r鐘同步和均衡功能且發(fā)送機模塊內(nèi)的第一ASIC包含用于利用第二ASIC所提供的相同的編碼和時鐘同步方案來恢復(fù)失真數(shù)據(jù)的功能。在另一實施例中,系統(tǒng)板上的第二ASIC包含用于數(shù)據(jù)串行、時鐘同步和均衡功能的并串行轉(zhuǎn)換器和用于印制電路線路上的數(shù)據(jù)傳輸?shù)尿?qū)動功率,且發(fā)送機模塊內(nèi)的第一ASIC包含用于利用第二ASIC所提供的相同的時鐘同步方案來恢復(fù)失真數(shù)據(jù)的功能。
      作為典型示例,光纖數(shù)據(jù)鏈路包含安裝在系統(tǒng)印制電路板上的光纖接收機模塊。光纖接收機模塊包含光電二極管、互阻抗放大器、后置放大器和第一ASIC,用于時鐘同步和均衡電數(shù)據(jù)并提供經(jīng)由印制電路板上的電線路發(fā)送至系統(tǒng)印制電路板的驅(qū)動功率。系統(tǒng)印制電路板包含連接的第二ASIC,其設(shè)計用于恢復(fù)在系統(tǒng)印制電路板的電線路上失真的電信號。在本實施例中,接收機模塊上的第一ASIC包含用于數(shù)據(jù)傳輸?shù)臅r鐘同步和重定時功能并提供電信號驅(qū)動功率且系統(tǒng)板上的第二ASIC包含用于利用第一ASIC所提供的相同的時鐘同步方案來恢復(fù)失真數(shù)據(jù)的功能。同樣在本實施例中,接收機模塊上的第一ASIC包含用于數(shù)據(jù)傳輸?shù)臅r鐘同步和均衡功能,且系統(tǒng)板上的第二ASIC包含用于利用所述第一ASIC所提供的相同的時鐘同步方案來恢復(fù)失真數(shù)據(jù)的功能并且可以進一步包含用于數(shù)據(jù)解串的解串器。
      在另一示例中,光纖數(shù)據(jù)鏈路系統(tǒng)包含安裝在系統(tǒng)印制電路板上的光纖收發(fā)機模塊,光纖收發(fā)機模塊包含含有激光二極管和激光器驅(qū)動器的發(fā)送機、接收機和第一ASIC。
      接收機包含光電二極管、互阻抗放大器、后置放大器。第一ASIC對來自接收機的數(shù)據(jù)執(zhí)行時鐘同步和均衡/重定時功能并提供經(jīng)由印制電路板上的電線路發(fā)送至系統(tǒng)板的驅(qū)動功率。第一ASIC還對經(jīng)由印制電路板上的電線路來自系統(tǒng)板的失真電數(shù)據(jù)執(zhí)行恢復(fù)功能,以發(fā)送至發(fā)送機。系統(tǒng)印制電路板包含第二ASIC,用于恢復(fù)來自光收發(fā)機且在系統(tǒng)印制電路板上的電線路失真的電數(shù)據(jù),以及時鐘同步和均衡電數(shù)據(jù)并提供在印制電路板上發(fā)送至光收發(fā)機模塊的驅(qū)動功率。
      收發(fā)機模塊上的第一ASIC還包含用于接收機端上的數(shù)據(jù)傳輸?shù)臅r鐘同步和均衡/重定時功能,用于利用系統(tǒng)板上的第二ASIC所提供的相同的時鐘同步方案來恢復(fù)失真數(shù)據(jù)的功能,且系統(tǒng)板上的第二ASIC包含用于第一ASIC所提供的相同的時鐘同步方案來恢復(fù)失真數(shù)據(jù)的功能和用于經(jīng)由電路板上的電線路發(fā)送數(shù)據(jù)到收發(fā)機的時鐘同步功能。收發(fā)機模塊上的第一ASIC還包含用于接收機端上的數(shù)據(jù)均衡的時鐘同步功能和編碼功能,用于利用系統(tǒng)板上的第二ASIC所提供的相同的編碼方案來恢復(fù)失真數(shù)據(jù)的功能。
      系統(tǒng)板上的第二ASIC包含用于第一ASIC所提供的相同的重定時和時鐘同步方案來恢復(fù)失真數(shù)據(jù)的功能,用于經(jīng)由電路板上的電線路發(fā)送數(shù)據(jù)到收發(fā)機的時鐘同步和均衡功能,用于數(shù)據(jù)串行的并串行轉(zhuǎn)換器功能和用于數(shù)據(jù)解串的解串器。
      因此,本發(fā)明公開了一種經(jīng)改進的新高速光數(shù)據(jù)鏈路,其包含提供時鐘同步和均衡功能的一對ASIC,用于以10Gbps或更高的速率經(jīng)由系統(tǒng)板發(fā)送數(shù)據(jù)。通過這種方式,諸如發(fā)送機、接收機或收發(fā)機的光纖模塊具有較小的尺寸、較低的功耗和較少的電引腳數(shù)。同時也可以較輕松地接插收發(fā)機。
      本領(lǐng)域的普通技術(shù)人可以對用于示出性目的的實施例作出各種改變和修改。這些修改和變化不脫離本發(fā)明的精神,它們包含在本發(fā)明的范圍內(nèi),它們只能通過對所附權(quán)利要求書的正確理解中來評定。
      對本發(fā)明進行了清楚和簡要的描述之后,使得本領(lǐng)域的普通技術(shù)人員能夠理解和實踐本發(fā)明。
      權(quán)利要求
      1.一種高速光數(shù)據(jù)鏈路,包含系統(tǒng)電路板;安裝在系統(tǒng)電路板上的第一ASIC,第一ASIC包含用于發(fā)送數(shù)據(jù)和恢復(fù)失真數(shù)據(jù)之一的時鐘同步和均衡/重定時功能;以及安裝在系統(tǒng)電路板上且電耦合至第一ASIC的第二ASIC,用于在它們之間傳送電信號,第二ASIC包含用于發(fā)送數(shù)據(jù)和恢復(fù)失真數(shù)據(jù)之一的時鐘同步和均衡/重定時功能。
      2.如權(quán)利要求1所述的高速光數(shù)據(jù)鏈路,進一步包含帶有光電二極管、互阻抗放大器和后置放大器的光接收機,后置放大器電耦合至第一ASIC和第二ASIC中的一個。
      3.如權(quán)利要求2所述的高速光數(shù)據(jù)鏈路,進一步包含用于接收來自外部光源的光信息且耦合至光電二極管的輸入終端以及用于根據(jù)接收的光信息來提供輸出電信號且耦合至后置放大器的輸出終端。
      4.如權(quán)利要求1所述的高速光數(shù)據(jù)鏈路,進一步包含帶有激光二極管和激光器驅(qū)動器的光發(fā)送機,激光器驅(qū)動器電耦合至第一ASIC和第二ASIC中的一個。
      5.如權(quán)利要求4所述的高速光數(shù)據(jù)鏈路,進一步包含用于接收輸入電信息且耦合至激光器驅(qū)動器的輸入終端以及用于根據(jù)接收的電信息來提供輸出光信號至外部光接收機且耦合至激光器的輸出終端。
      6.如權(quán)利要求1所述的高速光數(shù)據(jù)鏈路,進一步包含電耦合至第一ASIC和第二ASIC中的一個的板級IC芯片。
      7.一種高速光數(shù)據(jù)鏈路,包含系統(tǒng)電路板;用于傳送電信息至遠程電路的第一ASIC和電耦合在一起以經(jīng)由系統(tǒng)電路板上的電線路在它們之間傳送電信號的第二ASIC;以及安裝在系統(tǒng)電路板上的光纖接收機模塊,接收機模塊包含用于接收來自遠程信源的光信號的光電二極管、電耦合至光電二極管的互阻抗放大器、電耦合至互阻抗放大器的后置放大器和耦合至后置放大器的所述第二ASIC,第二ASIC包含用于數(shù)據(jù)傳輸?shù)臅r鐘同步和均衡/重定時功能,系統(tǒng)電路板上的第一ASIC包含用于利用由第二ASIC所提供的相同時鐘同步功能來恢復(fù)失真數(shù)據(jù)的功能。
      8.如權(quán)利要求7所述的高速光數(shù)據(jù)鏈路,其中所述遠程電路包含電耦合至第一ASIC的至少一個板級IC芯片。
      9.如權(quán)利要求7所述的高速光數(shù)據(jù)鏈路,其中所述的光信號的遠程信源包含光纖。
      10.一種高速光數(shù)據(jù)鏈路,包含系統(tǒng)電路板;用于接收來自遠程電路的電信息的第一ASIC和電耦合至第一ASIC且用于經(jīng)由系統(tǒng)電路板上的電線路在它們之間傳送電信號的第二ASIC;以及安裝在系統(tǒng)電路板上的光纖發(fā)送機模塊,發(fā)送機模塊包含用于傳送光信號至遠程光接收機的激光器、電耦合至激光器的激光器驅(qū)動器和電耦合至激光器驅(qū)動器的所述第二ASIC,系統(tǒng)電路板上的第一ASIC包含用于數(shù)據(jù)傳輸?shù)臅r鐘同步和均衡/重定時功能,且第二ASIC包含用于利用由第一ASIC所提供的相同時鐘同步功能來恢復(fù)失真數(shù)據(jù)的功能。
      11.如權(quán)利要求10所述的高速光數(shù)據(jù)鏈路,其中所述遠程電路包含電耦合至第一ASIC的至少一個板級IC芯片。
      12.如權(quán)利要求10所述的高速光數(shù)據(jù)鏈路,其中所述的光信號被傳送到其上面的遠程光接收機包含光纖。
      13.一種高速光數(shù)據(jù)鏈路,包含系統(tǒng)電路板;安裝在系統(tǒng)電路板上的第一ASIC,用于傳送電信息至遠程電路和接收來自遠程電路的電信息,以及安裝在光模塊中且電耦合至第一ASIC的第二ASIC,用于經(jīng)由系統(tǒng)電路板上的電線路在它們之間傳送電信號;安裝在光模塊中的光纖接收機,接收機包含用于接收來自遠程信源的光信號的光電二極管、電耦合至光電二極管的互阻抗放大器和電耦合至互阻抗放大器和第二ASIC的后置放大器,第二ASIC包含用于數(shù)據(jù)傳輸?shù)臅r鐘同步功能和均衡/重定時功能,第一ASIC包含用于利用由第二ASIC所提供的相同時鐘同步功能來恢復(fù)失真數(shù)據(jù)的功能;以及安裝在光模塊中的光纖發(fā)送機,發(fā)送機包含用于傳送光信號至遠程光接收機的激光器和電耦合至激光器和第二ASIC的激光器驅(qū)動器,第一ASIC包含用于數(shù)據(jù)傳輸?shù)臅r鐘同步功能和均衡功能,且第二ASIC包含用于利用由第一ASIC所提供的相同時針同步功能來恢復(fù)失真數(shù)據(jù)的功能。
      14.一種高速光數(shù)據(jù)鏈路,包含帶有電線路的系統(tǒng)電路板;安裝在系統(tǒng)電路板上的IC,用于把來自上級數(shù)據(jù)管理電路的電信息傳送至光收發(fā)機模塊并接收來自光收發(fā)機模塊的電信息且把其傳送至上級數(shù)據(jù)管理電路,以及安裝在光收發(fā)機模塊中且經(jīng)由系統(tǒng)電路板上的電線路電耦合至系統(tǒng)電路板上的IC的ASIC,用于在它們之間傳送電信號;安裝在光收發(fā)機模塊中的光纖接收機,接收機包含用于接收來自遠程光源的光信號的光電二極管、電耦合至光電二極管的互阻抗放大器和電耦合至互阻抗放大器和光收發(fā)機模塊中的ASIC的后置放大器,ASIC包含用于數(shù)據(jù)傳輸?shù)臅r鐘同步功能和均衡/重定時功能中的一種;以及安裝在光收發(fā)機模塊中的光纖發(fā)送機,發(fā)送機包含用于傳送光信號至外部光接收機的激光器和電耦合至激光器和光收發(fā)機模塊中的ASIC的激光器驅(qū)動器,光收發(fā)機模塊中的ASIC包含用于恢復(fù)失真數(shù)據(jù)的均衡/重定時功能,以通過激光器進行數(shù)據(jù)發(fā)送。
      15.一種以等于或高于每秒10千兆比特的速率在電路板上電傳遞信息的方法,包含以下步驟提供包含第一位置和第二位置的系統(tǒng)電路板;在系統(tǒng)電路板上的第一位置上接收來自外部信源的電信號;在系統(tǒng)電路板上時鐘同步和均衡/重定時電信號,以進行數(shù)據(jù)發(fā)送;把均衡的信號傳送至系統(tǒng)電路板上的第二位置;以及在第二位置上接收均衡的信號且使用時鐘恢復(fù)和均衡/重定時步驟來恢復(fù)失真的信號。
      16.一種以至少等于每秒10千兆比特的速率在電路板上電傳遞信息的方法,包含以下步驟提供包含帶有激光二極管和激光器驅(qū)動器的光發(fā)送機模塊的系統(tǒng)電路板;在系統(tǒng)電路板上的第一位置上接收來自外部信源的電信號;在系統(tǒng)電路板上時鐘同步和均衡/重定時電信號,以進行數(shù)據(jù)發(fā)送;經(jīng)由電線路把均衡的信號傳送至系統(tǒng)電路板上的第二位置;在第二位置上接收信號且使用時鐘恢復(fù)和均衡/重定時步驟來恢復(fù)失真的信號;以及把恢復(fù)的均衡信號傳送至激光器驅(qū)動器。
      17.如權(quán)利要求16所述的方法,其中所述的接收來自外部信源的電信號的步驟包含提供電耦合至第一ASIC的至少一個板級IC芯片,以供應(yīng)電信號。
      18.如權(quán)利要求16所述的方法,另外包含步驟提供光耦合至激光器的光纖,以接收來自激光器的光信號。
      19.一種以至少等于每秒10千兆比特的速率在電路板上電傳遞信息的方法,包含以下步驟提供包含帶有光電二極管、互阻抗放大器和后置放大器的光接收機模塊的系統(tǒng)電路板;用光電二極管接收來自外部信源的光信號,在互阻抗放大器中把光信號轉(zhuǎn)換成電信號并放大電信號,以在后置放大器的輸出上提供放大的電信號;在系統(tǒng)電路板上的第一位置上時鐘同步和均衡/重定時放大的電信號,以提供均衡的信號;把均衡的信號傳送至系統(tǒng)電路板上的第二位置;在第二位置上接收信號且使用時鐘恢復(fù)和均衡/重定時步驟來恢復(fù)失真的信號;以及把恢復(fù)的電信號從第二位置傳送至外部信源。
      20.如權(quán)利要求19所述的方法,其中所述的把恢復(fù)的電信號從第二位置傳送至外部信源的步驟包含提供電耦合至第一ASIC的至少一個板級IC芯片,以接收恢復(fù)的電信號。
      21.如權(quán)利要求19所述的方法,其中所述的接收來自外部信源的光信號的步驟包含可選地把光纖光耦合至光電二極管,以接收來自光電二極管的光信號。
      22.一種以至少等于每秒10千兆比特的速率在電路板上電傳遞信息的方法,包含以下步驟提供包含帶有光電二極管、互阻抗放大器、后置放大器、激光二極管驅(qū)動器、激光二極管和ASIC的光收發(fā)機模塊的系統(tǒng)電路板;用光電二極管接收來自外部信源的光信號,在互阻抗放大器中把光信號轉(zhuǎn)換成第一電信號并放大第一電信號,以在后置放大器的輸出上提供放大的第一電信號;在系統(tǒng)電路板上的光收發(fā)機模塊中時鐘同步和均衡/重定時放大的第一電信號,以在系統(tǒng)電路板上的第一位置中提供均衡的第一信號;把均衡的第一信號從第一位置傳送至系統(tǒng)電路板上的第二位置;在第二位置上接收均衡的第一信號,時鐘同步均衡的第一信號,以提供恢復(fù)的第一電信號,以及把恢復(fù)的第一電信號從第二位置傳送至上級數(shù)據(jù)管理電路;接收來自上級數(shù)據(jù)管理電路的第二電信號,時鐘同步和均衡/重定時第二電信號,以在系統(tǒng)電路板上的第二位置上提供均衡的第二信號;借助系統(tǒng)電路板上的第一位置且經(jīng)由系統(tǒng)電路板上的電線路把均衡的第二信號傳送至光收發(fā)機;以及使用光收發(fā)機中的ASIC來時鐘恢復(fù)第一位置中的均衡的第二信號,把恢復(fù)的第二信號發(fā)送至激光器驅(qū)動器,以及在根據(jù)恢復(fù)的第二信號而調(diào)制的激光二極管上生成光信號,以把光信號發(fā)送至遠程外部光接收機。
      全文摘要
      一種高速光數(shù)據(jù)鏈路包含系統(tǒng)電路板(200)、用于傳送電信息至上級數(shù)據(jù)管理電路且傳送來自它的電信息的第一ASIC(212)和電耦合至第一ASIC的第二ASIC(252)。安裝在系統(tǒng)電路板上的光纖模塊包含接收機、發(fā)送機和第二ASIC。接收機包含用于接收光信號的光電二極管(216)、電耦合至光電二極管的互阻抗放大器以及電耦合至互阻抗放大器和第二ASIC的后置放大器。發(fā)送機包含用于傳送光信號至遠程光接收機的激光器(220)和電耦合至激光器和第二ASIC的激光器驅(qū)動器(218)。第一和第二ASIC都包含用于恢復(fù)經(jīng)由系統(tǒng)電路板上的電線路在它們之間發(fā)送的失真數(shù)據(jù)的時鐘同步和均衡/重定時功能,使得以等于或高于10-20Gbps的速率來發(fā)送電數(shù)據(jù)。
      文檔編號H04B10/04GK1529955SQ02814256
      公開日2004年9月15日 申請日期2002年7月17日 優(yōu)先權(quán)日2001年7月20日
      發(fā)明者蔣文斌, 李興中, 邁克爾·J·哈特曼, J 哈特曼 申請人:蔣文斌, 李興中, 邁克爾·J·哈特曼
      網(wǎng)友詢問留言 已有0條留言
      • 還沒有人留言評論。精彩留言會獲得點贊!
      1