專利名稱:波分復(fù)用網(wǎng)絡(luò)同步數(shù)字系列光通道性能檢測裝置的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及一種同步數(shù)字系列(Synchronous Digital Hierarchy,SDH)光通道性能檢測裝置,尤其涉及通信領(lǐng)域的波分復(fù)用(Wave Division Multiplexing,WDM)傳輸設(shè)備。
背景技術(shù):
隨著通訊技術(shù)的不斷發(fā)展,不僅通訊系統(tǒng)的復(fù)雜度越來越高,人們對通信的要求也越來越高,不僅要求能傳送業(yè)務(wù),還要求保證業(yè)務(wù)安全高效的傳輸;不僅要知道業(yè)務(wù)的通訊質(zhì)量,還需要對網(wǎng)絡(luò)進行管理和維護??傊?,對服務(wù)質(zhì)量(Quality of Service,QOS)要求越來越高。
SDH是在20世紀90年代發(fā)展起來的目前大量應(yīng)用的一種先進的傳輸系統(tǒng),它采用時分復(fù)用(Time Division Multiplexing,TDM)技術(shù),規(guī)定了系列速率,具有統(tǒng)一的比特率,采用統(tǒng)一的光、電接口標準,提供了大量的開銷,網(wǎng)絡(luò)管理能力大大加強。提出了自愈網(wǎng)的新概念,用SDH設(shè)備組成的帶有自愈保護能力的環(huán)網(wǎng)形式,可以在傳輸媒體主信號被切斷時,自動通過自愈網(wǎng)恢復(fù)正常通信。因此SDH業(yè)務(wù)具有很高的QOS,滿足人們對通信質(zhì)量的要求。SDH的開銷采用9*9*N的結(jié)構(gòu),幀的結(jié)構(gòu)為SDH幀結(jié)構(gòu)如下表所示
注1*號表示N-1個字節(jié)。對STM4來說,A1*代表3個A1字節(jié),對B2*表示3個B2字節(jié);對STM16來說。A1*表示15個A1,B2*表示15個B2。對STM1來說,帶*的列是不存在的。
注2ZM表示第二個字節(jié)為M1字節(jié),適用與STM4,STM16,STM64等,對應(yīng)STM1的M1字節(jié)為ZM1位置。
注3第1~3行是再生段開銷,第5~9行是復(fù)用段開銷,第四行屬于AU的指針,不屬于SDH的開銷。
A1/A2幀定位字節(jié)(F6 28H)。
B1SDH再生段開銷字節(jié),用于傳輸該B1字節(jié)所在幀的上一幀的誤碼。
J0SDH再生段蹤跡字節(jié),被用來重復(fù)發(fā)送段接入點識別符,以便段接收機能據(jù)此確認其與指定的發(fā)射機是否處于持續(xù)的連接狀態(tài)。
B2SDH復(fù)用段開銷字節(jié),用于傳輸該B2字節(jié)所在幀的上一幀的不包括前3行復(fù)用段開銷的誤碼。
K1,K2保護倒換的相關(guān)字節(jié)。
D1~D3再生段DCC通道字節(jié),可傳送再生段運行數(shù)據(jù)。
D4~D12復(fù)用段DCC通道字節(jié),可傳送復(fù)用段運行數(shù)據(jù)。
S1同步狀態(tài)字節(jié),指示同步狀態(tài)、時鐘級別等。
K1/K2自動保護倒換字節(jié),執(zhí)行APS協(xié)議。
WDM技術(shù)充分利用單模光纖低損耗區(qū)帶來的巨大帶寬資源,根據(jù)每一信道光波的頻率或波長不同,可以將光纖的低損耗窗口劃分成若干個信道,把光波作為信號的載波,在發(fā)送端采用波分復(fù)用器又叫合波器,將不同規(guī)定波長的信號光載波合并起來送入一根光纖進行傳輸。WDM充分利用了光纖技術(shù)的高帶寬,滿足人們不斷增長的對帶寬的要求。
對于WDM系統(tǒng)的性能檢測,目前國際和國家標準都有論述,目前要求提供B1/J0字節(jié)的監(jiān)測。以下列出了國內(nèi)WDM方面的標準《光波分復(fù)用系統(tǒng)(WDM)技術(shù)要求-32×2.5Gb/s部分》YD/T 1060-2000;《光波分復(fù)用系統(tǒng)總體技術(shù)要求》YDN 120-1999;《光波分復(fù)用(WDM)技術(shù)要求-16×10Gb/s、32×10Gb/s部分》*YD/T 1143-2001;《城市光傳送網(wǎng)波分復(fù)用(WDM)環(huán)網(wǎng)技術(shù)要求》*YD/T 1205-2002;《光波分復(fù)用(WDM)系統(tǒng)測試方法》*YD/T 1159-2001;目前,芯片廠家提供了一些SDH開銷處理的芯片,比如VSC8150或NLB0136,可以支持STM1/STM4/STM16多種速率的性能檢測,但是不能提供寄存器的訪問,只提供了B1/J0的處理接口,需要配套的FPGA來處理B1/J0。
圖1所示的是WDM網(wǎng)絡(luò)現(xiàn)有的SDH光通道的性能監(jiān)測系統(tǒng)框圖,在圖1中,SDH光信號在光接收模塊01中,變成電信號,一路送給光發(fā)送模塊02,轉(zhuǎn)換成WDM波長的光信號,發(fā)送出去;另一路信號經(jīng)過時鐘提取模塊03,送入B1/J0監(jiān)測芯片作處理。
B1/J0的性能監(jiān)測芯片完成串并轉(zhuǎn)換04,送到幀同步監(jiān)測模塊05,在同步監(jiān)測模塊05中完成幀的監(jiān)測,在SDH數(shù)據(jù)中找到幀的起始位置A1/A2,這個模塊支持STM1/STM4/STM16三種速率,速率設(shè)置由微控制單元(Micro Control Unit,MCU)模塊09來完成,同步監(jiān)測模塊05輸出的同步信號,經(jīng)過B1處理模塊06處理,輸出B1錯誤脈沖,尚不能被MCU直接訪問,需要現(xiàn)場可編程門陣列(Field Programmable Gate Array,F(xiàn)PGA)模塊08來處理,同步監(jiān)測模塊05輸出的同步后的數(shù)據(jù)經(jīng)過J0提取模塊07,輸出J0信號,同時送入FPGA模塊08,模塊08把接收的B1誤碼進行計數(shù),并把接收的J0信號儲存起來,一起供MCU模塊09訪問。
軟件通過MCU模塊09控制信號監(jiān)測的速率,讀取FPGA模塊08處理完的B1、J0信息。并跟網(wǎng)管交換信息,提供SDH信號的性能監(jiān)測。
但是隨著WDM系統(tǒng)的不斷發(fā)展,人們不滿足于B1/J0的性能檢測,希望提供更多的性能監(jiān)測比如MS AIS,K1/K2字節(jié)等,原來的系統(tǒng)不能滿足系統(tǒng)的要求。
如果需要實現(xiàn)多路監(jiān)測,就需要采用多片的B1/J0芯片和多片CDR(時鐘和數(shù)據(jù)恢復(fù))芯片,占用面積多,功耗大,同時還需要修改FPGA邏輯,更換更大的FPGA模塊08。
發(fā)明內(nèi)容
為克服上述缺陷,本發(fā)明的目的在于提供一種多通道同時檢測,支持更多性能監(jiān)測的同步數(shù)字系列光通道性能檢測裝置。
為達到上述目的,波分復(fù)用網(wǎng)絡(luò)同步數(shù)字系列光通道性能檢測裝置,所述的裝置包括一個以上的通道,每個通道包括高速串并轉(zhuǎn)換端口,用于把接收到的數(shù)據(jù)中提取時鐘和數(shù)據(jù),并把高速的數(shù)據(jù)轉(zhuǎn)換成低速的并行數(shù)據(jù);同步檢測模塊,用于把從高速串并轉(zhuǎn)換端口接收到的并行數(shù)據(jù)重新同步后輸出;開銷處理模塊,用于對從同步檢測模塊接收到的數(shù)據(jù)進行處理;隨機訪問存儲器模塊,用于存儲開銷處理模塊處理的結(jié)果并供后續(xù)處理模塊讀取。
其中,所述的高速串并轉(zhuǎn)換端口為一個以上,所述一個以上的高速串并轉(zhuǎn)換端口并行連接在輸入端口和同步檢測模塊之間。
其中,所述的開銷模塊為B1檢測模塊、J0提取模塊和AIS檢測模塊,所述的B1檢測模塊、J0提取模塊和AIS檢測模塊并行連接在同步檢測模塊和隨機訪問存儲器模塊之間。
其中,所述的開銷處理模塊還包括K1、K2或S1字節(jié)的開銷模塊。
其中,所述的高速串并轉(zhuǎn)換端口包括時鐘提取模塊和串并轉(zhuǎn)換模塊,時鐘提取模塊用于從輸入端口接收到的數(shù)據(jù)中提取出時鐘和數(shù)據(jù),串并轉(zhuǎn)換模塊用于把從時鐘提取模塊中接收到的高速串行數(shù)據(jù)轉(zhuǎn)換成低速的并行數(shù)據(jù)。
采用本裝置,F(xiàn)PGA包括多個高速的時鐘提取模塊和串并轉(zhuǎn)換模塊,可以實現(xiàn)多通道的SDH業(yè)務(wù)的性能監(jiān)測,并且支持多路同時檢測,多種不同速率可以通過MCU模塊隨時修改,如果需要增加功能,需要監(jiān)測更多的性能,可通過FPGA的下載口更新下載FPGA程序,F(xiàn)PGA具有充足的資源,具有可重構(gòu)的特點,實現(xiàn)在線進行升級,一個芯片可以完成多通道的SDH業(yè)務(wù)的性能監(jiān)測,替代原來幾片的CDR和幾片B1/J0監(jiān)測芯片,可以節(jié)省PCB(印制電路板)的面積,降低功耗以及降低成本,增加了系統(tǒng)的可靠性。
圖1為WDM網(wǎng)絡(luò)現(xiàn)有的SDH光通道的性能監(jiān)測系統(tǒng)框圖;圖2為本發(fā)明WDM網(wǎng)絡(luò)SDH光通道的性能監(jiān)測裝置組成框圖;圖3為本發(fā)明WDM網(wǎng)絡(luò)SDH光通道的性能監(jiān)測裝置中高速串并轉(zhuǎn)換模塊實現(xiàn)40位寬的串并轉(zhuǎn)換的組成框圖;圖4為本發(fā)明WDM網(wǎng)絡(luò)SDH光通道的性能監(jiān)測裝置中高速串并轉(zhuǎn)換模塊實現(xiàn)16位寬的串并轉(zhuǎn)換的組成框圖;圖5為本發(fā)明WDM網(wǎng)絡(luò)SDH光通道的性能監(jiān)測裝置中的高速串并轉(zhuǎn)換端口實現(xiàn)10G光信號性能檢測的組成框圖。
具體實施例方式本發(fā)明波分復(fù)用網(wǎng)絡(luò)同步數(shù)字系列光通道性能檢測裝置,所述的裝置包括一個以上的通道,每個通道包括高速串并轉(zhuǎn)換端口,用于把接收到的數(shù)據(jù)中提取時鐘和數(shù)據(jù),并把高速的數(shù)據(jù)轉(zhuǎn)換成低速的并行數(shù)據(jù);同步檢測模塊,用于把從高速串并轉(zhuǎn)換端口接收到的并行數(shù)據(jù)重新同步后輸出;開銷處理模塊,用于對從同步檢測模塊接收到的數(shù)據(jù)進行處理;隨機訪問存儲器模塊,用于存儲開銷處理模塊處理的結(jié)果并供后續(xù)處理模塊讀取。
下面結(jié)合附圖對發(fā)明的裝置作詳細介紹
如圖2所示的是波分復(fù)用網(wǎng)絡(luò)同步數(shù)字系列光通道性能檢測裝置,F(xiàn)PGA包括多個高速的CDR和串并轉(zhuǎn)換,實現(xiàn)了多通道,每個通道可以設(shè)置不同的速率,可以通過MCU模塊1A隨時修改,非常方便。由于幾個通道的結(jié)構(gòu)完全是一樣的,以一個通道為例,進行說明本發(fā)明的技術(shù)方案是如何實現(xiàn)SDH光性能監(jiān)測的。
在第一通道中,SDH信號光進入光接收模塊11,光接收模塊11把接收到的SDH信號轉(zhuǎn)換為電信號,電信號一路送入光發(fā)送模塊12,光發(fā)送模塊采用特定波長的激光器,把信號轉(zhuǎn)換成光信號,用光纖傳送到遠方。
另一路電信號送入FPGA,接入FPGA的高速串并轉(zhuǎn)換端口,在FPGA中高速的串并轉(zhuǎn)換端口數(shù)量是由器件確定的,在設(shè)計時要根據(jù)需求選取合適的器件。高速串并轉(zhuǎn)換端口是FPGA的硬核,它包括時鐘提取部分13和串并轉(zhuǎn)換部分14,時鐘提取模塊13從數(shù)據(jù)中提取時鐘和數(shù)據(jù),串并轉(zhuǎn)換模塊14把高速的數(shù)據(jù)轉(zhuǎn)變成低速并行的數(shù)據(jù),一般硬核的串并轉(zhuǎn)換位數(shù)不等,有8位/10位的,有16位/20位的,也有32位/40位。各家的FPGA的位數(shù)不同。SDH是按照字節(jié)操作的,如果串并轉(zhuǎn)換的寬度為10位、20位,需要再進行一次串并轉(zhuǎn)換,把10位、20位寬的數(shù)據(jù)轉(zhuǎn)換成40位寬的數(shù)據(jù)。要求送入同步檢測單元的數(shù)據(jù)寬度為8的倍數(shù),適應(yīng)字節(jié)操作。
同步檢測模塊15從串并轉(zhuǎn)換模塊輸入的并行的數(shù)據(jù)中查找?guī)aA1/A2,找到幀碼后,把數(shù)據(jù)重新同步,同時復(fù)位時序電路,進行幀的校核和保護,連續(xù)3幀找到幀碼才確認幀同步,幀同步檢測模塊15輸出的數(shù)據(jù)送到后面的B1/J0/AIS檢測單元。
SDH第一行是段開銷不擾碼,其它整個幀都擾碼,J0提取模塊17接收同步檢測模塊15的數(shù)據(jù)。J0規(guī)定了16字節(jié)E164格式,還規(guī)定了64字節(jié)格式,不同速率的J0在并行數(shù)據(jù)的位置是不同的,根據(jù)業(yè)務(wù)速率的設(shè)置,根據(jù)J0設(shè)置的類型,把接收到J0存放到FPGA的RAM模塊19中,以節(jié)省FPGA資源,便于MCU模塊1A的查詢。
B1處理模塊16從同步檢測模塊15接收數(shù)據(jù),B1的處理比較復(fù)雜,它首先對整幀信號進行BIP計算,得到上一幀的BIP校驗byte_BIP,然后對所有開銷進行解擾碼處理,再從解擾碼的數(shù)據(jù)中提取出發(fā)送端原來計算的BIP校驗b1_CAL,對byte_BIP和b1_CAL進行異或運算,得到上一幀的BIP誤碼,我們把每幀的B1誤碼作累積計數(shù),放到RAM模塊19中,供MCU模塊1A讀取,作性能上報處理。
AIS處理模塊18仍然是從同步檢測模塊15中接收數(shù)據(jù),經(jīng)過解擾碼處理,從開銷的K2中抽取MS_AIS信息,進入AIS狀態(tài)需要連續(xù)3幀收到AIS告警,退出AIS狀態(tài)也需要連續(xù)3幀無AIS告警。AIS的告警狀態(tài)放在RAM模塊19中,供MCU模塊1A處理上報告警。
其它的開銷還可以包括K1、K2或S1字節(jié)開銷以及它們的組合,根據(jù)需要可以從同步檢測模塊15中提取數(shù)據(jù),經(jīng)過解擾碼處理,提取出相應(yīng)的信息,作后續(xù)的處理。
MCU模塊1A,訪問各個通道的RAM模塊19,29…n9。讀取每個通道的B1/J0/AIS等信息,上報網(wǎng)管,保證SDH的傳輸質(zhì)量能得到可靠的監(jiān)視。
每個通道同時進行性能檢測,互不干擾。
如圖3所示的是波分復(fù)用網(wǎng)絡(luò)同步數(shù)字系列光通道性能檢測裝置,高速串并轉(zhuǎn)換實現(xiàn)40位寬的串并轉(zhuǎn)換,整個裝置包括多個通道,每個通道功能是一樣的,以第一個通道為例來說明,串并轉(zhuǎn)換的寬度為40位,是5個字節(jié)寬度。
在第一個通道中,信號光進入光接收模塊S11,光接收模塊S11把接收的SDH信號轉(zhuǎn)換為電信號,電信號一路送入光發(fā)送模塊S12,光發(fā)送模塊采用特定波長的激光器,把信號轉(zhuǎn)換成光信號,用光纖傳送到遠方。
另一路電信號送入FPGA,接入FPGA的高速串并轉(zhuǎn)換端口,先經(jīng)過時鐘提取模塊S13,從數(shù)據(jù)中提取時鐘和數(shù)據(jù),進入串并轉(zhuǎn)換模塊S14把高速的數(shù)據(jù)轉(zhuǎn)換成40位的低速并行數(shù)據(jù),40位并行數(shù)據(jù)送入同步檢測模塊S15。
同步檢測模塊S15從輸入的并行的數(shù)據(jù)中查找?guī)aA1/A2,找到幀碼后,進行幀的校核和保護,連續(xù)3幀找到幀碼才確認幀同步,幀同步檢測模塊S15輸出的數(shù)據(jù)送到后面的B1/J0/AIS檢測單元。
J0提取模塊S17接收同步檢測模塊S15的數(shù)據(jù),根據(jù)業(yè)務(wù)速率的設(shè)置,根據(jù)J0的類型,把接收到J0存放到FPGA的塊RAM模塊S19中,供MCU模塊S1A的查詢。
B1處理模塊S16從同步檢測模塊S15接收數(shù)據(jù),先對整幀信號進行BIP計算,得到上一幀的BIP校驗和byte_BIP,再從解擾碼的開銷中提取出原來計算的BIP校驗b1_CAL,對byte_BIP和b1_CAL進行異或運算,得到上一幀的BIP誤碼,把每幀的B1誤碼作累積計數(shù),放到RAM模塊S19中,供MCU模塊S1A處理,作性能處理上報。
AIS的處理模塊S18從同步檢測模塊S15中接收數(shù)據(jù),經(jīng)過解擾碼處理,從開銷的K2中抽取MS_AIS信息,經(jīng)過連續(xù)3幀確認生成AIS告警,退出AIS狀態(tài)也需要連續(xù)3幀確認,AIS的告警狀態(tài)放在RAM模塊S19中,供MCU模塊1A處理上報。
MCU模塊S1A,訪問各個通道的RAM模塊S19,S29…Sn9。讀取每個通道的B1/J0/AIS等信息,上報網(wǎng)管,保證SDH的傳輸質(zhì)量能得到可靠的監(jiān)視。
如圖4所示,波分復(fù)用網(wǎng)絡(luò)同步數(shù)字系列光通道性能檢測裝置,高速串并轉(zhuǎn)換實現(xiàn)16位寬的串并轉(zhuǎn)換,整個裝置包括多個通道,每個通道功能是一樣的,以第一個通道為例來說明,本方案串并轉(zhuǎn)換的寬度為16位,是2個字節(jié)寬度。
在第一個通道中,信號光進入光接收模塊T11,光接收模塊T11把接收的SDH信號轉(zhuǎn)換為電信號,電信號一路送入光發(fā)送模塊T12,光發(fā)送模塊采用特定波長的激光器,把信號轉(zhuǎn)換成光信號,用光纖傳送到遠方。
另一路電信號送入FPGA,接入FPGA的高速串并轉(zhuǎn)換端口,先經(jīng)過時鐘提取部分T13從數(shù)據(jù)中提取時鐘和數(shù)據(jù),進入模塊T14把高速的數(shù)據(jù)轉(zhuǎn)變成16位的低速并行數(shù)據(jù),16位并行數(shù)據(jù)送入同步檢測模塊T15。
同步檢測模塊T15從輸入的并行的數(shù)據(jù)中查找?guī)aA1/A2,找到幀碼后,進行幀的校核和保護,連續(xù)3幀找到幀碼才確認幀同步,幀同步檢測模塊T15輸出的數(shù)據(jù)送到后面的B1/J0/AIS檢測單元。
J0提取模塊T17接收同步檢測模塊T15的數(shù)據(jù),根據(jù)業(yè)務(wù)速率的設(shè)置,根據(jù)J0的類型,把接收到J0存放到FPGA的RAM模塊T19中,便于MCU模塊T1A的查詢。
B1的處理模塊T16從同步檢測模塊T15接收數(shù)據(jù),先對整幀信號進行BIP計算,得到上一幀的BIP校驗和byte_BIP,再從解擾碼的開銷中提取出原來計算的BIP校驗b1_CAL,對byte_BIP和b1_CAL進行異或運算,得到上一幀的BIP誤碼,把每幀的B1誤碼作累積計數(shù),放到RAM模塊T19中,供MCU模塊T1A處理,作性能處理上報。
AIS的處理模塊T18從同步檢測模塊T15中接收數(shù)據(jù),經(jīng)過解擾碼處理,從開銷的K2中抽取MS_AIS信息,經(jīng)過連續(xù)3幀確認生成AIS告警,退出AIS狀態(tài)也需要連續(xù)3幀確認。AIS的告警狀態(tài)放在RAM模塊T19中,供MCU模塊1A處理上報。
MCU模塊T1A,訪問各個通道的RAM模塊T19,T29…Tn9。讀取每個通道的B1/J0/AIS等信息,上報網(wǎng)管,保證SDH的傳輸質(zhì)量能得到可靠的監(jiān)視。
如圖5所示,波分復(fù)用網(wǎng)絡(luò)同步數(shù)字系列光通道性能檢測裝置,10G性能檢測的框圖,整個裝置包括多個通道,每個通道功能是一樣的,以第一通道為例來說明,本方案采用4個高速的時鐘提取和4套串并轉(zhuǎn)換來實現(xiàn)10G的性能檢測。
在第一通道中,信號光進入光接收模塊X11,光接收模塊X11把接收的SDH信號轉(zhuǎn)換為電信號,電信號一路送入光發(fā)送模塊X12,光發(fā)送模塊采用特定波長的激光器,把信號轉(zhuǎn)換成光信號,用光纖傳送到遠方。
另外電信號送入FPGA,目前FPGA尚不支持106速率的CDR,把10G信號拆分為4個2.5G信號處理,要求光模塊提供4路并行的信號,接入FPGA的高速串并轉(zhuǎn)換端口,先經(jīng)過時鐘提取部分X13_1,X13_2,X13_3,X13_4從數(shù)據(jù)中提取時鐘和數(shù)據(jù),分別送入模塊X14_1,X14_2,X14_3,X14_4把高速的數(shù)據(jù)轉(zhuǎn)變成低速并行數(shù)據(jù),并行數(shù)據(jù)送入同步檢測模塊X15。
同步檢測模塊X15從輸入的并行的數(shù)據(jù)中查找?guī)aA1/A2,找到幀碼后,進行幀的校核和保護,連續(xù)3幀找到幀碼才確認幀同步,幀同步檢測模塊X15輸出的數(shù)據(jù)送到后面的B1/J0/AIS檢測單元。
J0提取模塊X17接收同步檢測模塊X15的數(shù)據(jù),根據(jù)業(yè)務(wù)速率的設(shè)置,根據(jù)J0的類型,把接收到J0存放到FPGA的塊RAM模塊X19中,便于MCU模塊X1A的查詢。
B1的處理模塊X16從同步檢測模塊X15接收數(shù)據(jù),先對整幀信號進行BIP計算,得到上一幀的BIP校驗和byte_BIP,再從解擾碼的開銷中提取出原來計算的BIP校驗b1_CAL,對byte_BIP和b1_CAL進行異或運算,得到上一幀的BIP誤碼,我們把每幀的B1誤碼作累積計數(shù),放到RAM模塊X19中,供MCU模塊X1A處理,作性能處理上報。
AIS的處理模塊X18從同步檢測模塊X15中接收數(shù)據(jù),經(jīng)過解擾碼處理,從開銷的K2中抽取MS_AIS信息,經(jīng)過連續(xù)3幀確認生成AIS告警,退出AIS狀態(tài)也需要連續(xù)3幀確認,AIS的告警狀態(tài)放在RAM模塊X19中,供MCU模塊X1A處理上報。
MCU模塊X1A,訪問各個通道的RAM模塊X19,X29…Xn9,讀取每個通道的B1/J0/AIS等信息,上報網(wǎng)管,保證SDH的傳輸質(zhì)量能得到可靠的監(jiān)視。
采用本裝置,F(xiàn)PGA包括多個高速的時鐘提取模塊和串并轉(zhuǎn)換模塊,可以實現(xiàn)多通道的SDH業(yè)務(wù)的性能監(jiān)測,并且支持多路同時檢測,多種不同速率可以通過MCU模塊隨時修改,如果需要增加功能,需要監(jiān)測更多的性能,可通過FPGA的下載口更新下載FPGA程序,F(xiàn)PGA具有充足的資源,具有可重構(gòu)的特點,實現(xiàn)在線進行升級,一個芯片可以完成多通道的SDH業(yè)務(wù)的性能監(jiān)測,替代原來幾片的CDR和幾片B1/J0監(jiān)測芯片,可以節(jié)省PCB的面積,降低功耗以及降低成本,增加了系統(tǒng)的可靠性。
權(quán)利要求
1.波分復(fù)用網(wǎng)絡(luò)同步數(shù)字系列光通道性能檢測裝置,其特征在于,所述的裝置包括一個以上的通道,每個通道包括高速串并轉(zhuǎn)換端口,用于從接收到的數(shù)據(jù)中提取時鐘和數(shù)據(jù),并把高速的串行數(shù)據(jù)轉(zhuǎn)換成低速的并行數(shù)據(jù);同步檢測模塊,用于把從高速串并轉(zhuǎn)換端口接收到的并行數(shù)據(jù)重新同步后輸出;開銷處理模塊,用于對從同步檢測模塊接收到的數(shù)據(jù)進行處理;隨機訪問存儲器模塊,用于存儲開銷處理模塊處理的結(jié)果并供后續(xù)處理模塊讀取。
2.按照權(quán)利要求1所述的波分復(fù)用網(wǎng)絡(luò)同步數(shù)字系列光通道性能檢測裝置,其特征在于,所述的高速串并轉(zhuǎn)換端口為一個以上,所述一個以上的高速串并轉(zhuǎn)換端口并行連接在輸入端口和同步檢測模塊之間。
3.按照權(quán)利要求1所述的波分復(fù)用網(wǎng)絡(luò)同步數(shù)字系列光通道性能檢測裝置,其特征在于,所述的開銷模塊為B1檢測模塊、J0提取模塊和AIS檢測模塊,所述的B1檢測模塊、J0提取模塊和AIS檢測模塊并行連接在同步檢測模塊和隨機訪問存儲器模塊之間。
4.按照權(quán)利要求3所述的波分復(fù)用網(wǎng)絡(luò)同步數(shù)字系列光通道性能檢測裝置,其特征在于,所述的開銷處理模塊還包括K1、K2或S1字節(jié)的開銷模塊。
5.按照權(quán)利要求1、2、3或4所述的波分復(fù)用網(wǎng)絡(luò)同步數(shù)字系列光通道性能檢測裝置,其特征在于,所述的高速串并轉(zhuǎn)換端口包括時鐘提取模塊和串并轉(zhuǎn)換模塊,時鐘提取模塊用于從輸入端口接收到的數(shù)據(jù)中提取出時鐘和數(shù)據(jù),串并轉(zhuǎn)換模塊用于把從時鐘提取模塊中接收到的高速串行數(shù)據(jù)轉(zhuǎn)換成低速的并行數(shù)據(jù)。
全文摘要
本發(fā)明公開了一種波分復(fù)用網(wǎng)絡(luò)同步數(shù)字系列光通道性能檢測裝置,為解決現(xiàn)有的WDM系統(tǒng)不能提供多通道同時檢測、更多的性能檢測的問題而發(fā)明。本發(fā)明的光通道性能檢測裝置包括一個以上的通道,每個通道包括高速串并轉(zhuǎn)換端口,用于從接收到的數(shù)據(jù)中提取時鐘和數(shù)據(jù),并把高速的串行數(shù)據(jù)轉(zhuǎn)換成低速的并行數(shù)據(jù);同步檢測模塊,用于把從高速串并轉(zhuǎn)換端口接收到的并行數(shù)據(jù)重新同步后輸出;開銷處理模塊,用于對從同步檢測模塊接收到的數(shù)據(jù)進行處理;隨機訪問存儲器模塊,用于存儲開銷處理模塊處理的結(jié)果供后續(xù)處理模塊讀取。本發(fā)明實現(xiàn)了多通道同時檢測,支持更多的性能檢測,方便升級,具低成本,低功耗,小體積,高可靠的特點。
文檔編號H04J3/16GK101043281SQ200610065698
公開日2007年9月26日 申請日期2006年3月23日 優(yōu)先權(quán)日2006年3月23日
發(fā)明者武二中, 苑巖, 秦永兵 申請人:中興通訊股份有限公司