国产精品1024永久观看,大尺度欧美暖暖视频在线观看,亚洲宅男精品一区在线观看,欧美日韩一区二区三区视频,2021中文字幕在线观看

  • <option id="fbvk0"></option>
    1. <rt id="fbvk0"><tr id="fbvk0"></tr></rt>
      <center id="fbvk0"><optgroup id="fbvk0"></optgroup></center>
      <center id="fbvk0"></center>

      <li id="fbvk0"><abbr id="fbvk0"><dl id="fbvk0"></dl></abbr></li>

      用于數(shù)字無線對講機系統(tǒng)中對調(diào)頻信號進行數(shù)字式解調(diào)的系統(tǒng)和方法

      文檔序號:7972915閱讀:310來源:國知局

      專利名稱::用于數(shù)字無線對講機系統(tǒng)中對調(diào)頻信號進行數(shù)字式解調(diào)的系統(tǒng)和方法
      技術(shù)領(lǐng)域
      :本發(fā)明涉及數(shù)字無線對講機技術(shù),更具體地說,涉及一種用于數(shù)字無線對講機系統(tǒng)中對調(diào)頻信號進行數(shù)字式解調(diào)的系統(tǒng)和方法。
      背景技術(shù)
      :DMR(DigitalMobileRadio,即數(shù)字移動對講機)標準是歐洲通信標準協(xié)會最新推出的一種數(shù)字集群標準。在DMR標準以數(shù)字無線系統(tǒng)為主,但其中也明確要求能兼容現(xiàn)有的模擬無線系統(tǒng)。因此,對于目前通用的FM(調(diào)頻)模擬調(diào)制解調(diào)模式,如何將其在基于DMR的數(shù)字平臺上實現(xiàn),將是DMR系統(tǒng)產(chǎn)品化必須攻克的一個技術(shù)難關(guān)。目前的數(shù)字移動對講機中,通常采用FPGA(現(xiàn)場可編程邏輯門陣列芯片)來實現(xiàn)各功能模塊,但現(xiàn)有技術(shù)中還沒有基于FPGA硬件平臺實現(xiàn)模擬FM解調(diào)的方案。
      發(fā)明內(nèi)容針對現(xiàn)有技術(shù)的上述缺陷,本發(fā)明要解決如何在數(shù)字移動對講機系統(tǒng)中兼容模擬FM解調(diào)的問題,并在基于FPGA硬件平臺實現(xiàn)模擬FM解調(diào)。本發(fā)明解決其技術(shù)問題所采用的技術(shù)方案是:提供一種用于數(shù)字無線對講機系統(tǒng)中對調(diào)頻信號進行數(shù)字式解調(diào)的系統(tǒng),其中包括用于對輸入的模擬調(diào)頻信號進行采樣、并輸出待解調(diào)數(shù)據(jù)的數(shù)據(jù)采樣模塊;用于對所述待解調(diào)數(shù)據(jù)進行載波去除處理、以輸出IQ兩路去載波信號的載波去除模塊;用于對所述IQ兩路去載波信號進行解析處理、以還原出被調(diào)制信號的基帶解析模塊;以及,用于對所述基帶解析模塊所輸出的信號進行低通濾波處理、以輸出解調(diào)結(jié)果信號的低通濾波模塊。本發(fā)明的所述數(shù)據(jù)采樣模塊中包括用于將模擬調(diào)頻信號轉(zhuǎn)換為n位數(shù)字信號的模數(shù)轉(zhuǎn)換模塊,以及闬于將所述n位連續(xù)型二進制數(shù)據(jù)轉(zhuǎn)換為n位補碼二進制數(shù)據(jù)、從而得出待解調(diào)數(shù)據(jù)的數(shù)字轉(zhuǎn)換模塊,所述n為大于或等于8、且小于或等于16的整數(shù);本發(fā)明的所述載波去除模塊中包括用于產(chǎn)生IQ兩路載波信號的載波產(chǎn)生模塊,用于將待解調(diào)數(shù)據(jù)與I路載波信號相乘的I路乘法器,用于將待解調(diào)數(shù)據(jù)與Q路載波信號相乘的Q路乘法器,用于對所述I路乘法器和Q路乘法器的輸出進行線性變換處理的線性變換模塊,以及用于對所述線性變換模塊的輸出進行低通濾波處理以輸出IQ兩路去載波信號的低通濾波器;本發(fā)明的所述基帶解析模塊中包括用于對所述IQ兩路去載波信號進行反正切運算以求出其對應相位值的反正切運算模塊,以及用于對所述相位值進行微分運算以還原出被調(diào)制信號的微分運算模塊。本發(fā)明中,還包括用于向所述載波去除模塊、基帶解析模塊、以及低通濾波模塊輸出系統(tǒng)時鐘信號和采樣使能時鐘信號,并向所述數(shù)據(jù)采樣模塊輸出釆樣時鐘信號的時鐘模塊。本發(fā)明的系統(tǒng)中,所述時鐘模塊、載波去除模塊、基帶解析模塊、以及低通濾波模塊是由一片現(xiàn)場可編程邏輯門陣列芯片來實現(xiàn)的。另外,本發(fā)明還提供一種用于數(shù)字無線對講機系統(tǒng)中對調(diào)頻信號進行數(shù)字式解調(diào)的方法,其中包括以下步驟(51)、對輸入的FM模擬信號進行采樣、并輸出待解調(diào)數(shù)據(jù);(52)、對所述待解調(diào)數(shù)據(jù)進行載波去除處理、以輸出IQ兩路去載波信號;(53)、對所述IQ兩路去載波信號進行解析處理、以還原出被調(diào)制信號;(54)、對所述基帶解析模塊所輸出的信號進行低通濾波處理、以輸出解調(diào)結(jié)果信號的低通濾波模塊。本發(fā)明所述方法的步驟(S1)中包括(Sll)、先將模擬調(diào)頻信號轉(zhuǎn)換為n位數(shù)字信號,同樣,所述n為大于或等于8、且小于或等于16的整數(shù);(S12)、將這n位連續(xù)型二進制數(shù)據(jù)轉(zhuǎn)換為n位補碼二進制數(shù)據(jù),從而得出待解調(diào)數(shù)據(jù)。本發(fā)明所述方法的步驟(S2)中,先產(chǎn)生與所述待解調(diào)數(shù)據(jù)具有相同載波頻率的IQ兩路載波信號,然后將所述待解調(diào)數(shù)據(jù)分別與所述IQ兩路載波信號相乘,再對IQ兩路相乘的輸出進行線性變換處理,再線性變換處理后的輸出進行低通濾波處理,以輸出IQ兩路去載波信號。本發(fā)明所述方法的步驟(S3)中,先對所述IQ兩路去載波信號進行反正切運算以求出其對應相位值,再對所述相位值進行微分運算以還原出被調(diào)制信號。本發(fā)明所述的方法中,所述步驟(S2)、步驟(S3)、以及(S4)可由一個現(xiàn)場可編程邏輯門陣列芯片來實現(xiàn)的,并受相同的系統(tǒng)時鐘信號和采樣使能時鐘信號所控制;所述步驟(S1)受該現(xiàn)場可編程邏輯門陣列芯片發(fā)出的采樣時鐘信號所控制。由上述技術(shù)方案可知,本發(fā)明在數(shù)字移動對講機系統(tǒng)中,實現(xiàn)了對模擬FM解調(diào)的兼容,實現(xiàn)了對模擬信號的數(shù)字化處理,從而可達到增強信號的抗干擾能力等目的。更重要的是,本發(fā)明基于FPGA硬件平臺來實現(xiàn)FM解調(diào)功能,完成了DMR系統(tǒng)開發(fā)的一個重要環(huán)節(jié)。下面將結(jié)合附圖及實施例對本發(fā)明作進一步說明,附圖中圖1是本發(fā)明中對調(diào)頻信號進行數(shù)字式解調(diào)的流程圖2是本發(fā)明中對調(diào)頻信號進行數(shù)字式解調(diào)的原理框圖3是圖2中所示時鐘模塊的管腳設(shè)計圖4是圖2中所示數(shù)據(jù)采樣模塊的管腳設(shè)計圖5是圖2中所示載波去除模塊的原理框圖6是圖2中所示載波去除模塊的管腳設(shè)計圖7是圖2中所示基帶解析模塊的管腳設(shè)計圖8是圖2中所示低通濾波模塊的管腳設(shè)計圖9是由FPGA實現(xiàn)的各個模塊之間的連接關(guān)系圖IO是本發(fā)明一個實施例中的被調(diào)制信號的波形圖11是圖10中所示被調(diào)制、再被本發(fā)明的系統(tǒng)所解調(diào)之后的還原信號的波形圖。具體實施例方式本發(fā)明的解調(diào)過程如圖l所示,其中,首先對模擬輸入進入數(shù)據(jù)采樣,得,它可被展開成兩個三角在解調(diào)過程中,首先就是到待解調(diào)信號,其代表式是&m=AcosftV+jit,mWA函數(shù)乘積形式的差值;從輸入信號的^構(gòu)可°以看出,去掉載波信號(基于wj);接著釆用arctan(反正切)算法分別對濾除載波之后的I、Q兩路有用信號求得幅角,即對sin[p,mW刮和cos[j)t,m(O刮進行解析,得到積分格式的被調(diào)信號;然后采用微分il算得到被調(diào)信^m(t);最后對解析輸出的被調(diào)信號m(t)進行低通濾波處理,得到還原的信號。如圖2所示為實現(xiàn)上述算法的原理框圖,本發(fā)明是在FPGA(FieldProgmmmingGateArmy,即現(xiàn)場可編程邏輯門陣列)數(shù)字平臺上具體實現(xiàn)上述方案的。為了保證通信系統(tǒng)的嚴格實時性,本發(fā)明基于時鐘控制來實現(xiàn)FM解調(diào)數(shù)字化。圖2中的細箭頭線代表時鐘信號,粗箭頭線代表被處理信號。(1)、時鐘模塊201綜合其他功能模塊的需求,同時充分考慮與其他功能模塊的兼容與復用,例如可采用6144KHz作為系統(tǒng)工作時鐘,614.4KHz作為采樣時鐘,153.6KHz作為中頻載波頻率。以上頻率中,614.4KHz的采樣時鐘可由使能時鐘生成,該部分電路主要由DCM(DigitalClockManager,即數(shù)字時鐘管理器)組成。(2)、數(shù)據(jù)采樣模塊202其作用是采集外部輸入的待解調(diào)數(shù)據(jù),由于外部輸入為模擬信號,所以該部分模塊以AD(AnalogtoDigital,即模擬到數(shù)字)轉(zhuǎn)換為主要組成,采用n位精度的AD轉(zhuǎn)換、614.4KHz的采樣頻率來接收外部輸入的模擬信號,然后送給內(nèi)部進行解調(diào),這里的n通常為大于或等于8、且小于或等于16的整數(shù),本實施例中取12,當n取值為8、16、或其他值時,本系統(tǒng)中的相應模塊應作適應性調(diào)整。(3)、載波去除模塊203對于帶有中頻載波的待解調(diào)信號,進入解調(diào)電路的第一步處理就是要求去除載波信號。實現(xiàn)過程中,首先將SpM分別乘以I、Q兩路的中頻載波,然后經(jīng)過一個低通濾波器濾去中頻信號,即可得到帶有有用成分的I、Q兩路基帶信號,其中低通濾波的截止頻率釆用話音上限4KHz。(4)、基帶解析模塊204去除載波之后得到I、Q兩路基帶信號,類似于sina和cosa的模式,通過反正切算法可以得到幅角a;實際處理中a是帶有m(t)的積分成分的,經(jīng)過微分運算,即可得到被調(diào)制信號m(t)。(5)、低通濾波模塊205其作用是通過數(shù)字濾波器濾除雜散的干擾信號,同時也起著抗混疊濾波的作用,得到連續(xù)平滑的還原信號。下面將詳細介紹各部分的具體實施方式,在整個實現(xiàn)過程中,基于輸入模擬信號為m(t):sin(200"t)+2sin(600"t)、載波頻率為153.6KHz、采樣時鐘為4倍采樣時鐘頻率,來驗證整個設(shè)計流程。一、時鐘模塊。圖2中的時鐘模塊201是整個系統(tǒng)工作的基準,后面的各個模塊都要使用到其輸出的時鐘信號。其管腳設(shè)計如圖3所示,各管腳的功能參見表一所示。表一.時鐘模塊的引腳標識<table>tableseeoriginaldocumentpage9</column></row><table>本時鐘模塊中,因中頻載波頻率為153.6KHz,所以可采用兩個DCM的IPcore(IntellectualPropertycore,即知識產(chǎn)權(quán)核)實現(xiàn)從75MHz的時鐘源到153.6腿z的基準信號時鐘的變換,然后由153.6MHz計數(shù)分頻得到6144KHz、614.4KHz等各種時鐘信號。對實際電路的輸出結(jié)果用頻率計進行測試,614.4KHz測試信號的頻率值為614.4012KHz,出現(xiàn)誤差的原因由兩方面引起一是晶體振蕩器的75MHz信號存在誤差,測試結(jié)果為74.999MHz,二是DCM頻率轉(zhuǎn)換存在誤差;輸出結(jié)果的誤差精確到小數(shù)點后三位,可以滿足系統(tǒng)的要求。二、數(shù)據(jù)采樣模塊圖2中的數(shù)據(jù)采樣模塊202的管腳設(shè)計如圖4所示,其功能是通過AD轉(zhuǎn)換模塊,將模擬射頻信號轉(zhuǎn)換為數(shù)字信號,以輸入到由FPGA實現(xiàn)的后續(xù)模塊進行處理。本實施例中,AD轉(zhuǎn)換模塊采用TI公司的型號為TIADS807的器件(對應于圖4中左側(cè)的模塊),它將無線接收電路接收到的模擬射頻信號轉(zhuǎn)換為12位的數(shù)字量,同時,前述時鐘模塊還向AD轉(zhuǎn)換模塊提供采樣時鐘及其他控制信號。在AD轉(zhuǎn)換模塊的輸入端,還包括對模擬射頻信號進行處理的電路,例如輸入級、濾波級、微分運放級等處理電路,由于已是成熟的現(xiàn)有技術(shù),所以不再詳細描述。本實施例中,對模擬輸入的要求是,直流分量為5V以下,交流成分的峰一峰值為IV,從而可將該模擬輸入轉(zhuǎn)換為最小從12個0到最大12個1的數(shù)字量,再提供給后續(xù)處理模塊。圖4左側(cè)是AD轉(zhuǎn)換模塊,右側(cè)是FPGA內(nèi)部的數(shù)字量轉(zhuǎn)換模塊,后者的作用是將連續(xù)型二進制數(shù)據(jù)轉(zhuǎn)換為補碼二進制數(shù)據(jù)。數(shù)據(jù)采樣時,從、(Lin'端口輸入模擬信號,經(jīng)過AD轉(zhuǎn)換模塊中的AD器件轉(zhuǎn)換為12位的數(shù)字信號,然后經(jīng)內(nèi)部數(shù)字轉(zhuǎn)換模塊轉(zhuǎn)換為12位的二進制補碼格式,從而完成模擬輸入到FPGA中的數(shù)字信號的轉(zhuǎn)換。圖4中的(ad—data—in(i:hO)',表示這是一個數(shù)據(jù)寬度為12位的數(shù)據(jù)總線,其最高位是ad—data—in[11],最低位是ad—data—in。表二、數(shù)據(jù)釆樣模塊引腳標識<table>tableseeoriginaldocumentpage10</column></row><table><table>tableseeoriginaldocumentpage11</column></row><table>三、載波去除模塊通過上述數(shù)據(jù)采樣模塊處理后,輸出的是待解調(diào)數(shù)據(jù),也就是源信號m(t)的被調(diào)制后的結(jié)果,其中帶有載波信息,信號格式為^=Acos如圖5所示,為了去除載波,由載波產(chǎn)生模塊501生成兩路載波信號,即sin(化f)和cos(^v);然后,通過IQ兩個乘法器502、503,將待解調(diào)信號SpM分別乘以這兩路(即I、Q兩路)載波,再使用濾波器(未在圖5中畫出)濾除高頻載波,即得到對應的^cos[^,附(0刮和一Asin[j"/t,m(f)A]信號。2o20然后,通過線性變換模塊504對兩路信號進行簡單的線性算術(shù)變換處理,可得到關(guān)于jfc,m(^的IQ兩路信號。本發(fā)明中的IQ兩路,I是指In—phase(同0相相位);Q是指Quadrature—phase(正交相位)。從圖5中可以看出,IQ兩路信號中的幅值常數(shù)A和積分符號中的h以及Q路信號的相位反向,都將在線性變換中處理。所以,對I路信號的輸出結(jié)果4cos[j、一0&],線性變換中2o對該式乘以^得到cos[h,m(f)刮項;對于Q路信號的輸出結(jié)果一4siii[j"fc,m(f)剎,線性變換中對該式乘以一4得到sin[j、m(f)刮項;也就是說,此處的線性變換相當于兩次乘法操作和一次正負反向,該處理過程對兩路信號的波形沒有影響,只是改變幅值大小而已。當前模塊為簡化處理過程,假設(shè)A=l,kf=l,則線性變換可以簡化為一次反向操作。如果進行了乘法操作,則需要使用低通濾波器505來濾除乘法操作所引入的高頻成分,以保留低頻有效的IQ兩路處理輸出結(jié)果,圖2中所示的低通濾波模塊205用于實現(xiàn)輸出波形平滑整形,其作用與本圖的低通濾波器505是不同的。載波去除模塊204的管腳設(shè)計如圖6所示,管腳標識如下表一所示。表三、去除載波模塊的管腳定義<table>tableseeoriginaldocumentpage12</column></row><table>四、基帶解析模塊通過上面步驟可以得到對應IQ兩路信號,即sin[j"^m(f)刮和cos[j^,m(0刮。而解調(diào)需要的是IQ兩路信號所對應的相位值,所以°必須將上述過禾1中得到的IQ兩路信號進行arctan的反正切運算,從而得到對應相位值。完成反正切變換的主要模塊是C0RDIC(cordic-coordinaterotationdigitalcomputer,即坐標旋轉(zhuǎn)數(shù)字計算機)的IPcore,其輸入為25位精度的IQ兩路信號,經(jīng)過C0RDIC轉(zhuǎn)換,得到12位精度有符號的相位輸出,其實質(zhì)是對輸入的兩路正/余弦信號sin—out/cos—out進行運算得到對應幅角的正切值,然后根據(jù)正切值通過查找事先設(shè)置的表格,找到對應的相位角度,即相當于求出°然后,對上述相位輸出值進行微分運算,即得到m(t),相對于FPGA而言,微分運算是比較簡單的,只需要將本次樣點相位值減去上次的樣點相位值,就是對應的微分輸出,因為d(phase)/dt=Aphase/△t=(phase2—phasel)/(t2-tl),因為t2-tl就是一個周期的時間單位,即等于l,所以上述計算相當于用當前的相位值(幅角)減去上一次的相位值,整個微分運算就是相鄰相位值的減法運算,同理,在FPGA中的積分就是相鄰相位值的累加。表四.微分模塊的引腳標識<table>tableseeoriginaldocumentpage13</column></row><table><table>tableseeoriginaldocumentpage14</column></row><table>將本實施例中的前述各個模塊連接起來,可得到圖9所示的總體電路圖,其中省去了圖4中所示的AD轉(zhuǎn)換模塊,本實施中,這幾個模塊都被集成在同一個FPGA中。具體實施時,各個模塊單元也可以是獨立的電路或芯片,也可將部分或全部模塊集成在一起,形成專用芯片。本實施例中,在調(diào)頻信號與高斯白噪聲之間的信噪比為10dB的情況下,假設(shè)輸入模擬信號為m(t)=sin(2007rt)+2sin(600"t)時,共波形如圖3所示,當采樣頻率為614.4KHz時,經(jīng)解調(diào)后的輸出結(jié)果如圖4所示。從圖中可以看出,兩種波形之間存在延時差別,但不會影響通話質(zhì)量??梢?,本實施例中的用于數(shù)字無線對講機系統(tǒng)中對調(diào)頻信號進行數(shù)字式解調(diào)的具有良好的信號還原性。本發(fā)明主要適用于歐洲電信標準協(xié)會制定的DMR業(yè)無線通信標準領(lǐng)域,應用于DMR通信系統(tǒng)物理層調(diào)制解調(diào)處理,也可進一步擴展到所有FSK(Fr叫uencyShiftKeyword,即頻移鍵控)調(diào)制方式的通信產(chǎn)品領(lǐng)域。權(quán)利要求1、一種用于數(shù)字無線對講機系統(tǒng)中對調(diào)頻信號進行數(shù)字式解調(diào)的系統(tǒng),其特征在于,包括用于對輸入的模擬調(diào)頻信號進行采樣、并輸出待解調(diào)數(shù)據(jù)的數(shù)據(jù)采樣模塊(202);用于對所述待解調(diào)數(shù)據(jù)進行載波去除處理、以輸出IQ兩路去載波信號的載波去除模塊(203);用于對所述IQ兩路去載波信號進行解析處理、以還原出被調(diào)制信號的基帶解析模塊(204);以及,用于對所述基帶解析模塊所輸出的信號進行低通濾波處理、以輸出解調(diào)結(jié)果信號的低通濾波模塊(205)。2、根據(jù)權(quán)利要求1所述的用于數(shù)字無線對講機系統(tǒng)中對調(diào)頻信號進行數(shù)字式解調(diào)的系統(tǒng),其特征在于,所述數(shù)據(jù)采樣模塊中包括:用于將模擬調(diào)頻信號轉(zhuǎn)換為n位數(shù)字信號的模數(shù)轉(zhuǎn)換模塊,以及用于將所述n位連續(xù)型二進制數(shù)據(jù)轉(zhuǎn)換為n位補碼二進制數(shù)據(jù)、從而得出待解調(diào)數(shù)據(jù)的數(shù)字轉(zhuǎn)換模塊,所述n為大于或等于8、且小于或等于16的整數(shù);所述載波去除模塊中包括用于產(chǎn)生IQ兩路載波信號的載波產(chǎn)生模塊(501),用于將待解調(diào)數(shù)據(jù)與I路載波信號相乘的I路乘法器(502),用于將待解調(diào)數(shù)據(jù)與Q路載波信號相乘的Q路乘法器(503),用于對所述I路乘法器和Q路乘法器的輸出進行線性變換處理的線性變換模塊(504),以及用于對所述線性變換模塊的輸出進行低通濾波處理以輸出IQ兩路去載波信號的低通濾波器(505);所述基帶解析模塊中包括用于對所述IQ兩路去載波信號進行反正切運算以求出其對應相位值的反正切運算模塊,以及用于對所述相位值進行微分運算以還原出被調(diào)制信號的微分運算模塊。3、根據(jù)權(quán)利要求2所述的用于數(shù)字無線對講機系統(tǒng)中對調(diào)頻信號進行數(shù)字式解調(diào)的系統(tǒng),其特征在于,還包括用于向所述載波去除模塊、基帶解析模塊、以及低通濾波模塊輸出系統(tǒng)時鐘信號和采樣使能時鐘信號,并向所述數(shù)據(jù)采樣模塊輸出采樣時鐘信號的時鐘模塊(201)。4、根據(jù)權(quán)利要求3所述的用于數(shù)字無線對講機系統(tǒng)中對調(diào)頻信號進行數(shù)字式解調(diào)的系統(tǒng),其特征在于,所述時鐘模塊、載波去除模塊、基帶解析模塊、以及低通濾波模塊是由一片現(xiàn)場可編程邏輯門陣列芯片來實現(xiàn)的。5、一種用于數(shù)字無線對講機系統(tǒng)中對調(diào)頻信號進行數(shù)字式解調(diào)的方法,其特征在于,包括以下步驟(51)、對輸入的FM模擬信號進行采樣、并輸出待解調(diào)數(shù)據(jù);(52)、對所述待解調(diào)數(shù)據(jù)進行載波去除處理、以輸出IQ兩路去載波信號;(53)、對所述IQ兩路去載波信號進行解析處理、以還原出被調(diào)制信號;(54)、對所述基帶解析模塊所輸出的信號進行低通濾波處理、以輸出解調(diào)結(jié)果信號的低通濾波模塊。6、根據(jù)權(quán)利要求5所述的用于數(shù)字無線對講機系統(tǒng)中對調(diào)頻信號進行數(shù)字式解調(diào)的方法,其特征在于,在所述步驟(S1)中包括(511)、先將模擬調(diào)頻信號轉(zhuǎn)換為n位數(shù)字信號,所述n為大于或等于8、且小于或等于16的整數(shù);(512)、將這n位連續(xù)型二進制數(shù)據(jù)轉(zhuǎn)換為n位補碼二進制數(shù)據(jù),從而得出待解調(diào)數(shù)據(jù)。7、根據(jù)權(quán)利要求6所述的用于數(shù)字無線對講機系統(tǒng)中對調(diào)頻信號進行數(shù)字式解調(diào)的方法,其特征在于,在所述步驟(S2)中,先產(chǎn)生與所述待解調(diào)數(shù)據(jù)具有相同載波頻率的IQ兩路載波信號,然后將所述待解調(diào)數(shù)據(jù)分別與所述IQ兩路載波信號相乘,再對IQ兩路相乘的輸出進行線性變換處理,再線性變換處理后的輸出進行低通濾波處理,以輸出IQ兩路去載波信號。8、根據(jù)權(quán)利要求7所述的用于數(shù)字無線對講機系統(tǒng)中對調(diào)頻信號進行數(shù)字式解調(diào)的方法,其特征在于,在所述步驟(S3)中,先對所述IQ兩路去載波信號進行反正切運算以求出其對應相位值,再對所述相位值進行微分運算以還原出被調(diào)制信號。9、根據(jù)權(quán)利要求8所述的用于數(shù)字無線對講機系統(tǒng)中對調(diào)頻信號進行數(shù)字式解調(diào)的系統(tǒng),其特征在于,所述步驟(S2)、步驟(S3)、以及(S4)是由一個現(xiàn)場可編程邏輯門陣列芯片來實現(xiàn)的,并受相同的系統(tǒng)時鐘信號和采樣使能時鐘信號所控制;所述步驟(S1)受該現(xiàn)場可編程邏輯門陣列芯片發(fā)出的采樣時鐘信號所控制。10、根據(jù)權(quán)利要求8所述的用于數(shù)字無線對講機系統(tǒng)中對調(diào)頻信號進行數(shù)字式解調(diào)的系統(tǒng),其特征在于,所述步驟(S1)輸出的待解調(diào)數(shù)據(jù)的代表式為&M-AcosGV+j"^褲)^所述步驟(S2)輸出的I路去載波信號的代表式為對cos[j"、m(0^]、Q路^載波信號的代表式為sin[j^,m(0刮;°所述步驟(S3)輸出幽被調(diào)制信號的代表式為"&入全文摘要本發(fā)明涉及一種用于數(shù)字無線對講機系統(tǒng)中對調(diào)頻信號進行數(shù)字式解調(diào)的系統(tǒng)和方法,為在數(shù)字移動對講機系統(tǒng)中兼容模擬FM解調(diào)的問題,本發(fā)明中,先由數(shù)據(jù)采樣模塊對輸入的模擬調(diào)頻信號進行采樣,再由載波去除模塊對所述待解調(diào)數(shù)據(jù)進行載波去除處理,然后由基帶解析模塊對IQ兩路去載波信號進行解析處理以還原出被調(diào)制信號,最后由低通濾波模塊進行低通濾波以輸出解調(diào)結(jié)果信號。系統(tǒng)中的時鐘模塊、載波去除模塊、基帶解析模塊、以及低通濾波模塊可由一片F(xiàn)PGA實現(xiàn)。本發(fā)明在數(shù)字移動對講機系統(tǒng)中實現(xiàn)了對模擬FM解調(diào)的兼容,實現(xiàn)了對模擬信號的數(shù)字化處理,從而可達到增強信號的抗干擾能力等目的。文檔編號H04Q5/00GK101184255SQ20061015681公開日2008年5月21日申請日期2006年11月13日優(yōu)先權(quán)日2006年11月13日發(fā)明者張曉波申請人:深圳市好易通科技有限公司
      網(wǎng)友詢問留言 已有0條留言
      • 還沒有人留言評論。精彩留言會獲得點贊!
      1