国产精品1024永久观看,大尺度欧美暖暖视频在线观看,亚洲宅男精品一区在线观看,欧美日韩一区二区三区视频,2021中文字幕在线观看

  • <option id="fbvk0"></option>
    1. <rt id="fbvk0"><tr id="fbvk0"></tr></rt>
      <center id="fbvk0"><optgroup id="fbvk0"></optgroup></center>
      <center id="fbvk0"></center>

      <li id="fbvk0"><abbr id="fbvk0"><dl id="fbvk0"></dl></abbr></li>

      一種otu信號(hào)的復(fù)用/解復(fù)用系統(tǒng)及方法

      文檔序號(hào):7647374閱讀:733來源:國知局
      專利名稱:一種otu信號(hào)的復(fù)用/解復(fù)用系統(tǒng)及方法
      技術(shù)領(lǐng)域
      本發(fā)明涉及一種OTU信號(hào)的處理系統(tǒng)及處理方法,尤其是一種對(duì) OTU信號(hào)進(jìn)行復(fù)用/解復(fù)用系統(tǒng)及方法。
      背景技術(shù)
      隨著OTN (Optical Transport Network,光傳送網(wǎng),簡稱OTN )線路端 口在電信網(wǎng)絡(luò)中的逐步普及,光傳送網(wǎng)在電層上的ODUk (Optical Channel Data Unit,光通道數(shù)據(jù)單元,簡稱0DUk,其中k=l, 2, 3分別對(duì)應(yīng)2. 5G、 10G、 40G速率級(jí)別)的調(diào)度以及復(fù)用/解復(fù)用的需求日趨迫切。但與 SDH (Synchronous Digital Hierarchy,同步數(shù)字體系,簡稱SDH)顯著不同的 是OTN是一個(gè)異步網(wǎng)絡(luò),接入設(shè)備的每條線路的OTUk (Optical Channel Transport Unit-k order,光通道傳輸單元,簡稱0TUk,其中k4,2,3分別 對(duì)應(yīng)2. 5G、 10G、 40G速率級(jí)別)的時(shí)鐘可能都是異步的,因此,相對(duì)于SDH 系統(tǒng),ODUk的調(diào)度和復(fù)用設(shè)備的線卡上的時(shí)鐘處理要復(fù)雜得多,每條OTUk 業(yè)務(wù)都帶有各自的時(shí)鐘,這不僅提高單板的成本,同時(shí)也限制了系統(tǒng)集成度 的提高。為了4是高單波長的光纖利用率,ITU-T G. 709協(xié)議定義了 ODUl到0DU2、 ODUl和/或ODU2到ODU3的復(fù)用方式。同樣因?yàn)镺TN的異步網(wǎng)絡(luò)特性,復(fù)用/ 解復(fù)用過程不得不采用了映射/解映射技術(shù)來適配業(yè)務(wù)間的速率差異。然而 40G的0DU3的復(fù)用路徑非常靈活,只要滿足關(guān)系式M+4x卜16 (M和N為正整 數(shù),其中M為0DU1支路的數(shù)目,N為0DU2的支路數(shù)目),就可以使M路0DU1 和N路0DU2都復(fù)用到0DU3中;為了支持完整的復(fù)用路徑,電路必須包括4 個(gè)ODU2<—>ODTU23映射/角罕映射單元牙口 16個(gè)0DU1<—>0DTU13映射/解映射單元 (Optical Channel Data Tributary Unit 12,光通道數(shù)據(jù)支路13單元,簡稱0DTU13;另外,Optical Channel Data Tributary Unit 12,光通道數(shù)據(jù) 支路12單元,簡稱0DTU12; Optical Channel Data Tributary Unit 23, 光通道數(shù)據(jù)支路23單元,簡稱ODTU23),并且每個(gè)復(fù)用/解復(fù)用的處理中必 須采用一定的時(shí)鐘恢復(fù)算法,配置相應(yīng)的時(shí)鐘電路,以保證解復(fù)用輸出ODUk 的時(shí)鐘質(zhì)量;因此,在有限的單板(或硅片)面積上支持完整的0DU3復(fù)用路 徑是非常困難的?,F(xiàn)有的OTN設(shè)備的復(fù)用/解復(fù)用的電路原理圖如圖1和圖2所示,按照 G. 709現(xiàn)有的架構(gòu),在ODUk的復(fù)用過程中,0DTU12/ ODTU13/ODTU23映射過 程中的調(diào)整控制、調(diào)整機(jī)會(huì)與0PU3時(shí)隙是緊密聯(lián)系在一起的,因此,映射/ 解映射與0PU3時(shí)序復(fù)用/解復(fù)用處理一般集中到一個(gè)模塊(或芯片)中實(shí)現(xiàn)。 圖1為現(xiàn)有技術(shù)中4xODUl + 3xODU2<-〉ODU3的復(fù)用系統(tǒng)的結(jié)構(gòu)示意圖,圖2為 現(xiàn)有4支術(shù)中0DU3<-〉4xODUl + 3xODU2解復(fù)用系統(tǒng)的結(jié)構(gòu)示意圖。模塊A處理 4路0TU1業(yè)務(wù),才莫塊B處理3路OTU2業(yè)務(wù),模塊C完成4xODUl + 3xODU2<->0DU3 的復(fù)用/解復(fù)用以及0TU3的業(yè)務(wù)處理;模塊A和B分別以0DU1或ODU2為接 口信號(hào)與模塊C連接。在復(fù)用方向,A模塊/模塊B的0TU1/0TU2處理單元完成0TU1/0TU2信號(hào) 的定幀、FEC (Forward Error Correction,前向糾錯(cuò),簡稱FEC)解碼、開 銷處理以后,從中提取出0DUl/0而2單元,利用鎖相環(huán)(PLL)電路跟蹤線路 時(shí)鐘,輸出0DU1/0DU2信號(hào);模塊C的0DTU13/ODTU23映射處理單元根據(jù)本 地鎖相環(huán)產(chǎn)生的0TU3時(shí)鐘,將ODUl/ODU2信號(hào)映射ODTU13/ ODTU23信號(hào), 最后通過MUX復(fù)用生成0TU3信號(hào)輸出。在整個(gè)復(fù)用方案中,0TU1/0TU2處理 單元可以不進(jìn)行提取0DU1/0DU2單元的操作,而直接向模塊C輸出0TU1/0TU2 信號(hào),由才莫塊C的ODTU13/ODTU23映射處理單元提取0DU1/0DU2單元,然后 再進(jìn)行映射處理。在解復(fù)用方向,模塊C先通過時(shí)隙拆分得到ODTU23和0DTU13單元,然 后經(jīng)過解映射處理和鎖相環(huán)電路分別恢復(fù)出0DU1/0DU2信號(hào),發(fā)送給模塊A 和模塊B;模塊A和模塊B的0TU1/0TU2處理單元根據(jù)0DU1/0DU2信號(hào)中的0DU1/0DU2單元生成0TU1/0TU2信號(hào),并進(jìn)行0TU1/0TU2開銷處理和FEC編 碼,利用鎖相環(huán)跟蹤得到的0TU1和0TU2時(shí)鐘,輸出0TU1/0TU2信號(hào)。在整個(gè)解復(fù)用方案中,模塊C的ODTU13/ODTU23解映射處理單元也可以直接恢復(fù)出 0TU1/0TU2信號(hào),發(fā)送給模塊A和模塊B。在現(xiàn)有技術(shù)中,完成一個(gè)0DU3的復(fù)用/解復(fù)用需要使用了 20多個(gè)時(shí)鐘鎖 相電路,即使如此,還不是一個(gè)全路徑的40G0TN復(fù)用/解復(fù)用方案。如果實(shí) 現(xiàn)16xODUK - 〉0DU3的復(fù)用/解復(fù)用,并考慮靈活支持0DU1和0DU2的混合復(fù) 接,單路40G復(fù)用/解復(fù)用設(shè)備需要的鎖相環(huán)數(shù)量將接近60個(gè)。按照目前的 實(shí)現(xiàn)技術(shù),要在有限的單板面積上集成這么多的鎖相環(huán)比較困難,同時(shí)也大 大增加了設(shè)備成本。常規(guī)的復(fù)用/解復(fù)用方案在支持0DU1和0DU2混合復(fù)接時(shí)代價(jià)很大模塊 C必須至少集成16路0DTU13和4路0DTU23的映射/解映射處理電路,而每 一^^映射/解映射都必須采用一定的時(shí)鐘恢復(fù)算法保證解映射輸出OTUk (或 ODUk)的時(shí)鐘質(zhì)量。這將進(jìn)一步加大40G處理模塊(或芯片)的實(shí)現(xiàn)難度。以異步OTUk信號(hào)(或ODUk)作為模塊間的接口信號(hào)也不利于設(shè)備集成 度的提升,多路OTUk (或ODUk)信號(hào)無法以時(shí)分復(fù)用方式共享總線。實(shí)現(xiàn)全 0DU1互連時(shí),串行速率為10G的接口總線也只能工作在2. 5G,不得不增加互 連總線數(shù)量,這對(duì)通過背板互連的應(yīng)用模式非常不利。發(fā)明內(nèi)容本發(fā)明實(shí)施例的目的是提供一種OTU信號(hào)的復(fù)用/解復(fù)用系統(tǒng)及方法,以減少復(fù)用/解復(fù)用系統(tǒng)中所需要的鎖相環(huán)電路的數(shù)量,從而簡化電路設(shè)計(jì),減少設(shè)備中電路集成的成本,降低設(shè)備或芯片的實(shí)現(xiàn)難度。為實(shí)現(xiàn)上述目的,本發(fā)明實(shí)施例提供了一種0TU信號(hào)的復(fù)用方法,包括 如下步驟從多個(gè)低速0TU信號(hào)中分別提取出低速0DU單元,并以高速0TU信號(hào)的 時(shí)鐘,將多個(gè)所述低速ODU單元分別封裝到作為OTU模塊間的接口信號(hào)的同步容器中;對(duì)多個(gè)所述同步容器執(zhí)行字節(jié)間插處理,生成高速凈荷單元,并插入所述高速OTU信號(hào)的開銷,生成所述高速OTU信號(hào)。本發(fā)明實(shí)施例還提供了一種OTU信號(hào)的解復(fù)用方法,包括如下步驟 對(duì)高速OTU信號(hào)進(jìn)行時(shí)隙拆分處理,生成多個(gè)作為OTU模塊間的接口信號(hào)的同步容器,所述同步容器帶有所述高速OTU信號(hào)時(shí)鐘,并封裝有低速ODU單元;從所述同步容器中提取出0DU單元,并根據(jù)所述低速OTU信號(hào)的時(shí)鐘, 生成所述^f氐速0TU信號(hào)。本發(fā)明實(shí)施例還提供了一種OTU信號(hào)的復(fù)用系統(tǒng),包括低速OTU復(fù)用處理模塊,用于從多個(gè)低速OTU信號(hào)中分別提取出低速ODU 單元,以高速OTU信號(hào)的時(shí)鐘,將所述低速ODU單元分別封裝到作為OTU模 塊間的接口信號(hào)的同步容器中;高速OTU復(fù)用處理模塊,與所述低速OTU復(fù)用處理模塊連接,用于對(duì)多 個(gè)所述同步容器執(zhí)行字節(jié)間插處理,生成高速凈荷單元,并插入所述高速OTU 信號(hào)的開銷,生成所述高速OTU信號(hào)。本發(fā)明實(shí)施例還提供了 一種OTU信號(hào)的解復(fù)用系統(tǒng),包括高速OTU解復(fù)用處理模塊,用于對(duì)高速OTU信號(hào)進(jìn)行時(shí)隙拆分處理,生 成多個(gè)作為OTU模塊間的接口信號(hào)的同步容器,所述同步容器帶有所述高速 OTU信號(hào)時(shí)鐘,并封裝有低速ODU單元;低速OTU解復(fù)用處理模塊,與所述高速OTU解復(fù)用處理模塊連接,用于 從所述同步容器中提取出ODU單元,并根據(jù)所述低速OTU信號(hào)的時(shí)鐘,生成 所述低速0TU信號(hào)。通過本發(fā)明實(shí)施例的OTU信號(hào)的復(fù)用/解復(fù)用系統(tǒng)及方法,減少了復(fù)用/ 解復(fù)用系統(tǒng)中所需要的鎖相環(huán)電路的數(shù)量,從而簡化了電路設(shè)計(jì),減少了設(shè) 備中電路集成的成本,降低設(shè)備或芯片的實(shí)現(xiàn)難度。下面通過附圖和實(shí)施例,對(duì)本發(fā)明的技術(shù)方案做進(jìn)一步的詳細(xì)描述。


      圖1為現(xiàn)有技術(shù)中4x0DUl + 3xODU2〈-〉ODU3的復(fù)用系統(tǒng)的結(jié)構(gòu)示意圖;圖2為現(xiàn)有技術(shù)中0DU3<-〉4xODUl + 3xODU2解復(fù)用系統(tǒng)的結(jié)構(gòu)示意3為本發(fā)明實(shí)施例1的流程圖;圖4為本發(fā)明實(shí)施例2的流程圖;圖5為本發(fā)明實(shí)施例3的結(jié)構(gòu)示意圖1;圖6為本發(fā)明實(shí)施例3的結(jié)構(gòu)示意圖2;圖7為本發(fā)明實(shí)施例4的結(jié)構(gòu)示意圖1;圖8為本發(fā)明實(shí)施例4的結(jié)構(gòu)示意圖2;圖9為本發(fā)明實(shí)施例5的結(jié)構(gòu)示意圖;圖10為本發(fā)明實(shí)施例6的結(jié)構(gòu)示意圖;圖11為本發(fā)明實(shí)施例的復(fù)用/解復(fù)用系統(tǒng)在OTN設(shè)備上的具體應(yīng)用模式 示意圖;圖12為本發(fā)明實(shí)施例中2. 5G總線下的0TU13S幀格式示意圖;圖13為本發(fā)明實(shí)施例中2. 5G總線下的OTU23S幀格式示意圖;圖14為本發(fā)明實(shí)施例中10G總線下的0TU13S幀格式示意圖;圖15為本發(fā)明實(shí)施例中10G總線下的OTU23S幀格式示意圖;圖16為本發(fā)明實(shí)施例的16xODUl到0DU3的復(fù)用過程示意圖;圖17為本發(fā)明實(shí)施例中進(jìn)一步改進(jìn)的2. 5G總線的OTU23S的幀格式示意圖1;圖18為本發(fā)明實(shí)施例中進(jìn)一步改進(jìn)的2. 5G總線的OTU23S的幀格式示意圖2。
      具體實(shí)施方式
      實(shí)施例1參見圖3,其為本發(fā)明實(shí)施例1的流程圖,本實(shí)施例描述了從多路低速的OTU信號(hào)復(fù)用為一路高速OTU信號(hào)的處理過程,包括如下步驟步驟Al、從多個(gè)低速0TU信號(hào)中分別提取出低速0DU單元,并以高速OTU 信號(hào)的時(shí)鐘,將多個(gè)所述低速0DU單元分別封裝到同步容器中;其中所述的 同步容器的具體結(jié)構(gòu)將在下文中給予詳細(xì)說明。其中,可以采用字節(jié)異步映射的方式將多個(gè)所述低速0DU單元分別封裝 到作為OTU模塊間的接口信號(hào)的同步容器中;步驟A2、對(duì)多個(gè)所述同步容器中的凈荷執(zhí)行字節(jié)間插處理,生成高速凈 荷單元,并封裝成所述高速OTU信號(hào)。上述步驟中的字節(jié)間插處理可以具體為從多個(gè)所述同步容器中分別提 取出所述低速OTU信號(hào)的調(diào)整控制字節(jié)和凈荷,并將所述調(diào)整控制字節(jié)作為 所述高速OTU信號(hào)的調(diào)整控制字節(jié),并對(duì)所述凈荷進(jìn)行字節(jié)間插后寫入所述 高速OTU信號(hào)的凈荷位置;上述步驟中的對(duì)所述凈荷進(jìn)行字節(jié)間插后寫入所述高速OTU信號(hào)的凈荷 位置的操作具體為在業(yè)務(wù)的源端(可對(duì)應(yīng)于本發(fā)明實(shí)施例中的低速OTU復(fù) 用處理才莫塊)配置多個(gè)所述同步容器的幀頭塊的位置,使不同的同步容器的 幀頭塊相互錯(cuò)開,在業(yè)務(wù)的宿端(可對(duì)應(yīng)于本發(fā)明實(shí)施例中的高速OTU復(fù)用 處理才莫塊)通過定幀操作,確定同步容器的幀頭位置,并將所述同步容器的 幀頭和開銷寫入所述高速OTU信號(hào)的幀頭和開銷寫入所述高速OTU信號(hào)的幀 頭和開銷的位置,并提取所述同步容器中的凈荷,進(jìn)行字節(jié)間插后寫入所述 高速OTU信號(hào)的凈荷位置。實(shí)施例2參見圖4,其為本發(fā)明實(shí)施例2的流程圖,本實(shí)施例描述了一路高速OTU 信號(hào)的解復(fù)用為多路低速的OTU信號(hào)的處理過程,包括如下步驟步驟B1、對(duì)高速OTU信號(hào)進(jìn)行時(shí)隙拆分處理,生成多個(gè)同步容器,所述 同步容器帶有所述高速OTU信號(hào)時(shí)鐘,并封裝有低速ODU單元;步驟B2、從所述同步容器中提取出0DU單元,并根據(jù)所述低速OTU信號(hào) 的時(shí)鐘,生成所述低速OTU信號(hào)。在實(shí)施例1和實(shí)施例2中,所述低速0TU信號(hào)和高速0TU信號(hào)可以為以 下信號(hào)所述低速OTU信號(hào)為0TU1信號(hào),所述高速OTU信號(hào)為0TU2信號(hào); 或,所述低速OTU信號(hào)為0TU2信號(hào),所述高速OTU信號(hào)為0TU3信號(hào); 或,所述低速OTU信號(hào)為0TU1信號(hào),所述高速OTU信號(hào)為0TU3信號(hào); 或,所述低速0TU信號(hào)為0TU1信號(hào)和0TU2信號(hào),所述高速OTU信號(hào)為 0TU3信號(hào)。 實(shí)施例3參見圖5,其為本發(fā)明實(shí)施例3的結(jié)構(gòu)示意圖1,本實(shí)施例所描述的系統(tǒng)為一復(fù)用系統(tǒng),包括低速OTU復(fù)用處理模塊D,用于從多個(gè)低速OTU信號(hào)中分別提取出低速 ODU單元,以高速OTU信號(hào)的時(shí)鐘,將所述低速ODU單元分別封裝到作為OTU 模塊間的接口信號(hào)的同步容器中;高速OTU復(fù)用處理模塊E,與所述低速OTU復(fù)用處理模塊連接,用于對(duì) 多個(gè)所述同步容器執(zhí)行字節(jié)間插處理,生成高速凈荷單元,并插入所述高速 OTU信號(hào)的開銷,生成所述高速OTU信號(hào)。上述4氐速OTU復(fù)用處理模塊和高速OTU復(fù)用處理模塊的內(nèi)部構(gòu)成可以如 圖6所示,其中,所述低速OTU復(fù)用處理模塊可以包括低速OTU復(fù)用系統(tǒng)時(shí)鐘Dl,用于提供低速OTU復(fù)用處理模塊的時(shí)鐘信號(hào);低速OTU復(fù)用鎖相環(huán)電路D2 ,與所述低速OTU復(fù)用系統(tǒng)時(shí)鐘連接,用于 將低速OTU復(fù)用系統(tǒng)時(shí)鐘輸出的時(shí)鐘信號(hào)轉(zhuǎn)換為高速OTU時(shí)鐘信號(hào);多個(gè)j氐速OTU復(fù)用處理單元D3,用于對(duì)低速OTU信號(hào)進(jìn)行定幀、FEC解 碼和開銷處理,并提取出低速ODU單元;每個(gè)所述低速OTU復(fù)用處理單元與一低速OTU映射處理單元D4連接,所 述低速OTU復(fù)用鎖相環(huán)電路與所述低速OTU映射處理單元連接,所述低速OTU映射處理單元用于根據(jù)所述低速0TU復(fù)用鎖相環(huán)電路輸出的高速OTU時(shí)鐘信 號(hào),將所述低速ODU單元封裝到同步容器中;所述高速OTU復(fù)用處理模塊可以包括高速OTU復(fù)用系統(tǒng)時(shí)鐘El,用于提供高速OTU復(fù)用處理模塊的時(shí)鐘信號(hào);高速0TU復(fù)用鎖相環(huán)電路E2,與所述高速OTU復(fù)用系統(tǒng)時(shí)鐘連接,用于 將所述高速OTU復(fù)用系統(tǒng)時(shí)鐘輸出的時(shí)鐘信號(hào)轉(zhuǎn)換為所述高速OTU時(shí)鐘信號(hào);復(fù)用合成處理單元(固X) E4,與所述低速OTU映射處理單元連接,用于 對(duì)所述低速OTU映射處理單元輸出的多個(gè)所述同步容器,執(zhí)行字節(jié)間插處理, 生成高速OTU信號(hào)的凈荷單元;高速OTU復(fù)用處理單元E3,與所述復(fù)用合成處理單元和所述高速OTU復(fù) 用鎖相環(huán)電路連接,用于根據(jù)所述高速OTU復(fù)用鎖相環(huán)電路生成的所述高速 OTU時(shí)鐘,插入所述高速OTU信號(hào)的開銷,將所述復(fù)用合成處理單元生成的 高速OTU信號(hào)的凈荷單元封裝成高速OTU信號(hào)。在實(shí)際應(yīng)用中,低速OTU復(fù)用系統(tǒng)時(shí)鐘Dl和高速OTU復(fù)用系統(tǒng)時(shí)鐘El 可以采用同頻時(shí)鐘。在上述實(shí)施例3中,所述低速OTU復(fù)用處理模塊和所述高速OTU復(fù)用處 理模塊可以為以下類型的復(fù)用處理模塊所述低速OTU復(fù)用處理模塊為處理0TU1信號(hào)的復(fù)用處理模塊,所述高速 OTU復(fù)用處理模塊為處理0TU2信號(hào)的復(fù)用處理模塊;或,所述低速0TU復(fù)用處理模塊為處理0TU2信號(hào)的復(fù)用處理模塊,所述 高速OTU復(fù)用處理模塊為處理0TU3信號(hào)的復(fù)用處理模塊;或,所述低速0TU復(fù)用處理模塊為處理0TU1信號(hào)的復(fù)用處理模塊,所述 高速OTU復(fù)用處理模塊為處理0TU3信號(hào)的復(fù)用處理模塊。或,所述l氐速OTU復(fù)用處理才莫塊為多個(gè),其中, 一個(gè)或多個(gè)j氐速OTU復(fù) 用處理模塊為處理0TU1信號(hào)的復(fù)用處理模塊, 一個(gè)或多個(gè)低速OTU復(fù)用處理 模塊為處理0TU2信號(hào)的復(fù)用處理模塊;所述高速OTU復(fù)用處理模塊為處理 0TU3信號(hào)的復(fù)用處理模塊。實(shí)施例4
      參見圖7,其為本發(fā)明實(shí)施例4的結(jié)構(gòu)示意圖1,本實(shí)施例所描述的系統(tǒng)
      為一解復(fù)用系統(tǒng),包括
      高速OTU解復(fù)用處理模塊G,用于對(duì)高速0TU信號(hào)進(jìn)行時(shí)隙拆分處理, 生成多個(gè)同步容器,所述同步容器帶有所述高速OTU信號(hào)時(shí)鐘,并封裝有低 速0DU單元;
      低速OTU解復(fù)用處理模塊F,與所述高速OTU解復(fù)用處理模塊連接,用 于從所述同步容器中提取出ODU單元,并根據(jù)所述低速OTU信號(hào)的時(shí)鐘,生 成所述低速OTU信號(hào)。
      上述j氐速OTU解復(fù)用處理模塊和高速OTU解復(fù)用處理模塊的內(nèi)部構(gòu)成可 以如圖8所示,其中,所述高速OTU解復(fù)用處理模塊可以包括
      高速OTU解復(fù)用處理單元G2,用于對(duì)高速OTU信號(hào)進(jìn)行開銷處理;
      高速OTU解復(fù)用鎖相環(huán)電路Gl,與所述高速OTU解復(fù)用處理單元連接, 用于從所述高速OTU信號(hào)中提取高速OTU信號(hào)時(shí)鐘;
      解復(fù)用分解處理單元(DE畫X) G3,與所述高速OTU解復(fù)用鎖相環(huán)電路和 所述高速OTU解復(fù)用處理單元連接,用于根據(jù)所述高速OTU時(shí)鐘信號(hào),對(duì)高 速OTU信號(hào)進(jìn)行時(shí)隙拆分處理,生成多個(gè)作為OTU模塊間的接口信號(hào)的同步 谷吞;
      所述^f氐速OTU解復(fù)用處理模塊包括
      多個(gè)^f氐速0TU解映射處理單元F3,與所述解復(fù)用分解處理單元連接,用 于對(duì)所述同步容器進(jìn)行解映射處理,提取出低速ODU單元;
      每個(gè)所述低速OTU解映射處理單元與一低速OTU解映射鎖相環(huán)電路Fl連 接,所述低速OTU解映射鎖相環(huán)電路用于從所述同步容器中,提取出所述低 速OTU信號(hào)的時(shí)鐘信號(hào);
      每個(gè)所述低速OTU解映射處理單元與一低速OTU解復(fù)用處理單元F2連
      對(duì)所述低速ODU單元進(jìn)行開銷處理和FEC編碼,封裝生成低速OTU信號(hào)。在上述實(shí)施例4中,所述低速OTU解復(fù)用處理模塊和所述高速OTU解復(fù) 用處理才莫塊可以為以下類型的復(fù)用處理模塊
      所述低速OTU解復(fù)用處理模塊為處理OTUl信號(hào)的解復(fù)用處理模塊,所述 高速OTU解復(fù)用處理模塊為處理0TU2信號(hào)的解復(fù)用處理模塊;
      或,所述低速OTU解復(fù)用處理模塊為處理0TU2信號(hào)的解復(fù)用處理模塊, 所述高速OTU解復(fù)用處理模塊為處理0TU3信號(hào)的解復(fù)用處理模塊;
      或,所述低速OTU解復(fù)用處理模塊為處理OTUl信號(hào)的解復(fù)用處理模塊, 所述高速OTU解復(fù)用處理模塊為處理0TU3信號(hào)的解復(fù)用處理模塊。
      或,所述低速OTU解復(fù)用處理模塊為多個(gè),其中, 一個(gè)或多個(gè)低速OTU 解復(fù)用處理;漠塊為處理OTUl信號(hào)的解復(fù)用處理模塊, 一個(gè)或多個(gè)低速OTU解 復(fù)用處理才莫塊為處理0TU2信號(hào)的解復(fù)用處理模塊;所述高速OTU解復(fù)用處理 模塊為處理0TU3信號(hào)的解復(fù)用處理模塊。
      實(shí)施例5
      參見圖9所示,本實(shí)施例為一復(fù)用系統(tǒng),完成4xOTUl + 3xOTU2<->0TU3 的復(fù)用,其中包括處理OTUl信號(hào)的OTUl復(fù)用模塊Al,處理0TU2信號(hào)的0TU2 復(fù)用模塊Bl,處理0TU3信號(hào)的0TU3復(fù)用模塊C1;與現(xiàn)有技術(shù)相比較,本實(shí) 施將映射處理單元從0TU3復(fù)用模塊搬移到OTUl復(fù)用模塊和0TU2復(fù)用模塊 中,G. 709標(biāo)準(zhǔn)中的0DTU13和ODTU23單元僅僅是映射/解映射的中間容器, 無法直接應(yīng)用到模塊接口上,于是本實(shí)施例引入一種替代0DTU13和ODTU23 的新的同步容器,該同步容器可以作為模塊間傳輸?shù)慕涌谛盘?hào)。在模塊間采 用新的同步容器后,40G OTUk的復(fù)用/解復(fù)用結(jié)構(gòu)將變得更簡潔、更高效。 為了下面表述方便,將以0TU3S時(shí)鐘頻率封裝0DU1單元的幀格式稱為0TU13S; 將以0TU3時(shí)鐘頻率封裝0DU2單元的幀格式稱為OTU23S。
      在復(fù)用方向,0TU1復(fù)用處理單元A13和OTU2復(fù)用處理單元B13完成0TU1 和0TU2的信號(hào)的定幀、FEC解碼和開銷處理后,模塊Al和Bl各通過一路0TU1 復(fù)用鎖相環(huán)電路A12和0TU2復(fù)用鎖相環(huán)電路B12將0TU1復(fù)用系統(tǒng)時(shí)鐘All 和0TU2復(fù)用系統(tǒng)時(shí)鐘Bll輸出的系統(tǒng)時(shí)鐘轉(zhuǎn)換成0TU3時(shí)鐘,0TU13S映射處理單元A14和OTU23S映射處理單元B14利用0TU3時(shí)鐘將0DU1和0DU2封裝 到0TU13S和OTU23S結(jié)構(gòu)中;模塊Cl的復(fù)用合成處理單元(麗X) C14通過 字節(jié)間插等操作實(shí)現(xiàn)0TU13S和OTU23S到0DU3的復(fù)用合成,0TU3復(fù)用鎖相 環(huán)電路C12將0TU3系統(tǒng)時(shí)鐘Cl 1輸出的系統(tǒng)時(shí)鐘轉(zhuǎn)換為0TU3時(shí)鐘,最后0TU3 復(fù)用處理單元C13利用0TU3時(shí)鐘,將ODU3單元封裝成OTU3信號(hào),并輸出。 實(shí)施例6
      參見圖10所示,本實(shí)施例為一解復(fù)用系統(tǒng),與實(shí)施例5相對(duì)應(yīng),完成 OTU3<-〉4xOTUl + 3xOTU2的解復(fù)用,其中包括處理0TU1信號(hào)的0TU1解復(fù)用 模塊A2,處理0TU2信號(hào)的0TU2解復(fù)用模塊B2,處理0TU3信號(hào)的0TU3解復(fù) 用模塊C2;在解復(fù)用方向,模塊C2的OTU3解復(fù)用處理單元C22完成了 0TU3 的開銷處理后,解復(fù)用分解處理單元(DE麗X) C23根據(jù)0TU3鎖相環(huán)電路提 取出的0TU3時(shí)鐘,執(zhí)行時(shí)隙拆分操作,實(shí)現(xiàn)0TU3幀到0TU13S和0TU23S結(jié) 構(gòu)的轉(zhuǎn)換,由于0TU13S和OTU23S與線路0TU3的時(shí)鐘同步,因此,模塊C2 只需要一路OTU3解復(fù)用鎖相環(huán)電路C21就可以實(shí)現(xiàn)OTU13S和OTU23S的輸出; 在模塊A2的0TU13S解映射處理單元A23和模塊B2中的OTU23S解映射處理 單元B23分別將0TU13S和OTU23S解映射生成0DU1單元和0DU2單元,0TU1 解復(fù)用處理單元A22和0TU2解復(fù)用處理單元B22根據(jù)0TU1鎖相環(huán)電路和0TU2 鎖相環(huán)電路生成的0TU1和0TU2時(shí)鐘,將0DU1單元和0DU2單元封裝成0TU1 和0TU2信號(hào),并輸出。
      上述實(shí)施例中,0TU1信號(hào)和0TU2信號(hào),相對(duì)與0TU3信號(hào)來說為低速OTU 信號(hào),所對(duì)應(yīng)的處理單元或處理模塊即為低速OTU處理單元或處理模塊,而 0TU3信號(hào)為高速OTU信號(hào),其所對(duì)應(yīng)的處理單元或處理模塊即為高速OTU處 理單元或處理模塊。
      將圖9和圖10和現(xiàn)有技術(shù)中的圖1和圖2進(jìn)行比較可以發(fā)現(xiàn),新的復(fù)用 /解復(fù)用方式所需要的鎖相環(huán)電路數(shù)量大幅減少了,而模塊A1、 Bl、 A2、 B2的 光接口數(shù)量越多,這種效果越明顯;ODU單元的映射/解映射從40G的OTU3 處理模塊Cl和C2中分離出來,降低了 0TU3處理模塊的實(shí)現(xiàn)難度;0TU3處理模塊與子速率處理模塊(即模塊A1、 Bl、 A2、 B2)的組合是非常靈活的, 只要配合適當(dāng)?shù)淖铀俾侍幚砟K,整個(gè)系統(tǒng)可以高效地支持完整地0TU3的復(fù) 用路徑,甚至STM-16/STM-64(STM為同步傳送模塊,STM-16對(duì)應(yīng)SDH 2. 5G 速率的業(yè)務(wù),STM-64對(duì)應(yīng)SDH 10G速率的業(yè)務(wù))等支路業(yè)務(wù)也可以通過在支 路處理模塊中增加支路映射/解映射處理而復(fù)接到0TU3。
      參見圖11,其為本發(fā)明實(shí)施例的復(fù)用/解復(fù)用系統(tǒng)在OTN設(shè)備上的具體 應(yīng)用模式示意圖,在實(shí)際的電路構(gòu)成中,復(fù)用和解復(fù)用的處理模塊是集成在 一起的,如圖所示,復(fù)用/解復(fù)用系統(tǒng)可以由0TU1線路板(集成有0TU1復(fù)用 /解復(fù)用處理模塊),0TU2線路板(集成有0TU2復(fù)用/解復(fù)用處理模塊)、 0TU3線路板(集成有0TU3復(fù)用/解復(fù)用處理模塊)和背板構(gòu)成,其中背板提 供各線路板間的總線連接。另外,也可以在增加SDH支路處理板,通過背板 與0TU3線路板連接,與0TU3線路板一起完成STM-16/STM-64信號(hào)到0TU3信 號(hào)的的復(fù)用和解復(fù)用,與現(xiàn)有的OTN設(shè)備上的SDH處理板不同之處在于,在 該支路處理板上增加了映射/解映射處理單元,圖中僅示出主要處理單元。
      下面詳細(xì)介紹一下實(shí)施例中的作為同步容器的0TU13S和0TU13S的幀格 式,所述同步容器作為高速OTU處理模塊和低速OTU處理模塊間的接口信號(hào), 在背板總線為2. 5G總線的系統(tǒng)中,OTU13S/OTU23S可以采用如圖12和圖13 所示的幀格式。圖中的FAS為幀對(duì)齊信號(hào),JC為調(diào)整控制,PJ0/NJ0為正/ 負(fù)調(diào)整機(jī)會(huì),Payload為凈荷,F(xiàn)ixedstuff為固定填充;幀擾碼方式與OTUk 幀相同,幀擾碼多項(xiàng)式為1 + x + x3 + x12 + x16。
      對(duì)于在背板總線為10G總線的系統(tǒng)中,可以參照?qǐng)D14和圖15所示的幀 格式。在這種情況下,0TU13S采用0TU3的1/4速率,OTU23S采用0TU3的 1/4速率。由于10G總線的0TU12S和0TU13S幀格式封裝了四個(gè)0DU1單元, 在poaload區(qū)各0DU1單元按列字節(jié)間插;而正負(fù)調(diào)整采用時(shí)分復(fù)用方式,用 MFAS的后兩位標(biāo)識(shí)其對(duì)應(yīng)的0DU1通道。
      圖3系統(tǒng)中的OTU13S/OTU23S映射/解映射單元完成了 0DU1/0DU2到 OTU13S/OTU23S的轉(zhuǎn)換功能。OTU13S/OTU23S的payload區(qū)裝載就是ODUl/ODU2信號(hào),正/負(fù)調(diào)整機(jī)會(huì)用于適配兩者之間的速率差異。將圖12至圖15幀結(jié)構(gòu)
      與G. 709標(biāo)準(zhǔn)定義的0DTU13、 ODTU23幀4各式進(jìn)行比4支可以發(fā)現(xiàn),在遠(yuǎn)大于幀 周期的足夠長時(shí)間內(nèi)檢測,兩者的凈荷區(qū)與調(diào)整機(jī)會(huì)是相等的。即可以通過 簡單的搬移OTU13S/OTU23S調(diào)整控制和凈荷間插來完成ODUl/ODU2到0DU3的 復(fù)用過程。僅以0TU13S為例說明16xODUl到0DU3的復(fù)用過程(見圖16): 將16路OTU13S定幀后,執(zhí)行調(diào)整解釋操作,即根據(jù)各自的JC找到凈荷,并 將凈荷和JC分別寫入凈荷FIFO和JC緩存中;在生成0DU3幀結(jié)構(gòu)時(shí),先將 凈荷FIFO中的凈荷從四路FIFO中讀出并完成字節(jié)間插,相應(yīng)通道的ODTUn 調(diào)整控制信息直接從JC緩存中搬移過來。解復(fù)用過程基本是上述過程的逆操 作,在此不再累述。同理,采用OTU13S/OTU23S結(jié)構(gòu)可以支持NxOTUl + MxOTU2 (N+4xM=16)到0TU3的復(fù)用過程。所以,在實(shí)際的設(shè)備上,線路板、支路板 的背板接口處理單元實(shí)際上完成了 OTU復(fù)用/解復(fù)用過程中的映射和解映射 操作,而圖3和圖4中的MUX/DEMUX單元退化為執(zhí)行緩存與間插操作的處理 單元。
      在不需要支持業(yè)務(wù)廣播發(fā)送的情況下,OTU13S/OTU23S幀格式可以作適 當(dāng)調(diào)整以進(jìn)一步簡化復(fù)用/解復(fù)用單元的處理過程。以背板總線為2JG總 線,4x0DU2 <=> 0DU3的復(fù)用/解復(fù)用為例,OTU23S幀格式可以調(diào)整為圖l7 和18所示的形式OTU23S幀分16個(gè)子塊(其中一個(gè)子塊帶一個(gè)4行、16 列的幀頭塊),每個(gè)子塊為4行、239列;根據(jù)0DU2與0DU3的時(shí)隙對(duì)應(yīng)關(guān) 系,0TU3的凈荷區(qū)連續(xù)的16列被分成16個(gè)時(shí)隙TS1 TS16,每個(gè)時(shí)隙可以 承載一個(gè)0DU1單元,每4個(gè)時(shí)隙可以承載一個(gè)ODU2單元。本實(shí)施例中, 一路OTU23S信號(hào)對(duì)應(yīng)一個(gè)OTU3的一個(gè)時(shí)隙(TS1 ~ TS16中的一個(gè)),0DU2 單元被封裝到4路0TU23S信號(hào)的幀結(jié)構(gòu)中。
      在4xODU2 = 〉 0DU3復(fù)用方向上,才艮據(jù)0DU2在0DU3中所處的時(shí)隙,配 置OTU23S的幀頭塊(包含F(xiàn)AS、 JC、 P/NJ0等)的位置。復(fù)用時(shí),利用定幀 將TS1 ~ TS16時(shí)隙對(duì)應(yīng)的OTU23S幀錯(cuò)位排列,相鄰時(shí)隙對(duì)應(yīng)的OTU23S幀的 幀頭間相差(255 - 17 ) x 4 = 952字節(jié);然后將OTU23S的幀頭塊搬移到0DU3的幀頭塊位置(即0DU3的前16'j) , , 16列后的凈荷直接用16路OTU23S
      幀的17 ~ 238列字節(jié)間插組成。
      采用圖17和18的幀格式后,在復(fù)用、解復(fù)用各自的方向上,模塊間的 OTU12S/OTU13S/OTU23S是各自同步的這就使模塊間的總線復(fù)用成為可能。尤 其是未來的10G背板總線傳送0DU1業(yè)務(wù)的情況,意義尤其明顯。
      通過上述實(shí)施例的技術(shù)方案可以看出,本發(fā)明實(shí)施例的0TU信號(hào)的復(fù)用/ 解復(fù)用系統(tǒng)及方法,減少了復(fù)用/解復(fù)用系統(tǒng)中所需要的鎖相環(huán)電路的數(shù)量, 從而簡化電路設(shè)計(jì),降低設(shè)備中電路集成的成本,并且通過模塊結(jié)構(gòu)的改變 和新的同步容器(OTU13S和OTU23S)的引入,將復(fù)用過程和解復(fù)用過程進(jìn)行 了合理的分解,分別分解為相對(duì)獨(dú)立的兩個(gè)處理單元,降低了設(shè)備或芯片的 實(shí)現(xiàn)難度;將OTU13S和OTU23S作為OTN設(shè)備的背板接口信號(hào),也可以支持 設(shè)備的靈活配置。
      最后應(yīng)說明的是以上實(shí)施例僅用以說明本發(fā)明的技術(shù)方案而非對(duì)其進(jìn) 行限制,盡管參照較佳實(shí)施例對(duì)本發(fā)明進(jìn)行了詳細(xì)的說明,本領(lǐng)域的普通技 術(shù)人員應(yīng)當(dāng)理解其依然可以對(duì)本發(fā)明的技術(shù)方案進(jìn)行修改或者等同替換, 而這些修改或者等同替換亦不能使修改后的技術(shù)方案脫離本發(fā)明技術(shù)方案的 精神和范圍。
      權(quán)利要求
      1. 一種OTU信號(hào)的復(fù)用方法,其特征在于,包括如下步驟從多個(gè)低速OTU信號(hào)中分別提取出低速ODU單元,并根據(jù)高速OTU信號(hào)的時(shí)鐘將多個(gè)所述低速ODU單元分別封裝到同步容器中;對(duì)多個(gè)所述同步容器中的凈荷執(zhí)行字節(jié)間插處理,生成高速OTU信號(hào)的凈荷單元,并封裝成所述高速OTU信號(hào)。
      2、 根據(jù)權(quán)利要求1所述的方法,其特征在于,采用字節(jié)異步映射的方式 將多個(gè)所述低速0DU單元分別封裝到所述同步容器中。
      3、 根據(jù)權(quán)利要求1或2所述的方法,其特征在于,在所述字節(jié)間插處理 操作前包括從多個(gè)所述同步容器中分別提取出所述低速OTU信號(hào)的調(diào)整控制字節(jié)和 凈荷,并將所述調(diào)整控制字節(jié)寫入所述高速0TU信號(hào)的調(diào)整控制字節(jié)的位置。
      4、 根據(jù)權(quán)利要求1或2所述的方法,其特征在于,在所述字節(jié)間插處理 操作前包括配置多個(gè)所述同步容器的幀頭塊的位置,使不同的同步容器的幀頭塊相 互錯(cuò)開,通過定幀操作找到同步容器的幀頭位置,并將所述同步容器的幀頭 和開銷寫入所述高速0TU信號(hào)的幀頭和開銷的位置,并提取所述同步容器中 的凈荷。
      5、 根據(jù)權(quán)利要求1所述的方法,其特征在于, 所述低速OTU信號(hào)為0TU1信號(hào),所述高速OTU信號(hào)為0TU2信號(hào);或,所述低速OTU信號(hào)為0TU2信號(hào),所述高速OTU信號(hào)為0TU3信號(hào); 或,所述低速OTU信號(hào)為0TU1信號(hào),所述高速OTU信號(hào)為0TU3信號(hào); 或,所述低速OTU信號(hào)為0TU1信號(hào)和0TU2信號(hào),所述高速OTU信號(hào)為 0TU3信號(hào)。
      6、 一種OTU信號(hào)的解復(fù)用方法,其特征在于,包括如下步驟 對(duì)高速OTU信號(hào)進(jìn)行時(shí)隙拆分處理,生成多個(gè)同步容器,所述同步容器帶有所述高速OTU信號(hào)時(shí)鐘,并封裝有低速ODU單元;從所述同步容器中提取出0DU單元,并根據(jù)所述低速OTU信號(hào)的時(shí)鐘,生成所述低速0TU信號(hào)。
      7、 根據(jù)權(quán)利要求6所述的方法,其特征在于,所述j氐速OTU信號(hào)為0TU1信號(hào),所述高速OTU信號(hào)為0TU2信號(hào); 或,所述低速OTU信號(hào)為0TU2信號(hào),所述高速OTU信號(hào)為0TU3信號(hào); 或,所述低速OTU信號(hào)為0TU1信號(hào),所述高速OTU信號(hào)為0TU3信號(hào); 或,所述低速OTU信號(hào)為0TU1信號(hào)和0TU2信號(hào),所述高速OTU信號(hào)為 0TU3信號(hào)。
      8、 一種OTU信號(hào)的復(fù)用系統(tǒng),其特征在于,包括低速OTU復(fù)用處理模塊,用于從多個(gè)低速OTU信號(hào)中分別提取出低速ODU 單元,以高速OTU信號(hào)的時(shí)鐘,將所述低速ODU單元分別封裝到同步容器中;高速OTU復(fù)用處理模塊,與所述低速OTU復(fù)用處理模塊連接,用于對(duì)多 個(gè)所述同步容器執(zhí)行字節(jié)間插處理,生成高速OTU信號(hào)的凈荷單元,并封裝 成所述高速OTU信號(hào)。
      9、 根據(jù)權(quán)利要求8所述的系統(tǒng),其特征在于,所述低速OTU復(fù)用處理模 塊包括低速OTU復(fù)用系統(tǒng)時(shí)鐘,用于提供低速OTU復(fù)用處理模塊的時(shí)鐘信號(hào);低速OTU復(fù)用鎖相環(huán)電路,與所述低速OTU復(fù)用系統(tǒng)時(shí)鐘連接,用于將 低速OTU復(fù)用系統(tǒng)時(shí)鐘輸出的時(shí)鐘信號(hào)轉(zhuǎn)換為高速OTU時(shí)鐘信號(hào);多個(gè)j氐速OTU復(fù)用處理單元,用于對(duì)低速OTU信號(hào)進(jìn)行定幀、FEC解碼 和開銷處理,并提取出低速ODU單元;每個(gè)所述低速OTU復(fù)用處理單元與一低速OTU映射處理單元連接,所述 低速OTU復(fù)用鎖相環(huán)電路與所述低速OTU映射處理單元連接,所述低速OTU 映射處理單元用于根據(jù)所述低速OTU復(fù)用鎖相環(huán)電路輸出的高速OTU時(shí)鐘信 號(hào),將所述低速ODU單元封裝到同步容器中;所述高速OTU復(fù)用處理模塊包括高速OTU復(fù)用系統(tǒng)時(shí)鐘,用于提供高速OTU復(fù)用處理模塊的時(shí)鐘信號(hào);高速OTU復(fù)用鎖相環(huán)電路,與所述高速OTU復(fù)用系統(tǒng)時(shí)鐘連接,用于將 所述高速OTU復(fù)用系統(tǒng)時(shí)鐘輸出的時(shí)鐘信號(hào)轉(zhuǎn)換為所述高速OTU時(shí)鐘信號(hào);復(fù)用合成處理單元,與所述低速OTU映射處理單元連接,用于對(duì)所述低 速OTU映射處理單元輸出的多個(gè)所述同步容器,執(zhí)行字節(jié)間插處理,生成高 速OTU信號(hào)的凈荷單元;高速OTU復(fù)用處理單元,與所述復(fù)用合成處理單元和所述高速OTU復(fù)用 鎖相環(huán)電路連接,用于根據(jù)所述高速OTU復(fù)用鎖相環(huán)電路生成的所述高速OTU 時(shí)鐘,插入所述高速OTU信號(hào)的開銷,將所述復(fù)用合成處理單元生成的高速 OTU信號(hào)的凈荷單元封裝成高速OTU信號(hào)。
      10、 根據(jù)權(quán)利要求8或9所述的系統(tǒng),其特征在于,所述4氐速OTU復(fù)用處理模塊為處理0TU1信號(hào)的復(fù)用處理模塊,所述高速 OTU復(fù)用處理模塊為處理0TU2信號(hào)的復(fù)用處理模塊;或,所述低速0TU復(fù)用處理模塊為處理0TU2信號(hào)的復(fù)用處理模塊,所述 高速OTU復(fù)用處理模塊為處理0TU3信號(hào)的復(fù)用處理模塊;或,所述低速0TU復(fù)用處理模塊為處理0TU1信號(hào)的復(fù)用處理模塊,所述 高速OTU復(fù)用處理模塊為處理0TU3信號(hào)的復(fù)用處理模塊。
      11、 根據(jù)權(quán)利要求8或9所述的系統(tǒng),其特征在于,所述低速OTU復(fù)用 處理模塊為多個(gè),其中, 一個(gè)或多個(gè)低速OTU復(fù)用處理模塊為處理OTUl信號(hào) 的復(fù)用處理模塊, 一個(gè)或多個(gè)低速OTU復(fù)用處理模塊為處理0TU2信號(hào)的復(fù)用 處理^f莫塊;所述高速OTU復(fù)用處理模塊為處理0TU3信號(hào)的復(fù)用處理模塊。
      12、 一種OTU信號(hào)的解復(fù)用系統(tǒng),其特征在于,包括高速OTU解復(fù)用處理模塊,用于對(duì)高速OTU信號(hào)進(jìn)行時(shí)隙拆分處理,生 成多個(gè)作為OTU模塊間的接口信號(hào)的同步容器,所述同步容器帶有所述高速 OTU信號(hào)時(shí)鐘,并封裝有低速ODU單元;低速OTU解復(fù)用處理模塊,與所述高速0TU解復(fù)用處理模塊連接,用于 從所述同步容器中提取出ODU單元,并根據(jù)所述低速OTU信號(hào)的時(shí)鐘,生成 所述低速OTU信號(hào)。
      13、 根據(jù)權(quán)利要求12所述的方法,其特征在于,所述高速OTU解復(fù)用處 理模塊包括高速OTU解復(fù)用處理單元,用于對(duì)高速OTU信號(hào)進(jìn)行開銷處理;高速OTU解復(fù)用鎖相環(huán)電路,與所述高速OTU解復(fù)用處理單元連接,用 于從所述高速OTU信號(hào)中提取高速OTU信號(hào)時(shí)鐘;解復(fù)用分解處理單元,與所述高速OTU解復(fù)用鎖相環(huán)電路和所述高速OTU 解復(fù)用處理單元連接,用于根據(jù)所述高速OTU時(shí)鐘信號(hào),對(duì)高速OTU信號(hào)進(jìn) 行時(shí)隙拆分處理,生成多個(gè)作為OTU模塊間的接口信號(hào)的同步容器;所述低速OTU解復(fù)用處理模塊包括多個(gè)j氐速OTU解映射處理單元,與所述解復(fù)用分解處理單元連接,用于 對(duì)所述同步容器進(jìn)行解映射處理,提取出低速ODU單元;每個(gè)所述低速OTU解映射處理單元與 一低速OTU解映射鎖相環(huán)電路連接,信號(hào)的時(shí)鐘信號(hào);每個(gè)所述低速OTU解映射處理單元與一低速OTU解復(fù)用處理單元連接, 所述低速OTU解復(fù)用處理單元連用于根據(jù)所述低速OTU信號(hào)的時(shí)鐘信號(hào),對(duì) 所述低速ODU單元進(jìn)行開銷處理和FEC編碼,封裝生成低速OTU信號(hào)。
      14、 根據(jù)權(quán)利要求12或13所述的系統(tǒng),其特征在于,所述j氐速OTU解復(fù)用處理模塊為處理0TU1信號(hào)的解復(fù)用處理模塊,所述 高速OTU解復(fù)用處理模塊為處理0TU2信號(hào)的解復(fù)用處理模塊;或,所述低速OTU解復(fù)用處理模塊為處理0TU2信號(hào)的解復(fù)用處理模塊, 所述高速OTU解復(fù)用處理模塊為處理0TU3信號(hào)的解復(fù)用處理模塊;或,所述低速OTU解復(fù)用處理模塊為處理0TU1信號(hào)的解復(fù)用處理模塊,所述高速0TU解復(fù)用處理模塊為處理0TU3信號(hào)的解復(fù)用處理模塊。
      15、 4艮據(jù)權(quán)利要求12或13所述的系統(tǒng),其特征在于,所述低速0TU解復(fù)用處理才莫塊為多個(gè),其中, 一個(gè)或多個(gè)低速OTU解復(fù)用處理模塊為處理OTUl 信號(hào)的解復(fù)用處理模塊, 一個(gè)或多個(gè)低速OTU解復(fù)用處理模塊為處理0TU2信 號(hào)的解復(fù)用處理模塊;所述高速OTU解復(fù)用處理模塊為處理0TU3信號(hào)的解復(fù) 用處理模塊。
      全文摘要
      本發(fā)明公開了一種OTU信號(hào)的復(fù)用/解復(fù)用系統(tǒng)及方法,復(fù)用方法為從多個(gè)低速OTU信號(hào)中分別提取出低速ODU單元,并以高速OTU信號(hào)的時(shí)鐘,將多個(gè)低速ODU單元分別封裝到同步容器中;對(duì)多個(gè)同步容器執(zhí)行字節(jié)間插處理,生成高速凈荷單元,并插入高速OTU信號(hào)的開銷,生成高速OTU信號(hào)。解復(fù)用方法為對(duì)高速OTU信號(hào)進(jìn)行時(shí)隙拆分處理,生成多個(gè)同步容器;從所述同步容器中提取出ODU單元,并根據(jù)低速OTU信號(hào)的時(shí)鐘,生成低速OTU信號(hào)。通過本發(fā)明的OTU信號(hào)的復(fù)用/解復(fù)用系統(tǒng)及方法,減少了復(fù)用/解復(fù)用系統(tǒng)中所需要的鎖相環(huán)電路的數(shù)量,從而簡化了電路設(shè)計(jì),減少了設(shè)備中電路集成的成本,降低設(shè)備或芯片的實(shí)現(xiàn)難度。
      文檔編號(hào)H04J14/08GK101247200SQ20071006397
      公開日2008年8月20日 申請(qǐng)日期2007年2月15日 優(yōu)先權(quán)日2007年2月15日
      發(fā)明者吳繼東, 崔秀國, 新 肖 申請(qǐng)人:華為技術(shù)有限公司
      網(wǎng)友詢問留言 已有0條留言
      • 還沒有人留言評(píng)論。精彩留言會(huì)獲得點(diǎn)贊!
      1