專利名稱:用以減少使用互補跡線的有源屏蔽電路中的功率的方法
技術(shù)領(lǐng)域:
本發(fā)明涉及集成電路的安全,且更明確地說,涉及一種用于嵌入IC中的一對安
全跡線的經(jīng)改進的節(jié)能型驅(qū)動器電路。
背景技術(shù):
使用各種技術(shù)來為集成電路中的數(shù)據(jù)及軟件提供安全。顧客通常使用觸墊或磁卡 讀取器將數(shù)據(jù)鍵入到銀行終端中。接著,處理所鍵入的數(shù)據(jù)以進行安全交易。安全對 于此類交易來說是必要的且必須拒絕對所述數(shù)據(jù)的外部存取。因此,為了確保數(shù)據(jù)不 被篡改、竊取或以其它方式未經(jīng)授權(quán)地存取,在傳輸之前通常對所述數(shù)據(jù)進行加密。
然而,例如,通過存取未經(jīng)加密數(shù)據(jù)首先經(jīng)由其發(fā)送的集成電路(IC)的跡線,數(shù)據(jù)
或軟件仍可在加密之前被存取。可通過與集成電路跡線直接接觸或通過電子監(jiān)視技術(shù) (例如通過測量電磁改變來對引線上的電壓進行解碼,例如感應(yīng)磁場、電容等)存取 所述集成電路跡線。
在某些安全的集成電路芯片中,添加頂級導(dǎo)電跡線層,其由以使下伏電路模糊的 方式路由的一個或一個以上信號網(wǎng)組成。此頂級導(dǎo)電跡線層在視覺上隱藏所述下伏電 路。光學(xué)探針將不能夠提供所述下伏電路的圖像且不能夠從此圖像開發(fā)用于存取所述 電路的構(gòu)件。所述頂級導(dǎo)電跡線層防止與所述電路的物理接觸以便防止物理探針接觸 所述下伏電路中的導(dǎo)電元件來攔截所述導(dǎo)體上的信號。所述頂級導(dǎo)電跡線層還提供用 于使下伏電路免遭由外部電磁信號引起的干擾的電磁屏蔽物。所述頂級導(dǎo)電跡線層還 可提供電磁掩蔽信號,以使得如果敏感探針企圖監(jiān)視電磁信號則所述掩蔽信號將阻止 攔截所述下伏集成電路中的任何下伏信號的任何企圖。
屏蔽物可包含電屏蔽組件及導(dǎo)電組件??捎行У仉婒?qū)動所述導(dǎo)電組件以使得對所 述導(dǎo)電組件的任何干擾(例如,鉆取所述導(dǎo)電組件或?qū)λ鰧?dǎo)電組件的所企圖的修改 等)由安全電路檢測到,接著,所述安全電路可觸發(fā)特定動作,例如,發(fā)出報警、擦 除數(shù)據(jù)或由所述電路保持的軟件等。
有源安全跡線系統(tǒng)的固有特征在于,當(dāng)安全跡線層的電壓改變時,所述改變通過 所述安全跡線層與任何鄰近導(dǎo)體之間的電容誘發(fā)所述鄰近導(dǎo)體的相關(guān)改變。所述安全 跡線的改變的電位致使電流經(jīng)由電容性耦合而在任何鄰近跡線中流動。鄰近電路中感
應(yīng)電流由方程式I=C dv/dt給出,其中I是感應(yīng)電流,C是鄰近跡線之間的電容,且dv/dt 是驅(qū)動電壓的改變的時間率。一種類型的安全技術(shù)使用圖案產(chǎn)生器來產(chǎn)生通過集成電路上的安全跡線驅(qū)動的 信號圖案。安全跡線14可嵌入集成電路的封裝中或以其它方式結(jié)合較低跡線安置在所 述集成電路內(nèi)。安全跡線14連接到比較電路,所述比較電路將圖案產(chǎn)生器10所產(chǎn)生 的信號與從所述安全跡線接收的圖案進行比較。由于電容性耦合,存在所述安全跡線 中的電壓改變到所述較低跡線的非預(yù)期電耦合D理想地,所述較低跡線將不受所述安 全跡線的任何電壓改變的影響。然而,由于通過所述跡線之間的非預(yù)期耦合電容器的 非預(yù)期耦合,所述信號中存在傾斜,因為電荷載流子遷移到所述非預(yù)期耦合電容器。 此效應(yīng)繼續(xù)存在直到所述非預(yù)期耦合電容器被完全充電,此時存在到預(yù)期信號強度的 恢復(fù)。取決于所述較低跡線的特定功能,此非預(yù)期信號耦合可導(dǎo)致破壞的數(shù)據(jù)、指令 錯誤等。所述非預(yù)期耦合電容器表示寄生電容。
對所述非預(yù)期電壓耦合進行補償?shù)南到y(tǒng)(例如,差分系統(tǒng))將防止下伏電路中的 信號的任何失真。
發(fā)明內(nèi)容
本發(fā)明提供一種用于保護集成電路的方法及設(shè)備。根據(jù)本發(fā)明的集成電路安全設(shè) 備利用提供時鐘輸出信號(例如,方波)的時鐘產(chǎn)生器。 一對導(dǎo)電安全跡線布置在集 成電路上。由所述時鐘輸出信號控制的驅(qū)動器構(gòu)件向所述導(dǎo)電安全跡線中的每一者的 相應(yīng)第一端提供互補高及低電壓電平。第一開關(guān)構(gòu)件暫時中斷所述驅(qū)動器構(gòu)件且使所 述對導(dǎo)電安全跡線隔離。第二開關(guān)構(gòu)件暫時將所述經(jīng)隔離對導(dǎo)電安全跡線的第一端彼 此連接以使兩個導(dǎo)電跡線處于相同電壓。所述安全跡線中處于所述低電壓的一者的第 一端處的電壓接著被另一安全跡線的第一端處的所述高(VDD)電壓電平升壓到所述高 電壓電平的一半(VDD/2)。此布置減少需要將其輸出端子從所述低電壓電平驅(qū)動到所 述高電壓電平的驅(qū)動器電路所需的功率量。提供第一及第二比較器,其每一者將所述 對導(dǎo)電安全跡線中的其相應(yīng)第一端上的電壓與所述對導(dǎo)電安全跡線的相應(yīng)第二端上的 電壓進行比較。提供構(gòu)件以用于在邏輯上組合所述第一及第二比較器的輸出信號。
接收所述互補高及低電壓的所述第一及所述第二導(dǎo)電安全跡線各自經(jīng)配置以提 供對所述集成電路的下伏電路中的任何感應(yīng)電壓的消除。所述第一及所述第二驅(qū)動器 構(gòu)件包含具有互補輸出信號的三態(tài)線驅(qū)動器。用于在所述時鐘產(chǎn)生器的信號躍遷期間 將所述第一及所述第二安全跡線的第一端連接在一起的第二開關(guān)構(gòu)件包含雙向傳輸柵 極。
本發(fā)明提供一種包含提供經(jīng)圖案化輸出信號的圖案產(chǎn)生器的集成電路安全設(shè)備。 各自具有相應(yīng)第一及第二端的第一導(dǎo)電安全跡線及第二導(dǎo)電安全跡線大致彼此平行地 形成于集成電路中。第一驅(qū)動器電路由所述時鐘產(chǎn)生器驅(qū)動且具有輸出端子,所述輸 出端子向所述第一安全跡線的第一端提供具有高電壓電平及低電壓電平的第一驅(qū)動器 輸出信號。第二驅(qū)動器電路由所述時鐘產(chǎn)生器驅(qū)動且向所述第二安全跡線的第一端提供第二驅(qū)動器輸出信號。所述第二驅(qū)動器輸出信號是所述第一驅(qū)動器輸出信號的補數(shù) 且相對于所述第一驅(qū)動電路提供對應(yīng)互補低電壓電平及對應(yīng)互補高電壓電平。第一開 關(guān)構(gòu)件在所述圖案產(chǎn)生器輸出信號的信號躍遷期間使所述第一及所述第二線驅(qū)動器的 輸出端子與所述第一及所述第二安全跡線的相應(yīng)第一端斷開。第二開關(guān)構(gòu)件在所述圖 案產(chǎn)生器的信號躍遷期間將所述第一及所述第二安全跡線的第一端連接在一起,從而 使得所述安全跡線中處于0伏的一者的第一端接著被另一安全跡線的第一端處的高電 壓電平升壓到所述高電壓電平的一半,以借此減少擬將其輸出端子從所述低電壓電平 驅(qū)動到所述高電壓電平的驅(qū)動器電路所需的功率。提供邏輯電路以用于將所述第一及 所述第二比較器的輸出信號進行比較。
根據(jù)本發(fā)明的一種保護集成電路的方法包含以下步驟在集成電路上制作第一及 第二大致平行的導(dǎo)電安全跡線;將第一信號施加到所述第一導(dǎo)電安全跡線的一個端且 將第二互補信號施加到所述第二導(dǎo)電跡線的一個端;暫時隔離所述導(dǎo)電安全跡線的相 應(yīng)一個端;暫時將所述經(jīng)隔離對導(dǎo)電安全跡線的第一端彼此連接以使得兩個導(dǎo)電跡線 處于高及低電壓的平均電壓,從而使得所述安全跡線中處于所述低電壓電平的一者的 第一端處的電壓接著被另一安全跡線的第一端處的高電壓電平升壓,以借此減少擬將 其輸出端子驅(qū)動到所述高電壓電平的驅(qū)動器電路所需的功率;將所述對導(dǎo)電安全跡線 的相應(yīng)第一端上的每一電壓與所述對導(dǎo)電安全跡線的第二端上的電壓進行比較;及在 邏輯上組合第一及第二比較器的輸出信號。
所述方法還包含配置所述第一及所述第二導(dǎo)電安全跡線以消除下伏電路中的任 何感應(yīng)電壓。所述將第一信號施加到所述第一及所述第二導(dǎo)電安全跡線的一個端的步 驟及所述暫時隔離所述導(dǎo)電安全跡線的相應(yīng)端的步驟包含用相應(yīng)三態(tài)線驅(qū)動器驅(qū)動所 述導(dǎo)電安全跡線中的每一者的相應(yīng)第一端。所述暫時隔離所述導(dǎo)電安全跡線的相應(yīng)一 個端的步驟包含將所述相應(yīng)三態(tài)線驅(qū)動器置于高阻抗輸出狀態(tài)中。所述暫時將所述經(jīng) 隔離對導(dǎo)電安全跡線的第一端彼此連接的步驟包含連接穿過傳輸柵極。
并入本說明書中并形成本說明書的一部分的附解說明本發(fā)明的實施例并與 本說明一起用于解釋本發(fā)明的原理。
圖1是用于一對安全跡線的互補輸出驅(qū)動器電路的電路圖。
圖2是用于圖1的各個電路節(jié)點的時序圖。
圖3A-3C圖解說明根據(jù)本發(fā)明的驅(qū)動器電路的切換順序。
具體實施例方式
圖1圖解說明具有用于一對導(dǎo)電安全跡線的經(jīng)改進的互補輸出驅(qū)動器電路12的 集成電路安全設(shè)備10,所述對導(dǎo)電安全跡線包含第一導(dǎo)電安全跡線14及第二導(dǎo)電安全跡線16。圖2是用于圖1的各個電路端子節(jié)點的時序圖。
參照圖1及2,互補輸出驅(qū)動器電路12包含在輸出端子18處提供參考時鐘信號 的時鐘產(chǎn)生器16。圖2將所述參考時鐘(REFCLK)信號圖解說明為方波。然而,取 決于特定應(yīng)用的要求,所述時鐘信號可具有除方波以外的其它配置,例如,非周期信 號、偽隨機信號等。
互補輸出驅(qū)動器電路12包含在節(jié)點22處提供CLK/2輸出信號的除以二電路20。 還將端子18處的參考時鐘信號(REF CLK)施加到所述時鐘脈沖產(chǎn)生器電路的輸入端子 以在端子26處提供圖3的時鐘脈沖信號(CLK PULSE)。反相器在輸出端子30處提供 經(jīng)反相時鐘脈沖信號(INVERTED CLK PULSE)。將端子22處的CLK/2信號饋送到三 態(tài)驅(qū)動器36及反相三態(tài)驅(qū)動器38的相應(yīng)輸入端子32、 34。將端子30處的反相時鐘 脈沖信號饋送到相應(yīng)三態(tài)控制端子42、 44。當(dāng)三態(tài)控制信號是有效高時,三態(tài)驅(qū)動器 36、 38分別為其相應(yīng)輸出端子46、 48提供低阻抗以按需要遞送邏輯高輸出信號或邏 輯低輸出信號。當(dāng)三態(tài)控制信號是低時,三態(tài)驅(qū)動器36及反相三態(tài)驅(qū)動器38為其相 應(yīng)輸出端子46、 48提供高阻抗。相應(yīng)三態(tài)控制端子42、 44提供用于暫時中斷用于連 接互補電壓電平的構(gòu)件(即,三態(tài)驅(qū)動器36及反相三態(tài)驅(qū)動器38)以使所述對導(dǎo)電 安全跡線與那些三態(tài)驅(qū)動器隔離的構(gòu)件。
時鐘脈沖信號端子26還連接到雙向MOS傳輸柵極54的NMOS柵極端子52。所 述時鐘脈沖信號端子還通過反相器56連接到雙向MOS傳輸柵極54的PMOS柵極端 子58。
三態(tài)驅(qū)動器36的輸出端子46連接到第一導(dǎo)電安全跡線14的第一端62。反相三 態(tài)驅(qū)動器38的輸出端子48連接到第二導(dǎo)電安全跡線16的第一端64。三態(tài)驅(qū)動器36 及反相三態(tài)驅(qū)動器38用作由所述時鐘輸出信號控制的用于向?qū)щ姲踩E線14、 16中 的每一者的相應(yīng)第一端62、 64提供互補高及低輸出電壓電平的構(gòu)件。
如圖1中所圖解說明,第一及第二導(dǎo)電安全跡線14、 16布置在集成電路上以彼 此平行。下伏于第一及第二導(dǎo)電安全跡線14、 16的是示意性地表示所述集成電路中的 一個或一個以上導(dǎo)電區(qū)域的較低導(dǎo)電跡線66。第一導(dǎo)電安全跡線14與較低導(dǎo)電安全 跡線66之間的非預(yù)期耦合由電容68表示。第二導(dǎo)電安全跡線16與較低導(dǎo)電跡線66 之間的非預(yù)期耦合由電容72表示。
雙向MOS傳輸柵極54提供用于暫時將經(jīng)隔離對導(dǎo)電安全跡線的第一端62、 64 彼此連接的構(gòu)件,以使得假設(shè)每一信號跡線有相等電容,則兩個導(dǎo)電跡線處高及低電 壓的平均電壓以使得所述安全跡線中處于低電壓的一者的第一端處的電壓接著被另一 安全跡線的第一端處的高電壓升壓到所述高電壓的一半。如果所述高電壓是VDD且 所述低電壓是0伏,則所述平均電壓是VDD/2。如果所述跡線的電容不相同,則電壓 將被按比例地共享。此減小擬將其輸出端子從所述低電壓電平驅(qū)動到所述高電壓電平 的驅(qū)動器電路所需的功率。
第一比較器80使其一個輸入端子連接到第一導(dǎo)電安全跡線14的第一端62且使
7其另一輸入端子連接到第一導(dǎo)電安全跡線14的第二端82。類似地,第二比較器84使 其一個輸入端子連接到第二導(dǎo)電安全跡線16的第一端64且使其另一輸入端子連接到 第二導(dǎo)電安全跡線16的第二端84。舉例來說,由NOR柵極88提供用于在邏輯上組 合第一及第二比較器80、 84的輸出信號的構(gòu)件。
圖3A-3C圖解說明用于互補輸出驅(qū)動器電路的通用切換操作及順序,所述互補輸 出驅(qū)動器電路用于為導(dǎo)電安全跡線14、 16通用的通用對導(dǎo)電安全跡線指定COND A 及CONDB。通用開關(guān)S1、 S2—般包含三態(tài)線驅(qū)動器36、 38且具有輸入端子32、 34 及輸出端子46、 48。通用開關(guān)S3包含雙向MOS傳輸柵極54。
在圖3A中,開關(guān)S3開啟且開關(guān)S1及S2閉合,使得輸入端子32處的VDD電 壓在COND A上且V(A)=VDD,且使得輸入端子34處的0伏在COND B上且V(B)=0。
在圖3B中,端子32、 34處的輸入電壓己改變?yōu)?伏及VDD伏。開關(guān)Sl及S2 開啟且開關(guān)S3閉合,使得端子62處的VDD電壓通過S3連接到端子64。 COND A 的電容上的電荷被轉(zhuǎn)移到CONDB的電容上。如果所述電容相等,則V(A產(chǎn)VDD/2且 V(B)=VDD/2。
在圖3C中,端子32、 34處的輸入電壓保持處于0伏及VDD伏。開關(guān)Sl、 S2 閉合且開關(guān)S3開啟,使得V(A)=0且V(B) =VDD。
圖3A-3B中圖解說明本發(fā)明原理的更通用方法。如果做出將導(dǎo)體A及B上的驅(qū) 動信號極性切換的邏輯決策,則開啟開關(guān)Sl及S2且通過開關(guān)S3將導(dǎo)體A與B短接 在一起。同時,將端子32、 34上的信號反相。在一定時間之后,閉合開關(guān)Sl及S2 以將端子32、 34上的反相信號提供給導(dǎo)體A及B。
應(yīng)注意,在圖1的實施例中,兩個導(dǎo)電安全跡線14、 16是上覆于代表性較低跡 線66的條帶。 一般來說,所述導(dǎo)電安全跡線的幾何形狀經(jīng)設(shè)計以使得所述兩個跡線盡 可能地接近且經(jīng)定向以使得鄰近所述跡線(例如,在較低跡線層上)的任何顯著大信 號具有到互補對的兩個跡線的相等電容性耦合。此布置的結(jié)果是感應(yīng)電流的平衡,以 使得通過使用在相位及幅值上大致互補的安全信號大致消除任何感應(yīng)電流。影響電容 的電路特性包含舉例來說,安全跡線14、 16與較低跡線66之間的層的介電常數(shù); 非預(yù)期耦合電容器68、 72之間的距離;及非預(yù)期耦合電容器68、 72的電容性板的大 小。
總的來說,集成電路安全設(shè)備包含一對安全跡線。所述安全跡線是驅(qū)動器電路的 互補輸出端子的電容性負載。用戶選定的經(jīng)圖案化信號(例如時鐘信號)驅(qū)動提供用 于一個跡線的一個輸出信號及用于另一跡線的第二互補輸出信號的互補輸出驅(qū)動器電 路。本發(fā)明修改用于所述互補輸出驅(qū)動器電路的信號躍遷。在信號躍遷之前,所述安 全跡線中的一者在其上將具有VCC電壓且另一安全跡線將被接地。本發(fā)明所提供的第 一修改將提供驅(qū)動器電路輸出與其相應(yīng)安全跡線之間(反之亦然)的隔離。接下來, 將所述兩個安全跡線(一者處于VDD伏且另一者處于0伏)短接在一起以使得所述安全 跡線中的每一者跨越其具有VDD/2的電壓。接著,移除所述短路且由所述驅(qū)動器電路將所述安全跡線中的一者從經(jīng)升壓的電平VDD/2驅(qū)動到VDD,同時另一安全電路通 過其驅(qū)動器電路而接地。此布置節(jié)省功率,因為將被驅(qū)動到全VDD電壓電平的跡線 已處于VDD/2且僅需要由所述驅(qū)動器電路從VDD/2驅(qū)動到VDD。實際上,所述增強 從處于VCC的一個安全跡線挽救了一半電荷且將所述電荷轉(zhuǎn)移到處于VCC/2的另一 安全跡線。此保存來自用于所述驅(qū)動器電路的電源的能量。
所屬領(lǐng)域的技術(shù)人員應(yīng)認識到,使用安全跡線成對布置的本質(zhì)特性在于由到任何 較低跡線66的非預(yù)期耦合電容器68、 72感應(yīng)的電路大致彼此消除。為此目的,電壓 范圍、跡線大小及跡線幾何結(jié)構(gòu)提供可用于實現(xiàn)所需的消除的若干組合。較低跡線66 是代表性跡線,且許多較低跡線可實際存在于任何給定應(yīng)用中。因此,本文所含有的 說明應(yīng)在說明性而非限制性意義上予以考慮。
上文對本發(fā)明具體實施例的說明僅出于圖解及說明的目的而呈現(xiàn)。所述說明并非 打算作為窮盡性說明或?qū)⒈景l(fā)明限定為所揭示的精確形式,且顯然,鑒于以上教示可 能有許多修改及變化。選擇并描述實施例旨在對本發(fā)明的原理及其實際應(yīng)用進行最佳 解釋,以借此使所屬領(lǐng)域的其它技術(shù)人員能夠最佳地利用本發(fā)明及具有適合于所涵蓋 的特定使用的各種修改的各種實施例。本發(fā)明的范圍打算由本文所附的權(quán)利要求書及 其等效內(nèi)容來界定。
9
權(quán)利要求
1、一種集成電路安全設(shè)備,其包括一對導(dǎo)電安全跡線,其布置在集成電路上;驅(qū)動器構(gòu)件,其由時鐘信號控制,用于向所述導(dǎo)電安全跡線中的每一者的相應(yīng)第一端提供互補高及低電壓電平;第一開關(guān)構(gòu)件,其用于暫時中斷所述驅(qū)動器構(gòu)件且隔離所述對導(dǎo)電安全跡線;第二開關(guān)構(gòu)件,其用于暫時將所述經(jīng)隔離對導(dǎo)電安全跡線的所述第一端彼此連接以使得兩個導(dǎo)電跡線處于相同電壓,從而使得所述安全跡線中處于所述低電壓的一者的所述第一端處的電壓被另一安全跡線的所述第一端處的所述高電壓電平升壓到所述互補高及低電壓電平之間的中間電壓電平,以借此減少擬將其輸出端子從所述低電壓電平驅(qū)動到所述高電壓電平的驅(qū)動器電路所需的功率;第一及第二比較器,每一者分別將所述對導(dǎo)電安全跡線的所述相應(yīng)第一端上的電壓與所述對導(dǎo)電安全跡線的相應(yīng)第二端上的電壓進行比較;及組合構(gòu)件,其用于在邏輯上組合所述第一及第二比較器的輸出信號。
2、 如權(quán)利要求1所述的集成電路安全設(shè)備,其中接收所述互補高及低電壓的所 述第一及所述第二導(dǎo)電安全跡線各自經(jīng)配置以提供對下伏電路中的任何感應(yīng)電壓的消 除。
3、 如權(quán)利要求l所述的集成電路安全設(shè)備,其中所述時鐘信號是方波。
4、 如權(quán)利要求1所述的集成電路安全設(shè)備,其中所述第一及所述第二驅(qū)動器電 路以及用于在所述時鐘信號的信號躍遷期間將所述第一及所述第二線驅(qū)動器的輸出端 子與所述第一及所述第二安全跡線的所述相應(yīng)第一端斷開的所述第一開關(guān)構(gòu)件包含具 有互補輸出信號的三態(tài)線驅(qū)動器。
5、 如權(quán)利要求1所述的集成電路安全設(shè)備,其中用于在所述時鐘信號的所述信 號躍遷期間將所述第一及所述第二安全跡線的所述第一端連接在一起的所述第二開關(guān) 構(gòu)件包含雙向傳輸柵極。
6、 一種保護集成電路的方法,其包括以下步驟 在集成電路上提供第一及第二大致平行的導(dǎo)電安全跡線;將第一信號施加到所述第一導(dǎo)電安全跡線的一個端且將第二互補信號施加到所 述第二導(dǎo)電跡線的一個端;暫時隔離所述導(dǎo)電安全跡線的所述相應(yīng)一個端;暫時將所述經(jīng)隔離對導(dǎo)電安全跡線的所述第一端彼此連接以使得兩個導(dǎo)電跡線 處于高及低電壓的平均電壓,從而使得所述安全跡線中處于所述低電壓電平的一者的 所述第一端處的電壓接著被另一安全跡線的所述第一端處的所述高電壓電平升壓,以 借此減少擬將其輸出端子驅(qū)動到所述高電壓電平的驅(qū)動器電路所需的功率;將所述對導(dǎo)電安全跡線的所述相應(yīng)第一端上的每一電壓與所述對導(dǎo)電安全跡線 的第二端上的電壓進行比較;及在邏輯上組合第一及第二比較器的輸出信號。
7、 如權(quán)利要求6所述的方法,其包含配置所述第一及所述第二導(dǎo)電安全跡線以 大致消除下伏電路中的任何感應(yīng)電壓。
8、 如權(quán)利要求6所述的方法,其中所述將第一信號施加到所述第一及所述第二 導(dǎo)電安全跡線的一個端的步驟及所述暫時隔離所述導(dǎo)電安全跡線的所述相應(yīng)端的步驟 包含用相應(yīng)三態(tài)線驅(qū)動器驅(qū)動所述導(dǎo)電安全跡線中的每一者的所述相應(yīng)第一端。
9、 如權(quán)利要求7所述的方法,其中所述暫時隔離所述導(dǎo)電安全跡線的所述相應(yīng)一個端的步驟包含將所述相應(yīng)三態(tài)線驅(qū)動器置于高阻抗輸出狀態(tài)中。
10、 如權(quán)利要求6所述的方法,其中所述暫時將所述經(jīng)隔離對導(dǎo)電安全跡線的所述第一端彼此連接的步驟包含連接穿過傳輸柵極。
全文摘要
本發(fā)明提供一種用于保護集成電路的方法及設(shè)備。一對導(dǎo)電安全跡線(14、16)布置在集成電路上。驅(qū)動器構(gòu)件(12)向所述導(dǎo)電安全跡線中的每一者的相應(yīng)第一端(62、64)提供互補高及低電壓電平。第一開關(guān)構(gòu)件(36、38)暫時中斷所述驅(qū)動器構(gòu)件(12)且隔離所述對導(dǎo)電安全跡線(14、16)。第二開關(guān)構(gòu)件(54)暫時將所述經(jīng)隔離對導(dǎo)電安全跡線(14、16)的所述第一端(62、64)彼此連接以使得兩個導(dǎo)電跡線處于相同電壓。所述安全跡線中處于所述低電壓的一者的第一端處的電壓接著被另一安全跡線的第一端處的高(VDD)電壓電平升壓到所述高電壓電平的一半(VDD/2)。提供第一(80)及第二(84)比較器,其每一者將所述對導(dǎo)電安全跡線(14、16)的其相應(yīng)第一端(62、64)上的電壓與所述對導(dǎo)電安全跡線(14、16)的相應(yīng)第二端(82、86)上的電壓進行比較。提供構(gòu)件(88)以用于在邏輯上組合所述第一及第二比較器的輸出信號。
文檔編號H04L9/00GK101578812SQ200780048265
公開日2009年11月11日 申請日期2007年12月19日 優(yōu)先權(quán)日2006年12月26日
發(fā)明者賈森·焦梅克 申請人:愛特梅爾公司