專利名稱:用于xdsl電纜的串?dāng)_模擬器的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及用于包括多條線的電纜的串?dāng)_模擬器,所述多條線中的每條線對應(yīng)于所述串?dāng)_模擬器的印刷電路板PCB上的不同的模擬路徑,每個模擬路徑包括與第二分段串聯(lián)連接的第一分段,并且所述多條線的所有模擬路徑被布置為在預(yù)定的交叉點(diǎn)處在不同的層上彼此交叉。
背景技術(shù):
當(dāng)需要在實(shí)驗(yàn)室中測試多個干擾器的動態(tài)串?dāng)_對通信產(chǎn)品的影響時,通常必須使用真實(shí)的電纜,優(yōu)選xDSL電纜。使用真實(shí)電纜的缺點(diǎn)是基于不同測試實(shí)驗(yàn)室的環(huán)境不可重現(xiàn)。這會損害性能依賴于真實(shí)電纜的特性的裝備的多點(diǎn)或平行測試。此外,配置各種部署場景的靈活性受限于真實(shí)電纜,阻礙了對實(shí)際應(yīng)用中出現(xiàn)的特定測試條件的模擬。這能夠通過使用借助耦合元件實(shí)現(xiàn)的串?dāng)_模擬器平臺來解決。這樣的串?dāng)_模擬器平臺通常具有如圖I所示的矩陣的形狀,其中電纜中的一條線對應(yīng)于一條模擬路徑,該模擬路徑具有第一分段Lla/L4a和第二分段Llb/L4b,第一分段Lla/L4a為矩陣中的垂直線(列)而第二分段Llb/L4b為矩陣中的水平線(行)。在交叉點(diǎn)處,水平線和垂直線彼此絕緣。更加具體地,為了表示N = 4條線,使用了 4X4串?dāng)_模擬器矩陣。每個第一分段Lla/L4a具有第一分段輸入端Llai/L4ai以及第一分段輸出端Llao/L4ao,每個第二分段Llb/L4b具有第二分段輸入端Llbi/L4bi以及第二分段輸出端Llbo/L4bo0由將第一分段輸出端 與對應(yīng)的第二分段輸入端相互連接的線完成模擬路徑。通過這種方式,每個模擬路徑至少在兩個交叉點(diǎn)比如X12或X21處與所有其它的模擬路徑交叉,還在交叉點(diǎn)比如Xll和X44處與其自身交叉。為了實(shí)現(xiàn)尤其是對高頻的限制,即DSL通信,跡線(track)長度或者每個模擬路徑的長度應(yīng)該保持相等以便限制各條線或者它們對應(yīng)的模擬路徑之間的差分延遲差。為了這個目的,第一分段輸出端與第二分段輸入端之間的互連線被選為等長。然而,在這種情況下,互連線之間的不可避免的附加的交叉點(diǎn)XE負(fù)面地影響了測量,因?yàn)檫@些串?dāng)_測量應(yīng)該僅僅與矩陣內(nèi)不同模擬路徑之間的交叉點(diǎn)相關(guān)。為了避免各個互連線之間不想要的交叉點(diǎn)的問題,提出了圖2的模擬矩陣。其中,矩陣的第二分段Llb-L4b或水平線(行)以與圖I中相反的順序排列;第一分段Lla-L4a或垂直線(列)保持相同的順序,反之亦然。因此,將第一分段輸出端Llao-L4ao與對應(yīng)的第二分段輸入端Llbi-L4bi相互連接的線不再彼此交叉。然而,在該方法中,互連線具有不同長度,這對于DSL通信測量而言同樣是不能接受的。此外,這種矩陣布局還具有如下附加的問題在不同的模擬路徑之間提供了不必要的雙交叉點(diǎn),比如X12或X21,以及在同一模擬路徑的第一分段和第二分段之間提供了不必要的交叉點(diǎn),比如Xll和X44。并不需要具有雙交叉點(diǎn),因?yàn)橥ǔ.a(chǎn)生針對這些交叉點(diǎn)的串?dāng)_的元件是雙向的。矩陣形狀的串?dāng)_模擬器平臺還不適合于大量(N個)耦合元件(例如,N> 2000)。
發(fā)明內(nèi)容
本發(fā)明的目標(biāo)在于,提供一種上述類型的串?dāng)_模擬器,但是優(yōu)化為,所有模擬路徑都具有相同的長度,并且避免了同一模擬路徑的各分段之間和/或彼此相交的互連線之間不必要的交叉點(diǎn)。根據(jù)本串?dāng)_模擬器的特征實(shí)施例,由于以下事實(shí)使該目標(biāo)得以實(shí)現(xiàn)對于每個模擬路徑,所述第一分段的一端部是第一分段輸出端而所述第二分段的一端部是第二分段輸入端;對于每個模擬路徑,所述第一分段輸出端在接合點(diǎn)處連接到所述第二分段輸入端,從而所述第一分段和第二分段在所述接合點(diǎn)處形成一個角;并且所述多條線的每個模擬路徑與所述多條線的任何另一模擬路徑僅僅在一個預(yù)定的交叉點(diǎn)處交叉一次。通過這種方式,各個接合點(diǎn)有利地代替了同一模擬路徑的第一分段輸出端和第二分段輸入端之間的互連線。容易地避免了不同長度的模擬路徑以及互連線之間的交叉點(diǎn)。而且,通過在同一模擬路徑的第一分段和第二分段之間形成例如約90°的角,每個模擬路徑與多條線的其它模擬路徑僅僅交叉一次,并且第一分段能夠不再與同一模擬路徑的第二分段相交。結(jié)果,串?dāng)_模擬器在PCB上占據(jù)的區(qū)域相對于矩陣的拓?fù)浣Y(jié)構(gòu)顯著地減少。串?dāng)_模擬器或者印刷電路布線(routing)的這種拓?fù)浣Y(jié)構(gòu)能夠被容易地擴(kuò)展到大量的耦合器,從而允許對具有大量耦合元件的無源耦合模擬器進(jìn)行設(shè)計指導(dǎo)。該串?dāng)_模擬器的另一個特征實(shí)施例為,在兩個模擬路徑間的交叉點(diǎn)附近提供耦合元件。 在優(yōu)選的特征實(shí)施例中,被連接到兩個不同的模擬路徑的各分段的耦合元件的端部盡可能地短。此外,該串?dāng)_模擬器的另一特征實(shí)施例為,所述電纜進(jìn)一步包括第二多條線,所述第二多條線中的每條線對應(yīng)于所述模擬器的所述印刷電路板PCB上的不同的模擬路徑;與所述第二多條線中的線相對應(yīng)的模擬路徑以類似于與提到的第一多條線中的線相對應(yīng)的模擬路徑的方式布置;所述第一多條線的模擬路徑位于所述印刷電路板PCB的第一區(qū)域上;以及所述第二多條線的模擬路徑位于所述印刷電路板PCB的第二區(qū)域上。在優(yōu)選的特征實(shí)施例中,所述電纜為包括多個差分通信線對(例如,正極線與負(fù)極線)的DSL通信電纜,并且所述第一多個模擬路徑對應(yīng)于包括每個所述線對中的第一條線的第一組線,而所述第二多個模擬路徑對應(yīng)于包括每個所述線對中的第二條線的第二組線。通過將第一以及第二串?dāng)_模擬器的模擬路徑置于印刷電路板PCB的不同區(qū)域或不同層上,在測量期間以受控的方式實(shí)現(xiàn)它們之間的彼此影響成為可能。在另一特征實(shí)施例中,提供了串?dāng)_模擬器布置,該串?dāng)_模擬器布置包括四個類似的串?dāng)_模擬器,每個包括N個模擬路徑。對于第一串?dāng)_模擬器的每個模擬路徑,第一分段輸出端與第二分段輸入端斷開,而對于第二串?dāng)_模擬器的每個模擬路徑,第一分段輸出端與第二分段輸入端斷開。所述第一和第二串?dāng)_模擬器的第一分段輸入端構(gòu)成了所述串?dāng)_模擬器布置的2N個模擬路徑輸入端。所述第一和第二串?dāng)_模擬器的斷開的接合點(diǎn)被連接件代替,其中所述第一串?dāng)_模擬器的每個第一分段輸出端被連接到所述第二串?dāng)_模擬器的不同的第二分段輸入端,而所述第二串?dāng)_模擬器的每個第一分段輸出端被連接到所述第一串?dāng)_模擬器的不同的第二分段輸入端,并且其中這些連接件可以構(gòu)成N個附加的交叉點(diǎn)。所述第一串?dāng)_模擬器的每個第二分段輸出端連接到第三串?dāng)_模擬器的不同的第一分段輸入端,而所述第二串?dāng)_模擬器的每個第二分段輸出端連接到第四串?dāng)_模擬器的不同的第一分段輸入端。最后,所述第三和第四串?dāng)_模擬器的第二分段輸出端構(gòu)成了所述串?dāng)_模擬器布置的2N個模擬路徑輸出端。通過這種方式,通過每個都具有N個模擬路徑的四個串?dāng)_模擬器的相互連接獲得了雙倍大小的、具有2N個模擬路徑的串?dāng)_模擬器或串?dāng)_模擬器布置。在所附的權(quán)利要求中提到了該串?dāng)_模擬器的另外的特征實(shí)施例。應(yīng)該注意到,在權(quán)利要求中所使用的術(shù)語“包含”或“包括”不應(yīng)該被解釋為僅限于其后列出的裝置。因此,比如“包括裝置A和B的設(shè)備”的表述的范圍不應(yīng)該被限制為僅僅由裝置A和B構(gòu)成的設(shè)備的實(shí)施例。這意味著,對于本發(fā)明的各個實(shí)施例,A和B是該設(shè)備的必要裝置。
類似地,應(yīng)該注意到同樣在權(quán)利要求中使用的術(shù)語“耦合”不應(yīng)該被解釋為僅限于直接的連接。因此,比如“與設(shè)備B耦合的設(shè)備A”的表述的范圍不應(yīng)該被限制為設(shè)備A的輸出端直接連接到設(shè)備B的輸入端的設(shè)備的實(shí)施例。這意味著,A的輸出端與B的輸入端之間存在可以包括其它的設(shè)備或裝置的路徑。
通過參考下面結(jié)合附圖對實(shí)施例的說明,本發(fā)明的上述以及其它的目標(biāo)和特點(diǎn)將變得更加明顯,而本發(fā)明本身也將會被最好地理解,其中圖I示出如現(xiàn)有技術(shù)已知的具有矩陣拓?fù)浣Y(jié)構(gòu)的串?dāng)_模擬器;圖2示出了圖I的矩陣形狀的串?dāng)_模擬器的變形;圖3示出了根據(jù)本發(fā)明的串?dāng)_模擬器的實(shí)施例的兩個模擬路徑以及指示路徑之間的交叉點(diǎn)的表;圖4示出了具有N = 4個模擬路徑的串?dāng)_模擬器的實(shí)施例,以及指示路徑之間交叉點(diǎn)的表;圖5示出了連接在串?dāng)_模擬器的兩個不同模擬路徑之間的無源耦合元件;圖6示出了包含若干串?dāng)_模擬器的較大的串?dāng)_模擬器布置,以及指示路徑之間交叉點(diǎn)的表;以及圖7a和圖7b示出了圖6的串?dāng)_模擬器布置的細(xì)節(jié)。
具體實(shí)施例方式該串?dāng)_模擬器建立在印刷電路板PCB上并且允許耦合大量的差分線對(例如,2X50個跡線)以便模擬真實(shí)的xDSL電纜。為了減少不想要的串?dāng)_,來自于不同線路的跡線可以相對地彼此遠(yuǎn)離,并且優(yōu)選地僅僅布線在PCB的幾個層上。這是為了進(jìn)一步保證每個線路或模擬路徑與所有其他的線路在分離的交叉點(diǎn)處交匯。
最后,代替使用如圖I和圖2中所示以及上面所描述的矩陣拓?fù)浣Y(jié)構(gòu),如上所述,PCB上的模擬路徑的另一種布局是優(yōu)選的。在圖3所示的這種針對兩個模擬路徑的串?dāng)_模擬器布局中,xDSL電纜的每條線對應(yīng)于印刷電路板PCB上的不同的模擬路徑。第一模擬路徑是通過將第一分段Lla與第二分段Llb串聯(lián)連接而構(gòu)成的,而第二模擬路徑是通過將另一第一分段L2a與另一第二分段L2b串聯(lián)連接而構(gòu)成的。第一分段Lla、L2a均具有相同的預(yù)定長度,平行地延伸,并且在PCB上均勻地分布。對于第二分段Llb、L2b也是如此。第一分段的長度優(yōu)選地,但不是必須的,等于第二分段的長度。這在高頻操作時尤為重要。第一模擬路徑具有模擬路徑輸入端Llai,其是位于第一分段Lla的一端部的第一分段輸入端,而第一分段Lla的另一端部為第一分段輸出端Liao。第一模擬路徑進(jìn)一步具有模擬路徑輸出端Llbo,其是位于第二分段Llb路徑的一端部的第二分段輸出端,而第二分段Llb的另一端部為第二分段輸入端Llbi。每個模擬路徑的第一分段輸出端Llao、L2ao在接合點(diǎn)Llao+Llbi、L2ao+L2bi處連接到同一路徑的第二分段輸入端Llbi、L2bi,從而第一和第二分段在它們的接合點(diǎn)處形成角,優(yōu)選為90度的角。因此,每個模擬路徑與串?dāng)_模擬器的任何另一模擬路徑僅僅交叉一次。更具體地,第一模擬路徑的第二分段Llb在交叉點(diǎn)X21處與第二模擬路徑的第一分段L2a交叉。該交叉點(diǎn)X21可以被表示在如圖3所示的表中,其中它表示從路徑I到路徑2的串?dāng)_,反之亦然。由于沒有模擬路徑自身的交叉,該表中的對角線為空。圖4進(jìn)一步圖示了印刷電路 板布線上的具有N = 4個模擬路徑的擴(kuò)展的拓?fù)浣Y(jié)構(gòu)。該拓?fù)浣Y(jié)構(gòu)具有N = 4個模擬路徑輸入端Llai至L4ai以及4個模擬路徑輸出端Llbo至L4bo。第一模擬路徑的第二分段Llb分別在交叉點(diǎn)X21、X31和X41處與第二、第三以及第四模擬路徑的第一分段L2a、L3a和L4a交叉。此外,第二模擬路徑的第二分段L2b與第三模擬路徑的第一分段L3a在交叉點(diǎn)X32處交叉,與第四模擬路徑的第一分段L4a在交叉點(diǎn)X42處交叉。最后,第三模擬路徑的第二分段L3b與第四模擬路徑的第一分段L4a在交叉點(diǎn)X43處交叉。這些元素也可以被輸入到如圖4所示的表中,其中指示了示例性交叉點(diǎn)X42。這個布局清楚地顯示,該拓?fù)浣Y(jié)構(gòu)只形成了 6個不可避免的交叉點(diǎn)。模擬路徑間的這種基本上垂直的交叉甚至進(jìn)一步減少了不可控的串?dāng)_。僅僅通過以一移位復(fù)制該結(jié)構(gòu),該拓?fù)浣Y(jié)構(gòu)允許耦合任意N條獨(dú)立的線或N個差分對或MXN個線路(其中M可以是任何數(shù))。如圖5所示的耦合元件CP可以簡單地是單個無源部件,例如,電容器、電阻器或線圈,但其也可以是更加復(fù)雜的無源或有源電路或?yàn)V波器。在兩個不同的模擬路徑之間的交叉點(diǎn)處,例如X21,并且盡可能地靠近它們的分段的接合點(diǎn)Llao+Llbi和L2ao+L2bi而提供耦合元件CP。這樣,能夠以對xDSL性能影響最小的方式實(shí)現(xiàn)耦合。更具體地,耦合元件CP為無源耦合元件,具有在C21處連接到第二模擬路徑的第一分段L2a的一端部S21,并具有在C12處連接到第一模擬路徑的第二分段Llb的另一端部S12。應(yīng)該注意,耦合元件CP的端部S21和S12優(yōu)選盡可能地短。這樣一種簡單的交叉連接允許對重型多對電纜的大量差分對的串?dāng)_耦合進(jìn)行模擬。DSL電纜通常包含差分通信線對(正極線和負(fù)極線),其中線對的每個第一條線由如上所述的第一串?dāng)_模擬器中的模擬路徑表示。那么,線對的每個第二條線由類似但不同于第一串?dāng)_模擬器的第二串?dāng)_模擬器中的第二模擬路徑表示。該第二模擬路徑以類似于第一模擬路徑的方式布置。更加具體地,第一模擬路徑位于印刷電路板PCB的第一區(qū)域上,而第二模擬路徑位于該P(yáng)CB的第二區(qū)域上。該第二區(qū)域的模擬路徑相對于第一區(qū)域的模擬路徑移位。這種移位還能夠通過將第一和第二模擬路徑置于印刷電路板PCB的不同層上來實(shí)現(xiàn)。應(yīng)該注意,可以在所述第一區(qū)域的模擬路徑和所述第二區(qū)域的模擬路徑之間的交叉點(diǎn)附近提供耦合元件。更加具體地,每個差分對的正極線(相應(yīng)的負(fù)極線)借助于單個無源耦合元件與每個其它差分對的正極線(相應(yīng)的負(fù)極線)耦合。應(yīng)該注意,耦合元件可以如上所述地更加復(fù)雜。例如,其可以包含更多的部件,并且正極線和負(fù)極線上的部件可以被互相連接起來而形成更加復(fù)雜的濾波器。進(jìn)一步地,通過使用同樣的原理構(gòu)思但是按照如下所述地布置,將上面的串?dāng)_模擬器從NXN擴(kuò)展到2NX2N是可能的。這樣的2NX 2N或雙倍 串?dāng)_模擬器為包括四個串?dāng)_模擬器CCEl至CCE4的串?dāng)_模擬器布置,每個串?dāng)_模擬器與上面所描述的串?dāng)_模擬器類似并且包含N個(例如,4個)模擬路徑。在如圖6所示的該串?dāng)_模擬器布置中,第一串?dāng)_模擬器CCEl及第二串?dāng)_模擬器CCE2的第一分段輸入端Llai-L4ai、L5ai-L8ai構(gòu)成2N(2*4 = 8)個模擬路徑輸入端,而第三串?dāng)_模擬器CCE3及第四串?dāng)_模擬器CCE4的第二分段輸出端L5’ai-L8’ai/Ll’ai-L4’ai構(gòu)成2N個模擬路徑輸出端。此外,如圖7a和圖7b所示,第一串?dāng)_模擬器CCEl的每個模擬路徑具有在各自的接合點(diǎn)Llao+Llbi/L4ao+L4bi處與其第二分段輸入端L2bi/L4bi斷開的第一分段輸出端Llao/L4ao。類似地,第二串?dāng)_模擬器CCE2的每個模擬路徑的第一分段輸出端L5ao/L8ao在它們的點(diǎn)L5ao+L5bi/L8ao+L8bi處與該路徑的第二分段輸入端L5bi/L8bi斷開。這樣斷開的接合點(diǎn)Llao+Llbi_L4ao+L4bi 和 L5ao+L5bi_L8ao+L8bi 被連接件 CO代替。連接件CO將第一串?dāng)_模擬器CCEl的每個第一分段輸出端Llao-L4ao連接到第二串?dāng)_模擬器CCE2的不同的第二分段輸入端L5bi-L8bi,并且它們進(jìn)一步地將第二串?dāng)_模擬器CCE2的每個第一分段輸出端L5ao-L8ao連接到第一串?dāng)_模擬器CCEl的不同的第二分段輸入端 Llbi-L4bi。最后,第一串?dāng)_模擬器CCEl的每個第二分段輸出端Llbo-L4bo被連接到第三串?dāng)_模擬器CCE3的不同的第一分段輸入端L5’ ai-L8’ ai,而第二串?dāng)_模擬器CCE2的每個第二分段輸出端L5bo-L8bo被連接到第四串?dāng)_模擬器CCE4的不同的第一分段輸入端LI,ai-L4,ai。在該串?dāng)_模擬器布置中,在同一串?dāng)_模擬器CCE1、CCE2、CCE3或CCE4內(nèi)的兩個不同模擬路徑之間的每個交叉點(diǎn)處提供耦合元件,如CP。這被表示在如圖6所示的表中對于CCEl至CCE4,分別存在正方形、菱形、三角形以及五邊形。能夠看出,在CCE I和CCE2之間的互連接上添加CP元件,(用圓圈表示)完成該表,并且因此填滿了整個2NX2N串?dāng)_模擬器布置。應(yīng)該注意,通過利用甚至更多的串?dāng)_模擬器進(jìn)行外推(extrapolation),上述的2NX2N串?dāng)_模擬器布置可以被擴(kuò)展為更高數(shù)目的跡線。然后,這些附加的串?dāng)_模擬器例如被連接到第三串?dāng)_模擬器CCE3和/或第四串?dāng)_模擬器CCE4的接合點(diǎn)。最后的說明是,本發(fā)明的各個實(shí)施例在上面以功能塊的方式描述。根據(jù)上面給出的對這些塊的功能性描述,對于設(shè)計電子設(shè)備的領(lǐng)域的普通技術(shù)人員來說,如何能夠利用公知的電子部件制造出這些塊的實(shí)施例是顯而易見的。因此,并未給出這些功能塊的內(nèi)容的具體架構(gòu)。雖然 已經(jīng)在上面結(jié)合特定的裝置描述了本發(fā)明的原理,應(yīng)該清楚地理解,這樣的描述僅僅是通過舉例的方式進(jìn)行的而并非是對本發(fā)明的范圍的限制,本發(fā)明的范圍在所附的權(quán)利要求中定義。
權(quán)利要求
1.一種用于電纜的串?dāng)_模擬器,所述電纜包括多條線, 所述多條線中的每條線對應(yīng)于所述串?dāng)_模擬器的印刷電路板PCB上的不同的模擬路徑,每個模擬路徑包括與第二分段(Llb/L4b)串聯(lián)連接的第一分段(Lla/L4a),并且所述多條線的所有所述模擬路徑被布置為在預(yù)定的交叉點(diǎn)(X21)處在不同的層上彼此交叉, 所述串?dāng)_模擬器的特征在于,針對每個模擬路徑,所述第一分段(Lla/L4a)的一端部是第一分段輸出端(Llao/L4ao),并且所述第二分段(Llb/L4b)的一端部是第二分段輸入端(Llbi/L4bi), 在于,針對每個模擬路徑,所述第一分段輸出端在接合點(diǎn)(Llao+Llbi/L4ao+L4bi)處連接到所述第二分段輸入端,使得所述第一分段和所述第二分段在所述接合點(diǎn)處形成角, 并且在于,所述多條線的每個模擬路徑與所述多條線的任何另一模擬路徑僅在一個預(yù)定的交叉點(diǎn)(X21)處交叉一次。
2.根據(jù)權(quán)利要求I所述的串?dāng)_模擬器,其特征在于,在兩個模擬路徑之間的交叉點(diǎn)(X21)附近提供耦合元件(CP)。
3.根據(jù)權(quán)利要求2所述的串?dāng)_模擬器,其特征在于,所述耦合元件(CP)具有連接(C21)到一個模擬路徑(L2)的所述第一分段(L2a)的一端部(S21),并且具有連接(C21)到所述多條線的另一模擬路徑(LI)的所述第二分段(Llb)的另一端部(S12)。
4.根據(jù)權(quán)利要求3所述的串?dāng)_模擬器,其特征在于,所述耦合元件(CP)的所述端部(S21,S12)盡可能地短。
5.根據(jù)權(quán)利要求I所述的串?dāng)_模擬器, 其特征在于,每個模擬路徑具有與在所述模擬路徑的第一分段(Lla/L4a)的第二端部處的第一分段輸入端相對應(yīng)的模擬路徑輸入端(Llai/L4ai), 在于,每個模擬路徑具有與在所述模擬路徑的第二分段(Llb/L4b)的第二端部處的第二分段輸出端相對應(yīng)的模擬路徑輸出端(Llbo/L4bo), 在于,所述第一分段輸入端和所述第一分段輸出端(Llao/L4ao)在所述第一分段的相對端部處, 并且在于,所述第二分段輸入端和所述第二分段輸出端(L2b0/L4b0)在所述第二分段的相對端部處。
6.根據(jù)權(quán)利要求I所述的串?dāng)_模擬器,其特征在于,所述多條線的所有所述模擬路徑具有相同的預(yù)定長度。
7.根據(jù)權(quán)利要求I所述的串?dāng)_模擬器, 其特征在于,所有所述第一分段(Lla-L4a)在所述PCB上平行地延伸, 并且在于,所有所述第二分段(Llb-L4b)在所述PCB上平行地延伸。
8.根據(jù)權(quán)利要求I所述的串?dāng)_模擬器,其特征在于,所述電纜為DSL通信電纜。
9.根據(jù)權(quán)利要求I所述的串?dāng)_模擬器, 其特征在于,所述電纜進(jìn)一步包括第二多條線,所述第二多條線中的每條線對應(yīng)于所述模擬器的所述印刷電路板PCB上的不同的模擬路徑, 在于,與所述第二多條線中的線相對應(yīng)的所述模擬路徑以類似于與提到的第一多條線中的線相對應(yīng)的所述模擬路徑的方式布置,在于,所述第一多條線的所述模擬路徑位于所述印刷電路板PCB的第一區(qū)域上, 并且在于,所述第二多條線的所述模擬路徑位于所述印刷電路板PCB的第二區(qū)域上。
10.根據(jù)權(quán)利要求9所述的串?dāng)_模擬器,其特征在于,所述第二區(qū)域的所述模擬路徑相對于所述第一區(qū)域的所述模擬路徑而移位。
11.根據(jù)權(quán)利要求10所述的串?dāng)_模擬器,其特征在于,所述第一區(qū)域的所述模擬路徑和所述第二區(qū)域的所述模擬路徑位于所述印刷電路板PCB的不同層上。
12.根據(jù)權(quán)利要求9所述的串?dāng)_模擬器,其特征在于,在所述第一區(qū)域的模擬路徑和所述第二區(qū)域的模擬路徑之間的交叉點(diǎn)附近提供耦合元件。
13.根據(jù)權(quán)利要求9所述的串?dāng)_模擬器, 其特征在于,所述電纜為包括多個差分通信線對的DSL通信電纜, 并且在于,所述第一多個模擬路徑對應(yīng)于第一組線,所述第一組線包括每個所述線對中的第一條線,而所述第二多個模擬路徑對應(yīng)于第二組線,所述第二組線包括每個所述線對中的第二條線。
14.一種串?dāng)_模擬器布置, 其特征在于,所述串?dāng)_模擬器布置包括四個類似的串?dāng)_模擬器(CCE1-CCE4),每個串?dāng)_模擬器是根據(jù)權(quán)利要求I所述的串?dāng)_模擬器并且包括N(4)個模擬路徑, 在于,針對第一串?dāng)_模擬器(CCEl)的每個模擬路徑,所述第一分段輸出端(Llao-L4ao)與所述第二分段輸入端(L2bi_L4bi)斷開, 在于,針對第二串?dāng)_模擬器(CCE2)的每個模擬路徑,所述第一分段輸出端(L5ao-L8ao)與所述第二分段輸入端(L5bi_L8bi)斷開, 在于,所述第一串?dāng)_模擬器(CCEl)和所述第二串?dāng)_模擬器(CCE2)的所述第一分段輸入端(Llai_L4ai ;L5ai_L8ai)構(gòu)成所述串?dāng)_模擬器布置的2N個模擬路徑輸入端, 在于,所述第一串?dāng)_模擬器(CCEl)和所述第二串?dāng)_模擬器(CCE2)的斷開的接合點(diǎn)(Llao+Llbi-L4ao+L4bi ;L5ao+L5bi-L8ao+L8bi)被連接件(CO)代替,其中 所述第一串?dāng)_模擬器(CCEl)的每個第一分段輸出端(Llao-L4ao)連接到所述第二串?dāng)_模擬器(CCE2)的不同的第二分段輸入端(L5bi-L8bi),并且 所述第二串?dāng)_模擬器(CCE2)的每個第一分段輸出端(L5ao-L8ao)連接到所述第一串?dāng)_模擬器(CCEl)的不同的第二分段輸入端(Llbi-L4bi), 在于,所述第一串?dāng)_模擬器(CCEl)的每個第二分段輸出端(Llbo-L4bo)連接到第三串?dāng)_模擬器(CCE3)的不同的第一分段輸入端(L5’ ai-L8’ ai),并且 所述第二串?dāng)_模擬器(CCE2)的每個第二分段輸出端(L5bo-L8bo)連接到第四串?dāng)_模擬器(CCE4)的不同的第一分段輸入端(LI’ ai-L4’ ai), 并且在于,所述第三串?dāng)_模擬器(CCE3)和所述第四串?dāng)_模擬器(CCE4)的所述第二分段輸出端(L5’ ai_L8’ ai ;L1’ ai_L4’ ai)構(gòu)成所述串?dāng)_模擬器布置的2N個模擬路徑輸出端。
15.根據(jù)權(quán)利要求14所述的串?dāng)_模擬器布置,其特征在于,在同一串?dāng)_模擬器(CCE1,CCE2,CCE3,CCE4)內(nèi)的兩個不同模擬路徑之間的交叉點(diǎn)附近提供耦合元件(CP)。
16.根據(jù)權(quán)利要求14所述的串?dāng)_模擬器布置,其特征在于,在所述連接件(CO)中的至少一個連接件附近提供耦合元件(CP)。
全文摘要
一種用于電纜的串?dāng)_模擬器,該電纜優(yōu)選為xDSL通信電纜,由若干模擬路徑表示,每個模擬路徑包括在印刷電路板PCB上與第二分段(L1b/L4b)串聯(lián)連接的第一分段(L1a/L4a)。同一模擬路徑的第一分段和第二分段在它們的接合點(diǎn)處形成例如約90度的角。所有模擬路徑具有相同的長度,并且優(yōu)選地在PCB上平行地延伸。結(jié)果,每個模擬路徑僅在交叉點(diǎn)處與任何另一模擬路徑交叉一次(X21)。此外,串?dāng)_模擬器在PCB上占據(jù)的區(qū)域相對于矩陣拓?fù)浣Y(jié)構(gòu)而減少,由此本拓?fù)浣Y(jié)構(gòu)能夠容易地被擴(kuò)展到大量的耦合器,從而允許對在交叉點(diǎn)處具有大量耦合元件(CP)的無源耦合模擬器進(jìn)行設(shè)計指導(dǎo)。
文檔編號H04B3/46GK103229426SQ201180056889
公開日2013年7月31日 申請日期2011年11月23日 優(yōu)先權(quán)日2010年11月30日
發(fā)明者D·范德黑根, B·希拉特, W·特羅施 申請人:阿爾卡特朗訊