国产精品1024永久观看,大尺度欧美暖暖视频在线观看,亚洲宅男精品一区在线观看,欧美日韩一区二区三区视频,2021中文字幕在线观看

  • <option id="fbvk0"></option>
    1. <rt id="fbvk0"><tr id="fbvk0"></tr></rt>
      <center id="fbvk0"><optgroup id="fbvk0"></optgroup></center>
      <center id="fbvk0"></center>

      <li id="fbvk0"><abbr id="fbvk0"><dl id="fbvk0"></dl></abbr></li>

      一次多路復用器的信令信道數(shù)據(jù)發(fā)送/接收電路的制作方法

      文檔序號:7563115閱讀:189來源:國知局
      專利名稱:一次多路復用器的信令信道數(shù)據(jù)發(fā)送/接收電路的制作方法
      技術(shù)領(lǐng)域
      本發(fā)明涉及用于ISDN(綜合業(yè)務(wù)數(shù)據(jù)網(wǎng))中的數(shù)據(jù)多路復用器的信令發(fā)送/接收電路,更具體地說,本發(fā)明涉及一次多路復用器的信令發(fā)送/接收電路。


      圖1中所示,窄帶ISDN包括用于接納具有一次通路的基本通路用戶的裝置。該用于接納基本通路用戶的裝置是一次多路復用器(下稱PMUX)。PMUX多路傳輸基本通路用戶的信號,其數(shù)量等于一次通路鏈路的數(shù)量,因此能夠?qū)⑾鄳?yīng)數(shù)量的基本通路用戶連接到ISDN交換系統(tǒng)。
      在圖1中,附圖標記TE、NT1、NT2、LT和ET分別表示終端設(shè)備、網(wǎng)絡(luò)終端1、網(wǎng)絡(luò)終端2、線路終端和交換終端。
      連接到PMUX的ISDN轉(zhuǎn)接系統(tǒng)包括稱為BAMIBLOCK的PMUX接口。BLOCK表示連接到PMUX的轉(zhuǎn)接系統(tǒng)的一具部件。在PMUX與BAMIBLOCK之間有用于發(fā)送/接收數(shù)據(jù)的CV信道,通過CV信道發(fā)送/接收信令數(shù)據(jù)(CV信道數(shù)據(jù))。因此在PMUX與BAMIBLOCK之間的接口應(yīng)當保證用于內(nèi)部通信的CV信道數(shù)據(jù)傳輸?shù)目煽啃浴?br> 如果ISDN通信業(yè)務(wù)開始,處于遠離ISDN交換系統(tǒng)位置的基本通路用戶數(shù)量將增加。因此為了向遠程用戶提供良好的服務(wù),需要對層次1上的包含信息的CV信道數(shù)據(jù)進行無錯傳輸。顯然該CV信道數(shù)據(jù)就是上述的在PMUX與BAMIBLOCK之間發(fā)送的信令數(shù)據(jù)。通過T1或E1類型的一次數(shù)字式轉(zhuǎn)發(fā)器執(zhí)行在PMUC與BAMIBLOCK之間發(fā)送的信令數(shù)據(jù)。通過T1或E1類型的一次數(shù)字式轉(zhuǎn)發(fā)器執(zhí)行在PMUC與BAMIBLOCK之間的信道傳輸。
      圖1中所示的PMUX通過單路T1傳輸線,能夠為8個用戶提供服務(wù)。在采用T1傳輸類型的情況下,圖2A中示出了對相應(yīng)時隙的幀編排,圖2B中示出了通過PCM干線發(fā)送/接收的串行數(shù)據(jù)流。圖3中示出了用于發(fā)射/接收例如圖2A和2B的那種CV信道數(shù)據(jù)的現(xiàn)有技術(shù)方案構(gòu)成。
      圖3是現(xiàn)有技術(shù)一次多路復用器的信令信道數(shù)據(jù)發(fā)送/接收電路,其中具有ISDN交換系統(tǒng)中的BAMIBOLCK結(jié)構(gòu)。該結(jié)構(gòu)具有線路接口12,用于在一幀內(nèi)從32信道數(shù)據(jù)至24信道數(shù)據(jù),或者從24信道數(shù)據(jù)至32信道數(shù)據(jù)編排數(shù)據(jù),具有連接到線路接口12的DTI混合電路14,具有用于接口B信道數(shù)據(jù)的B信道接口20,用于交換數(shù)據(jù)的連接在B信道接口20與DTI混合電路14之間的定時開關(guān)16,具有連接到定時開關(guān)16的DCV信道接口22,用于通過定時開關(guān)16接口D信道數(shù)據(jù)和CV信道數(shù)據(jù),以及連接到DCV信道數(shù)據(jù)接口22的傳信數(shù)據(jù)插入/提取電路20,用于插入/提取CV信道數(shù)據(jù)。
      在該圖中,發(fā)送到與PCM發(fā)送/接收(PCM-TX/RX)相連的PMUX的數(shù)據(jù),以及從PMUX接收的數(shù)據(jù)在上述的圖2A和2B中示出。在圖2A和2B中,通過圖3的定時開關(guān)16,從B信道接口20發(fā)送B信道數(shù)據(jù),并且將B信道數(shù)據(jù)接收到B信道接口20。通過定時開關(guān)16,DCV信道數(shù)據(jù)被輸入到DCV信道接口22。
      在HDLC(高級數(shù)據(jù)鏈路控制)控制器(圖中未示出)和傳信數(shù)據(jù)插入/提取電路24的控制下,通過對PCM干線定時,DCV信道接口22分別插入/提取D信道數(shù)據(jù)和CV信道數(shù)據(jù)。
      然而如圖3所示的那種現(xiàn)有技術(shù)電路使用了附加的硬件,用于通過對PCM定時插入/提取CV信道數(shù)據(jù),因此具有非常復雜的電路構(gòu)造。并且在提取數(shù)據(jù)時,應(yīng)該掃描用很短時間連續(xù)接收的數(shù)據(jù)流,因此在程序方面產(chǎn)生需要大量輔助操作的問題。
      因此,本發(fā)明的目的是提供一種用于穩(wěn)定地插入/提取ISDN中PMUX的傳信數(shù)據(jù)的電路。
      本發(fā)明的另一個目的是提供一種用于使用HDLC控制器迅速精確地插入/提取一次多路復用器的CV信道數(shù)據(jù)的電路。
      為了實現(xiàn)本發(fā)明的目的,一次多路復用器的信令信道數(shù)據(jù)發(fā)送/接收電路具有連接在T1傳輸線路與32信道PCM干線之間的幀編排裝置,用于在一幀內(nèi)從32信道數(shù)據(jù)至24信道數(shù)據(jù),或者從24信道數(shù)據(jù)至32信道數(shù)據(jù)數(shù)據(jù)編排。并且定時開關(guān)連接在32信道PCM干線與幀編排裝置之間,用于響應(yīng)轉(zhuǎn)接控制信號轉(zhuǎn)接B信道數(shù)據(jù)。本發(fā)明還具有第一和第二HDLC控制器,用于將具有根據(jù)方式指定的時隙寬度和信道數(shù)據(jù)率的數(shù)據(jù)插入PCM公共信道的時隙,或者從PCM干線的時隙提取上述數(shù)據(jù),PCM公共信道的時隙與存儲在時隙寄存器中的時隙指定數(shù)據(jù)相對應(yīng),每個控制器具有對至少4個信道數(shù)據(jù)能夠形成通路的時隙寄存器,并且被連接到與幀編排裝置相連的32信道PCM干線。裝有MPU是用于向定時開關(guān)提供為了控制該定時開關(guān)轉(zhuǎn)接的轉(zhuǎn)接控制信號,并且提供第一和第二HDLC控制器的操作方式數(shù)據(jù)和時隙指定數(shù)據(jù),以便控制CV信道數(shù)據(jù)的插入/提取。
      通過參照附圖對本發(fā)明優(yōu)選實施例的說明,將會更明顯地看出本發(fā)明的上述目的和其它優(yōu)點。
      圖1是ISDN的簡圖。
      圖2A和2B示出了說明PMUX與ISDN交換系統(tǒng)之間的數(shù)據(jù)的表和數(shù)據(jù)圖。
      圖3是現(xiàn)有技術(shù)一次多路復用器的信令信道數(shù)據(jù)發(fā)送/接收電路。
      圖4是根據(jù)本發(fā)明的一次多路復用器的信令數(shù)據(jù)發(fā)送/接收電路。
      圖5A至5F是用于說明圖4的操作的HDLC控制器的操作時序圖。
      圖4是說明根據(jù)本發(fā)明的一次多路復用器的傳信數(shù)據(jù)發(fā)送/接收電路的電路圖,其中具有設(shè)置在ISDN交換系統(tǒng)中的BAMIBLOCK部件。該電路包括連接在T1傳輸線T1L與32信道PCM干線之間的幀編排裝置40,用于在一幀內(nèi)從32信道數(shù)據(jù)至24信道數(shù)據(jù)的數(shù)據(jù)編排,或者從24信道數(shù)據(jù)至32信道數(shù)據(jù)的數(shù)據(jù)編排;連接在32信道PCM干線與幀編排裝置40之間的定時開關(guān)42,用于響應(yīng)預(yù)定的控制信號交換B信道數(shù)據(jù);第一和第二HDLC控制器46和48,用于將具有根據(jù)方式指定的時隙寬度和信道數(shù)據(jù)率的數(shù)據(jù)插入PCM干線的時隙,或者從PCM干線的時隙提取上述數(shù)據(jù),PCM干線的時隙與存儲在時隙寄存器TSR0至TSR3中的時隙指定數(shù)據(jù)相對應(yīng),每個HDLC控制器具有時隙寄存器TSR0至TSR3,并且被連接到與幀編排裝置40相連的32信道PCM干線;以及MPU50,用于通過輸出第一和第二HDLC控制器46和48的操作方式數(shù)據(jù)和時隙指定數(shù)據(jù),控制定時開關(guān)42的交換和控制CV信道數(shù)據(jù)的插入/提取。
      在圖4中,附圖標記44是PLL(鎖相環(huán)),該PLL是時鐘振蕩器,用于向相應(yīng)的裝置提供幀同步信號FSC和數(shù)據(jù)時鐘DCL。附圖標記52是譯碼器,用于對由MPU50提供的地址/數(shù)據(jù)進行譯碼,以便啟動定時開關(guān)56以及第一和第二HDLC控制器46和48。附圖標記54是由用于存儲MPU50操作程序的ROM(只讀存儲器)和用于存取處理數(shù)據(jù)的RAM(隨機存取存儲器)構(gòu)成的存儲器。在圖中,T1傳輸線T1L是PMUX的數(shù)據(jù)發(fā)送/接收的通路。
      在上述說明中,西門子公司制造的PEB2075型半導體器件用作第一和第二HDLC控制器46和48。HDLC控制器具有能夠處理4個時隙,并且根據(jù)記錄在如下內(nèi)部CCR(公用組態(tài)寄存器)中的方式數(shù)值指定的信道。
      并且第一和第二HDLC控制器46和48中的每個控制器都具有用于確定時隙和信道數(shù)據(jù)率的方式寄存器,以及4個用于存儲每個信道的時隙的時隙寄存器(TSR)。方式寄存器和TSR分別為2比特長和8比特長。根據(jù)記錄在相應(yīng)比特區(qū)域的狀態(tài)的方式如下表所示。這里用于指定時隙的數(shù)據(jù)存儲在TSR中。
      上述第一和第二HDLC控制器46和48將CV信道數(shù)據(jù)插入CV信道,或者從CV信道提取CV信道數(shù)據(jù),CV信道是在MPU50的控制下,通過連接在定時開關(guān)42與幀編排裝置40之間的PCM干線32信道中的8個信道多路復用的。
      如果MPU50將第一和第二HDLC控制器46和48之中的CCR的MDS1和MDS0設(shè)定為“00”,并且將方式寄存器的CCS1和CCS0設(shè)定為“00”,那么第一和第二HDLC控制器46和48就被相應(yīng)地設(shè)定為單路連接時隙方式。被設(shè)定為單路連接時隙方式的第一和第二HDLC控制器46和48中,每個控制器中的時隙寬度和信道數(shù)據(jù)率都分別為2比特和16Kbps。
      圖5A至5F示出了用于說明圖4操作的時序圖HDLC控制器的工作波形圖。圖5A和5B示同了由圖4中PLL44提供的幀同步信號FSC和時鐘DCL,其它時序圖示出了指定時隙的信道數(shù)據(jù)率。
      如果現(xiàn)在MPU50通過如上所述的系統(tǒng)總線,向第一和第二HDLC控制器46和48輸出控制數(shù)據(jù),響應(yīng)控制數(shù)據(jù),第一和第二HDLC控制HDLC控制器46和48中每個控制器都設(shè)定時隙方式。并且與此同時設(shè)定時隙寬度和信道數(shù)據(jù)率。例如,如果控制數(shù)據(jù)是將第一和第二HDLC控制器46和48中CCR的MDS1和MDS0以及方式寄存器的CCS1和CCS0分別設(shè)定為“0,0”的數(shù)據(jù),HDLC控制器中的每個控制器都被設(shè)定為單路連接時隙方式,并且與此同時其信道數(shù)據(jù)率設(shè)定為如圖5D中所示的16Kbps。
      在這種狀態(tài)下,如果MPU50將第一HDLC控制器46中的4個時隙寄存器TSR0、TSR1、TSR3和TSR4分別設(shè)定為17、19、37和39,作為例如圖2B所示的數(shù)據(jù)流輸入PCM干線的信號之中,在第17、第19、第37和第39個時隙中,第一HDLC控制器46使CV信道數(shù)據(jù)通過并處理該數(shù)據(jù)。同樣地,如果第二HDLL控制器48中的4個時隙寄存器TSR0至TSR3被分別設(shè)定為56、59、77和79,在PCM干線中的第57、第59、第77和第79個時隙中,第二HDLC控制器48使CV信道數(shù)據(jù)通過并處理該數(shù)據(jù)。
      指定信道的CV信道數(shù)據(jù)的上述通路表示在MPU50控制下的記錄操作或讀出操作。例如在發(fā)送方式時,在MPU50的控制下,第一和第二HDLC控制器46和48以16Kbps的信道數(shù)據(jù)率將CV信道數(shù)據(jù)插入信道之中。并且在接收方式時,在MPU50的控制下,第一和第二HDLC控制器46和48提取通過上述信道接收的CV信道數(shù)據(jù),然后輸出提取的數(shù)據(jù)。
      第一和第二HDLC控制器46和48中的每個控制器都包括接收的CV信道數(shù)據(jù)存儲器,即FIF0(先進先出存儲器),用于存儲接收的CV信道數(shù)據(jù)。第一和第二HDLC挖掘器46和48在MPU50的控制下,調(diào)整對存儲在內(nèi)部FIF0中的CV信道數(shù)據(jù)的掃描,并且采用中斷處理CV信道,因此減少了由程序?qū)е碌妮o助操作。
      如上所述,采用HDLC控制器,本發(fā)明能夠迅速地處理與PMUX相連的ISDN交換系統(tǒng)的BAMIBLOCK中的CV信道數(shù)據(jù),從而簡化了硬件,并且減少了由為了精確地發(fā)送/接收CV信道數(shù)據(jù)的程序?qū)е碌妮o助操作。
      權(quán)利要求
      1.一種在綜合業(yè)務(wù)數(shù)據(jù)網(wǎng)交換系統(tǒng)中的信令數(shù)據(jù)發(fā)送/接收電路,該綜合業(yè)務(wù)數(shù)據(jù)網(wǎng)交換系統(tǒng)通過T1傳輸線連接到發(fā)送/接收數(shù)據(jù)的一次多路復用器,該電路包括連接在T1傳輸線與32信道PCM干線之間的幀編排裝置,用于在一幀內(nèi)從32信道數(shù)據(jù)至24信道數(shù)據(jù),或者從24信道數(shù)據(jù)至32信道數(shù)據(jù)的數(shù)據(jù)編排;連接在32信道PCM干線與所述幀編排裝置之間的定時開關(guān),用于響應(yīng)交換控制信號交換B信道數(shù)據(jù);第一和第二高級數(shù)據(jù)鏈路控制器,用于將具有根據(jù)方式指定的時隙寬度和信道數(shù)據(jù)率的數(shù)據(jù)插入PCM干線的時隙,或者從PCM干線的時隙提取上述數(shù)據(jù),PCM干線的時隙與存儲在時隙寄存器中的時隙指定數(shù)據(jù)相對應(yīng),上述每個控制器具有可以存取至少四個信道數(shù)據(jù)的時隙寄存器,并且被連接到與所述幀編排裝置相連的32信道PCM干線;以及微處理部件,用于向所述定時開關(guān)提供為了控制所述定時開關(guān)交換的所述交換控制信號,并且提供所述第一和第二高級數(shù)據(jù)鏈路控制器的操作方式數(shù)據(jù)和時隙指定數(shù)據(jù),以便控制CV信道數(shù)據(jù)的插入/提取。
      2.一種連接到一次多路復用器的綜合業(yè)務(wù)數(shù)據(jù)網(wǎng)交換系統(tǒng)的信令數(shù)據(jù)發(fā)送/接收電路,一次多路復用器的信令信道數(shù)據(jù)發(fā)送/接收電路包括連接在所述一次多路復用器的傳輸線與32信道PCM干線之間的幀編排裝置,用于在一幀內(nèi)從32信道數(shù)據(jù)至24信道數(shù)據(jù),或者人24信道數(shù)據(jù)至32信道數(shù)據(jù)的數(shù)據(jù)編排;信令數(shù)據(jù)插入/提取裝置,用于將具有根據(jù)方式指定的時隙寬度和信道數(shù)據(jù)率的數(shù)據(jù)插入PCM干線,或者從PCM干線提取上述數(shù)據(jù),PCM干線與存儲在時隙寄存器中的時隙指定數(shù)據(jù)相對應(yīng),所述傳信數(shù)據(jù)插入/提取裝置具有對至少一個信道數(shù)據(jù)能夠形成通路的時隙寄存器,并且被連接到與所述幀編排裝置相連的32信道PCM干線;以及控制裝置,用于向所述傳信數(shù)據(jù)插入/提取裝置提供時隙指定數(shù)據(jù)和信令控制數(shù)據(jù),以便控制傳信信道數(shù)據(jù)的插入/提取。
      全文摘要
      一次多路復用器與ISDN交換系統(tǒng)間的信令發(fā)送/接收電路有接在復用器的傳輸線與32信道PCM干線間的幀編排裝置,用于一幀內(nèi)從32信道數(shù)據(jù)至24信道數(shù)據(jù),或反之的數(shù)據(jù)編排。此外信令數(shù)據(jù)插入/提取裝置具有存取至少一個信道數(shù)據(jù)的時隙寄存器。且連接幀編排裝置,以響應(yīng)信令控制數(shù)據(jù)輸入,將有根據(jù)方式指定的時隙寬度和信道數(shù)據(jù)率的數(shù)據(jù)插入PCM干線的時隙,或從中提取數(shù)據(jù),PCM干線的時隙與存在時隙寄存器的時隙指定數(shù)據(jù)對應(yīng)。
      文檔編號H04J3/08GK1092580SQ93121219
      公開日1994年9月21日 申請日期1993年11月26日 優(yōu)先權(quán)日1992年11月26日
      發(fā)明者李教順 申請人:三星電子株式會社
      網(wǎng)友詢問留言 已有0條留言
      • 還沒有人留言評論。精彩留言會獲得點贊!
      1