混合自動重傳請求的實現(xiàn)方法及裝置的制造方法
【技術領域】
[0001] 本發(fā)明涉及通信技術,特別涉混合自動重傳請求技術。
【背景技術】
[0002] HARQ(HybridAutomaticRepeatRequest,混合自動重傳請求)是LTE系統(tǒng)中的一 項關鍵技術,通過結合ARQ(AutomaticRepeat-reQuest,自動重傳請求)與陽C ErrorCorrection,向前糾錯)技術,增強系統(tǒng)的傳輸能力。LTE系統(tǒng)中,采用HARQ作為鏈 路的差錯控制技術,W保證服務質量的要求。
[0003] 3GPP(The:3rdGenerationPartnershipProject,第H代合作伙伴計劃)LTE中 的化rbo編碼輸出的子塊交織、bit收集、選擇、傳輸?shù)倪^程,如圖1所示,具體過程在此不 再詳述。
[0004] 目前,處理從圖1接收的數(shù)據(jù)的HARQ的實現(xiàn)裝置如圖2所示。其中,HARQ實現(xiàn) 裝置包擴HARQ讀端口、HARQ寫端口、DSP讀端口、TURBO寫端口、解速率匹配器(De-RM)、 LLR合并器、內部緩存器(InternalBuffer)與解速率匹配緩存器(De-RMBuffer)。HARQ 讀端口、HARQ寫端口、DSP讀端口、TURBO寫端口分別負責讀取HARQ緩存器中的緩存數(shù)據(jù)、 寫入HARQ緩存器中緩存數(shù)據(jù)、讀取當前傳輸數(shù)據(jù)化R(Logl化elihoodRatio,對數(shù)似然 比)及將重傳合并后的結果寫入到化rbo譯碼器做后續(xù)的譯碼處理。De-RM及LLR合并器 分別負責解速率匹配和LLR合并功能。一般情況下,HARQ緩存器的緩存數(shù)據(jù)都是放在片外 的RAM上,如孤R(DoubleDataRate,雙倍速率同步動態(tài)隨機存儲器),當前傳輸數(shù)據(jù)化R 由DSP等處理完成。內部緩存器和De-RMBuffer均用于緩存接收到的數(shù)據(jù),二者大小均為
【主權項】
1. 一種混合自動重傳請求的實現(xiàn)方法,其特征在于,包含以下步驟: 第一解壓縮緩存器與第二解壓縮緩存器將從混合自動重傳請求HARQ緩存器中讀取的 數(shù)據(jù)進行流水處理后分別輸出至對數(shù)似然比LLR合并器; 解速率匹配器De-RM將數(shù)字信號處理器DSP讀取的當前傳輸數(shù)據(jù)的LLR進行解速率匹 配后輸出至所述LLR合并器; 所述LLR合并器對來自所述第一解壓縮緩存器、所述第二解壓縮緩存器與所述De-RM 的數(shù)據(jù)進行重傳合并后輸出至所述HARQ緩存器與Turbo譯碼器。
2. 根據(jù)權利要求1所述的混合自動重傳請求的實現(xiàn)方法,其特征在于,在所述LLR合并 器對來自所述第一解壓縮緩存器、所述第二解壓縮緩存器與所述De-RM的數(shù)據(jù)進行重傳合 并后輸出至所述HARQ緩存器與Turbo譯碼器的步驟中, 所述LLR合并器將重傳合并后的數(shù)據(jù)分別輸出至所述HARQ緩存器與Turbo譯碼器為 直接輸出。
3. 根據(jù)權利要求1所述的混合自動重傳請求的實現(xiàn)方法,其特征在于,在所述解速率 匹配器De-RM將數(shù)字信號處理器DSP讀取的當前傳輸數(shù)據(jù)的LLR進行解速率匹配后輸出至 所述LLR合并器的步驟中,包含以下子步驟: 所述De-RM計算重復比特與打孔比特的位置; 所述De-RM根據(jù)所述計算的重復比特與打孔比特的位置對接收到的數(shù)據(jù)進行解速率 匹配后輸出至所述LLR合并器。
4. 根據(jù)權利要求1所述的混合自動重傳請求的實現(xiàn)方法,其特征在于,在所述解速率 匹配器De-RM將數(shù)字信號處理器DSP讀取的當前傳輸數(shù)據(jù)的LLR進行解速率匹配后輸出至 所述LLR合并器的步驟中,包含以下子步驟: 所述De-RM將接收的所述當前傳輸數(shù)據(jù)的LLR輸出至第一解速率緩存器或者第二解速 率緩存器; 所述第一解速率緩存器與所述第二解速率緩存器對接收到的數(shù)據(jù)進行乒乓交互后分 別輸出至所述LLR合并器。
5. 根據(jù)權利要求1所述的混合自動重傳請求的實現(xiàn)方法,其特征在于,在第一解壓縮 緩存器與第二解壓縮緩存器將從混合自動重傳請求HARQ緩存器中讀取的數(shù)據(jù)進行流水處 理后分別輸出至對數(shù)似然比LLR合并器的步驟中,包含以下子步驟: 將從所述HARQ緩存器中讀取的數(shù)據(jù)存儲在第一桶形移位寄存器中;其中,所述第一桶 形移位寄存器長度為M · L字節(jié),M、L均為自然數(shù),且L為滿足
為整數(shù)的最小整數(shù),N為 所述讀取的數(shù)據(jù)的位寬,且N小于或者等于8 ; 所述第一桶形移位寄存器將每次從存儲的數(shù)據(jù)中選取的L字節(jié)圖樣存儲在第一查找 表單元LUT內置的表格中; 所述第一 LUT分別將每次接收的L字節(jié)圖樣映射成
字節(jié)的解壓縮數(shù)據(jù)后輸出至 所述第一解壓縮緩存器或者所述第二解壓縮緩存器。
6. 根據(jù)權利要求1所述的混合自動重傳請求的實現(xiàn)方法,其特征在于,在所述LLR合并 器對來自所述第一解壓縮緩存器、所述第二解壓縮緩存器與所述De-RM的數(shù)據(jù)進行重傳合 并后輸出至所述HARQ緩存器與Turbo譯碼器的步驟中,包含以下子步驟: 所述LLR合并器將所述重傳合并后的數(shù)據(jù)儲存在第二LUT內置的表格中; 所述第二LUT將接收的數(shù)據(jù)中每
字節(jié)映射成L'字節(jié)圖樣后輸出至第二桶形移位 寄存器中;其中,所述第二桶形移位寄存器長度為M'*L'字節(jié),M'、L'均為自然數(shù),且L'為 滿足
^為整數(shù)的最小整數(shù),Ν'為所述接收的數(shù)據(jù)的位寬,且Ν'小于或者等于8 ; 所述第二桶形移位寄存器,用于儲存接收到的數(shù)據(jù),并將所述接收到的數(shù)據(jù)輸出至所 述HARQ緩存器。
7. -種混合自動重傳請求的實現(xiàn)裝置,其特征在于,包含:混合自動重傳請求HARQ讀 模塊、第一解壓縮緩存器、第二解壓縮緩存器、對數(shù)似權要然比LLR合并器、數(shù)字信號處理 器DSP讀模塊與解速率匹配器De-RM ; 所述HARQ讀模塊,用于從HARQ緩存器中讀取數(shù)據(jù)并輸出至所述第一解壓縮緩存器或 者第二解壓縮緩存器; 所述第一解壓縮緩存器與所述第二解壓縮緩存器,用于對接收到的數(shù)據(jù)進行流水處理 后分別輸出至所述LLR合并器; 所述DSP讀模塊,用于讀取當前傳輸數(shù)據(jù)LLR并輸出至所述De-RM ; 所述De-RM,用于對接收到的數(shù)據(jù)進行解速率匹配,并輸出至所述LLR合并器; 所述LLR合并器,用于對來自所述第一解壓縮緩存器、所述第二解壓縮緩存器與所述 De-RM的數(shù)據(jù)進行重傳合后輸出至HARQ緩存器與Turbo譯碼器。
8. 根據(jù)權利要求7所述的混合自動重傳請求的實現(xiàn)裝置,其特征在于,所述De-RM還用 于計算重復比特與打孔比特的位置。
9. 根據(jù)權利要求7所述的混合自動重傳請求的實現(xiàn)裝置,其特征在于,還包含第一解 速率緩存器與第二解速率緩存器; 所述第一解速率緩存器與所述第二解速率緩存器,用于對解速率匹配后的數(shù)據(jù)進行乒 乓交互后分別輸出至所述LLR合并器。
10. 根據(jù)權利要求7所述的混合自動重傳請求的實現(xiàn)裝置,其特征在于,還包含第一桶 形移位寄存器與第一查找表單元LUT ; 所述第一桶形移位寄存器,用于存儲從所述HARQ緩存器中讀取的數(shù)據(jù),并將每次從存 儲的數(shù)據(jù)中選取的L字節(jié)圖樣存儲在第一查找表單元LUT內置的表格中;其中,所述第一桶 形移位寄存器長度為M *L字節(jié),M、L均為自然數(shù),且L為滿足
為整數(shù)的最小整數(shù),N為 所述讀取的數(shù)據(jù)的位寬; 所述第一 LUT,用于將每次接收的L字節(jié)圖樣分別映射成
字節(jié)的解壓縮數(shù)據(jù)并輸 出至所述第一解壓縮緩存器或者所述第二解壓縮緩存器。
11. 根據(jù)權利要求7所述的混合自動重傳請求的實現(xiàn)裝置,其特征在于,還包含第二 LUT與第二桶形移位寄存器; 所述第二LUT,用于將所述LLR合并器輸出的數(shù)據(jù)儲存在內置的表格中,并將接收的數(shù) 據(jù)中每
-字節(jié)映射成L'字節(jié)圖樣后輸出至第二桶形移位寄存器中;其中,所述第二桶 形移位寄存器長度為M' *L'字節(jié),M'、L'均為自然數(shù),且L'為滿足
為整數(shù)的最小整 數(shù),Ν'為所述接收的數(shù)據(jù)的位寬,且Ν'小于或者等于8 ; 所述第二桶形移位寄存器,用于儲存接收到的數(shù)據(jù),并將接收到的數(shù)據(jù)輸出至所述 HARQ緩存器中。
【專利摘要】本發(fā)明涉及通信技術,公開了一種混合自動重傳請求的實現(xiàn)方法及裝置。本發(fā)明中,混合自動重傳請求的實現(xiàn)方法,包含以下步驟:第一解壓縮緩存器與第二解壓縮緩存器將從混合自動重傳請求HARQ緩存器中讀取的數(shù)據(jù)進行流水處理后分別輸出至對數(shù)似然比LLR合并器;解速率匹配器De-RM將數(shù)字信號處理器DSP讀取的當前傳輸數(shù)據(jù)LLR進行解速率匹配后輸出至LLR合并器;LLR合并器對來自第一解壓縮緩存器、第二解壓縮緩存器與De-RM的數(shù)據(jù)進行重傳合并。這樣,保證了讀取HARQ緩存器的緩存數(shù)據(jù)的時間基本與LLR合并處理時間并行,可以減小混合自動重傳請求處理的時延,提高系統(tǒng)吞吐率。
【IPC分類】H04L1-18
【公開號】CN104753652
【申請?zhí)枴緾N201310733384
【發(fā)明人】王衛(wèi)兵
【申請人】聯(lián)芯科技有限公司
【公開日】2015年7月1日
【申請日】2013年12月26日