技術(shù)編號(hào):40394063
提示:您尚未登錄,請(qǐng)點(diǎn) 登 陸 后下載,如果您還沒(méi)有賬戶請(qǐng)點(diǎn) 注 冊(cè) ,登陸完成后,請(qǐng)刷新本頁(yè)查看技術(shù)詳細(xì)信息。本發(fā)明屬于電子設(shè)計(jì)自動(dòng)化,特別是涉及一種基于rdma技術(shù)的調(diào)試采樣波形集中式存儲(chǔ)方法及系統(tǒng)。背景技術(shù)、隨著芯片制造工藝的提升,以及堆疊式d封裝技術(shù)的成熟應(yīng)用,芯片規(guī)模日益增大,目前dgx?b芯片的規(guī)模已經(jīng)達(dá)到億晶體管,按平均個(gè)邏輯門由個(gè)晶體管組成來(lái)估算,相當(dāng)于億邏輯門的規(guī)模。單片fpga(amd?xilinx?vup)的仿真規(guī)模按萬(wàn)邏輯門來(lái)計(jì)算,資源利用率按%計(jì)算,則需要個(gè)fpga才能實(shí)現(xiàn)該芯片設(shè)計(jì)的仿真驗(yàn)證。芯片規(guī)模越來(lái)越大這一趨勢(shì)的持續(xù),對(duì)...
注意:該技術(shù)已申請(qǐng)專利,請(qǐng)尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專利適合技術(shù)人員進(jìn)行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識(shí)儲(chǔ)備,不適合論文引用。
請(qǐng)注意,此類技術(shù)沒(méi)有源代碼,用于學(xué)習(xí)研究技術(shù)思路。