技術(shù)編號(hào):6366734
提示:您尚未登錄,請(qǐng)點(diǎn) 登 陸 后下載,如果您還沒(méi)有賬戶請(qǐng)點(diǎn) 注 冊(cè) ,登陸完成后,請(qǐng)刷新本頁(yè)查看技術(shù)詳細(xì)信息。本發(fā)明涉及現(xiàn)代微處理器訪存性能優(yōu)化方法,尤其涉及一種實(shí)現(xiàn)混合預(yù)取的方法及相應(yīng)的裝置。背景技術(shù)隨著處理器與存儲(chǔ)器之間性能差距的不斷擴(kuò)大,訪存延遲逐漸成為制約處理器性能的關(guān)鍵因素。數(shù)據(jù)預(yù)取技術(shù)在處理器訪問(wèn)數(shù)據(jù)之前預(yù)測(cè)其訪存地址并提前發(fā)出訪存請(qǐng)求,以隱藏訪存延遲。數(shù)據(jù)預(yù)取技術(shù)主要可分為軟件預(yù)取技術(shù)和硬件預(yù)取技術(shù)。其中,硬件預(yù)取技術(shù)通過(guò)捕獲程序運(yùn)行過(guò)程中可重復(fù)的訪存模式(Memory Access Pattern)來(lái)預(yù)測(cè)后續(xù)的訪存地址并自動(dòng)發(fā)起預(yù)取請(qǐng)求。所有緩存失...
注意:該技術(shù)已申請(qǐng)專利,請(qǐng)尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專利適合技術(shù)人員進(jìn)行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識(shí)儲(chǔ)備,不適合論文引用。
請(qǐng)注意,此類技術(shù)沒(méi)有源代碼,用于學(xué)習(xí)研究技術(shù)思路。