技術(shù)編號(hào):6998472
提示:您尚未登錄,請(qǐng)點(diǎn) 登 陸 后下載,如果您還沒有賬戶請(qǐng)點(diǎn) 注 冊(cè) ,登陸完成后,請(qǐng)刷新本頁查看技術(shù)詳細(xì)信息。本發(fā)明涉及半導(dǎo)體集成電路制造領(lǐng)域,特別是涉及一種超級(jí)結(jié)器件的終端保護(hù)結(jié)構(gòu);本發(fā)明還涉及一種超級(jí)結(jié)器件的終端保護(hù)結(jié)構(gòu)的制造方法。背景技術(shù)超級(jí)結(jié)MOSFET采用新的耐壓層結(jié)構(gòu),利用一系列的交替排列的P型半導(dǎo)體薄層和N型半導(dǎo)體薄層來在截止?fàn)顟B(tài)下在較低電壓下就將所述P型半導(dǎo)體薄層和N型半導(dǎo)體薄層耗盡,實(shí)現(xiàn)電荷相互補(bǔ)償,從而使P型半導(dǎo)體薄層和N型半導(dǎo)體薄層在高摻雜濃度下能實(shí)現(xiàn)高的擊穿電壓,從而同時(shí)獲得低導(dǎo)通電阻和高擊穿電壓,打破傳統(tǒng)功率MOSFET理論極限。同已有的...
注意:該技術(shù)已申請(qǐng)專利,請(qǐng)尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專利適合技術(shù)人員進(jìn)行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識(shí)儲(chǔ)備,不適合論文引用。