技術(shù)編號(hào):7231618
提示:您尚未登錄,請(qǐng)點(diǎn) 登 陸 后下載,如果您還沒(méi)有賬戶請(qǐng)點(diǎn) 注 冊(cè) ,登陸完成后,請(qǐng)刷新本頁(yè)查看技術(shù)詳細(xì)信息。本發(fā)明的實(shí)施例涉及一種半導(dǎo)體器件及其制造方法,更具體而言,涉及一種具有改善的閃爍噪聲特性的半導(dǎo)體器件。背景技術(shù) 目前的半導(dǎo)體制造工藝中,器件尺寸正變得越來(lái)越小。由于這種尺寸減小,正在研發(fā)提高電子和空穴的遷移率的方法。一種這樣的方法在半導(dǎo)體的溝道區(qū)域中引起應(yīng)變。然而,應(yīng)變模擬MOS晶體管(strained analog MOStransistor)易于表現(xiàn)出劣化的閃爍噪聲特性。即使應(yīng)變技術(shù)可以具有提高模擬MOS晶體管的互導(dǎo)和截止頻率特性的效能,其也不是提高電...
注意:該技術(shù)已申請(qǐng)專利,請(qǐng)尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專利適合技術(shù)人員進(jìn)行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識(shí)儲(chǔ)備,不適合論文引用。