技術(shù)編號:7546296
提示:您尚未登錄,請點(diǎn) 登 陸 后下載,如果您還沒有賬戶請點(diǎn) 注 冊 ,登陸完成后,請刷新本頁查看技術(shù)詳細(xì)信息。一種占空比校準(zhǔn)電路,包括半周期延遲電路、控制信號產(chǎn)生電路以及觸發(fā)電路。所述半周期延遲電路適于對輸入時(shí)鐘進(jìn)行半周期延遲處理以產(chǎn)生第一延遲時(shí)鐘;所述控制信號產(chǎn)生電路適于根據(jù)所述輸入時(shí)鐘產(chǎn)生控制信號,所述控制信號在所述輸入時(shí)鐘的觸發(fā)沿時(shí)刻為第一電平,否則為第二電平;所述觸發(fā)電路適于根據(jù)所述第一延遲時(shí)鐘和所述控制信號產(chǎn)生輸出時(shí)鐘,所述輸出時(shí)鐘的狀態(tài)在所述第一延遲時(shí)鐘的觸發(fā)沿到來時(shí)更新為所述第二電平,在所述控制信號為所述第一電平時(shí)更新為所述第一電平。本發(fā)明提供的占空...
注意:該技術(shù)已申請專利,請尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專利適合技術(shù)人員進(jìn)行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識儲備,不適合論文引用。
該類技術(shù)注重原理思路,無完整電路圖,適合研究學(xué)習(xí)。