技術編號:8755199
提示:您尚未登錄,請點 登 陸 后下載,如果您還沒有賬戶請點 注 冊 ,登陸完成后,請刷新本頁查看技術詳細信息。 本實用新型涉及集成電路(IC)設計領域,尤其涉及一種雙端流水線型復制位線 電路。背景技術 隨著科技水平的發(fā)展,集成電路設計所追求的更高的速度、更低的功耗以及更小 的面積已成為主要的設計方向。SRAM作為基本的IP核在集成電路設計中扮演了不可或缺 的角色,現階段降低功耗的主要方法是降低電源電壓,即功耗與電源電壓的平方成線性關 系,因而通過降低電源電壓可以大幅降低功耗;但是,隨著電源電壓的下降,所設計的電路 的工藝偏差會增大,這將會嚴重影響芯片的性能,甚至影...
注意:該技術已申請專利,請尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權人授權前,僅供技術研究參考不得用于商業(yè)用途。
該專利適合技術人員進行技術研發(fā)參考以及查看自身技術是否侵權,增加技術思路,做技術知識儲備,不適合論文引用。
該類技術無源代碼,用于學習原理,如您想要源代碼請勿下載。