專利名稱:用于ctp制版機(jī)圖像傳輸?shù)臄?shù)據(jù)板卡的制作方法
技術(shù)領(lǐng)域:
用于CTP制版機(jī)圖像傳輸?shù)臄?shù)據(jù)板卡技術(shù)領(lǐng)域[0001]本實(shí)用新型涉及CTP制版機(jī)的圖像數(shù)據(jù)傳輸領(lǐng)域,具體的說(shuō)是一種用于CTP制版機(jī)圖像傳輸?shù)臄?shù)據(jù)板卡。
背景技術(shù):
[0002]CTP制版機(jī)是計(jì)算機(jī)直接制版機(jī)的簡(jiǎn)稱,屬于印前設(shè)備。CTP制版機(jī)采用數(shù)字化的工作流程,將上位機(jī)中的文字、圖像轉(zhuǎn)變?yōu)閿?shù)字信號(hào),然后通過(guò)控制激光器掃描刻板,在印版上形成圖像的潛影,經(jīng)顯影后,上位機(jī)中的圖像信息即還原在印版上供膠印機(jī)直接印刷。其中,激光器通過(guò)激光驅(qū)動(dòng)板驅(qū)動(dòng)。[0003]圖像的采集和傳輸技術(shù)向高速、穩(wěn)定的方向飛速發(fā)展。在CTP領(lǐng)域,對(duì)圖像數(shù)據(jù)的傳輸和處理能力提出了嚴(yán)重的考驗(yàn)?,F(xiàn)有的CTP制版機(jī)的圖像數(shù)據(jù)傳輸采用傳統(tǒng)的PCI接口,其數(shù)據(jù)傳輸速率已經(jīng)滿足不了高速數(shù)據(jù)傳輸?shù)囊?。[0004]目前的PC1-E技術(shù)已經(jīng)逐漸成熟,其采用點(diǎn)對(duì)點(diǎn)串行連接方式,比起PCI以及更早期的計(jì)算機(jī)總線的共享并行架構(gòu),每個(gè)設(shè)備都有自己的專用連接,不需要向整個(gè)總線請(qǐng)求帶寬,可以把數(shù)據(jù)傳輸提高到一個(gè)很高的頻率,達(dá)到PCI所不能提供的高帶寬。[0005]綜上所述,若能將PC1-E接口技術(shù)應(yīng)用到CTP制版機(jī),將會(huì)使得CTP制版機(jī)在圖像數(shù)據(jù)的傳輸速率得到極大的提升,從而能夠大大提高激光刻版的效率。實(shí)用新型內(nèi)容[0006]本實(shí)用新型要解決的技術(shù)問(wèn)題是提供一種數(shù)據(jù)傳輸穩(wěn)定可靠、傳輸速率高,且整體結(jié)構(gòu)簡(jiǎn)單,布線方便的用于CTP制版機(jī)圖像傳輸?shù)臄?shù)據(jù)板卡。[0007]為解決上述技術(shù)問(wèn)題,本實(shí)用新型的用于CTP制版機(jī)圖像傳輸?shù)臄?shù)據(jù)板卡的結(jié)構(gòu)特點(diǎn)是包括用于接收上位機(jī)發(fā)送的圖像數(shù)據(jù)塊信息的PC1-E接口模塊、與上述PC1-E接口模塊進(jìn)行數(shù)據(jù)通信的FPGA控制器、向上述FPGA控制器發(fā)送打版脈沖信號(hào)的時(shí)鐘變頻鎖相模塊、供上述FPGA控制器存取數(shù)據(jù)的存儲(chǔ)模塊、接收FPGA控制器發(fā)出的激光數(shù)據(jù)信號(hào)并發(fā)出激光打版使用的差分信號(hào)的CTP數(shù)據(jù)驅(qū)動(dòng)模塊。[0008]所述PC1-E接口模塊包括PC1-E接口和PEX8311橋接芯片,PC1-E接口連接到上位機(jī)上,PEX8311橋接芯片與FPGA控制器連接。[0009]所述時(shí)鐘變頻鎖相模塊包括與CTP制版機(jī)同步的滾筒編碼器和用于接收滾筒編碼器發(fā)出的基準(zhǔn)頻率差分信號(hào)并進(jìn)行變頻鎖相處理后輸出打版脈沖信號(hào)的變頻鎖相器。[0010]所述存儲(chǔ)模塊包括可在同一時(shí)間分別進(jìn)行讀操作和寫(xiě)操作的兩個(gè)SDRAM存儲(chǔ)器。[0011]本實(shí)用新型的有益效果是:采用PC1-E接口模塊接收上位機(jī)的圖像數(shù)據(jù)塊,時(shí)鐘變頻鎖相模塊向FPGA控制器發(fā)送打版脈沖信號(hào),F(xiàn)PGA控制器對(duì)整個(gè)板卡進(jìn)行控制,在同步和時(shí)鐘信號(hào)的控制下,F(xiàn)PGA控制器對(duì)數(shù)據(jù)進(jìn)行緩沖并將數(shù)據(jù)存放在存儲(chǔ)模塊中,CTP數(shù)據(jù)驅(qū)動(dòng)模塊接收FPGA控制器發(fā)出的激光數(shù)據(jù)信號(hào)然后轉(zhuǎn)換成激光打版用的差分信號(hào)輸出給激光驅(qū)動(dòng)板,激光驅(qū)動(dòng)板利用該差分信號(hào)控制激光器打版,整個(gè)數(shù)據(jù)板卡利用了 PC1-E的高速、穩(wěn)定數(shù)據(jù)傳輸性能,使得CTP制版機(jī)的圖像傳輸速率更快,打版效率更高,且整個(gè)數(shù)據(jù)板卡布線簡(jiǎn)單,電路實(shí)現(xiàn)方便;利用PEX8311橋接芯片作為PC1-E的接口芯片,與FPGA控制器連線更簡(jiǎn)單,數(shù)據(jù)傳輸更方便、可靠;時(shí)鐘變頻鎖相模塊用于采集CTP制版機(jī)的動(dòng)作頻率信號(hào)并進(jìn)行變頻鎖相輸出打版脈沖信號(hào)給FPGA控制器;存儲(chǔ)模塊采用兩個(gè)SDRAM存儲(chǔ)器,方便了對(duì)其中一個(gè)存儲(chǔ)器進(jìn)行讀操作的時(shí)候?qū)α硗庖粋€(gè)進(jìn)行寫(xiě)操作,數(shù)據(jù)讀取更可靠,有效避免了數(shù)據(jù)丟失。本實(shí)用新型實(shí)現(xiàn)了圖像數(shù)據(jù)的高速傳輸,且整個(gè)數(shù)據(jù)板卡結(jié)構(gòu)簡(jiǎn)單,布線方便,數(shù)據(jù)傳輸穩(wěn)定、可靠。
[0012]
以下結(jié)合附圖和具體實(shí)施方式
對(duì)本實(shí)用新型作進(jìn)一步詳細(xì)說(shuō)明:[0013]圖1為本實(shí)用新型的整體結(jié)構(gòu)原理框圖;[0014]圖2為圖1中的時(shí)鐘變頻鎖相模塊的結(jié)構(gòu)原理框圖;[0015]圖3為圖1中的數(shù)據(jù)驅(qū)動(dòng)模塊的電路原理示意圖。
具體實(shí)施方式
[0016]參照附圖,本實(shí)用新型的用于CTP制版機(jī)圖像傳輸?shù)臄?shù)據(jù)板卡的一種實(shí)施方式為包括用于接收上位機(jī)I發(fā)送的圖像數(shù)據(jù)塊信息的PC1-E接口模塊2、與上述PC1-E接口模塊2進(jìn)行數(shù)據(jù)通信的FPGA控制器3、向上述FPGA控制器3發(fā)送打版脈沖信號(hào)的時(shí)鐘變頻鎖相模塊4、供上述FPGA控制器3存取數(shù)據(jù)用的存儲(chǔ)模塊5、接收FPGA控制器3發(fā)出的激光數(shù)據(jù)信號(hào)并發(fā)出激光打版使用的差分信號(hào)的CTP數(shù)據(jù)驅(qū)動(dòng)模塊6。PC1-E接口模塊2包括PC1-E接口 20和PEX8311橋接芯片21,PC1-E接口 20連接到上位機(jī)I上,PEX8311橋接芯片21與FPGA控制器3連接。時(shí)鐘變頻鎖相模塊4包括與CTP制版機(jī)同步的滾筒編碼器41和用于接收滾筒編碼器41發(fā)出的基準(zhǔn)頻率差分信號(hào)并進(jìn)行變頻鎖相處理后輸出打版脈沖信號(hào)的變頻鎖相器42。整個(gè)數(shù)據(jù)板卡的工作原理為:CTP制版機(jī)系統(tǒng)上電,上位機(jī)I把TIFF圖像轉(zhuǎn)化成一堆數(shù)據(jù)塊,通過(guò)PC1-E接口模塊2傳輸至FPGA控制器3,PC1-E接口模塊2使用PLX公司的PEX8311芯片通過(guò)橋接方式實(shí)現(xiàn),利用PEX8311橋接芯片21完成PC1-E連接,PEX8311由FPGA控制器3的邏輯程序?qū)ζ淇刂?。在FPGA控制器3內(nèi)部,通過(guò)FIFO對(duì)數(shù)據(jù)進(jìn)行緩沖,在同步和時(shí)鐘信號(hào)的控制下,F(xiàn)IFO輸出的數(shù)據(jù)存放到存儲(chǔ)模塊5中。從滾筒編碼器41發(fā)出來(lái)的基準(zhǔn)頻率為83.3KHZ的基準(zhǔn)頻率差分信號(hào),根據(jù)我們的滾筒周長(zhǎng)和滾筒編碼器發(fā)出來(lái)的基準(zhǔn)頻率,經(jīng)過(guò)變頻鎖相器42進(jìn)行變頻鎖相后輸出1.7MHZ的打版脈沖信號(hào)并傳遞給FPGA控制器3。在激光數(shù)據(jù)部分,F(xiàn)PGA控制器3把激光數(shù)據(jù)信號(hào)傳輸?shù)紺TP數(shù)據(jù)驅(qū)動(dòng)模塊6,CTP數(shù)據(jù)驅(qū)動(dòng)模塊6再把激光數(shù)據(jù)信號(hào)轉(zhuǎn)換成激光打版使用的差分信號(hào)PA、PB,然后傳輸?shù)郊す怛?qū)動(dòng)板7上,激光驅(qū)動(dòng)板7再驅(qū)動(dòng)激光器工作,發(fā)出激光進(jìn)行打點(diǎn)燒蝕版材,從而完成TIFF圖像的傳輸。[0017]圖2中示出了一種變頻鎖相器42的原理框圖,其包括差分信號(hào)控制器42-1、反相器42-2、可編程定時(shí)/計(jì)數(shù)器42-4、雙向收發(fā)器42-6和兩個(gè)變頻器。滾筒編碼器41發(fā)出基準(zhǔn)頻率差分信號(hào)INDEX+、INDEX-輸入到差分信號(hào)控制器42-1的輸入端,輸出單個(gè)脈沖信號(hào)SINDEX,再經(jīng)過(guò)反相器42-2進(jìn)行反相輸出HINDEX。同理差分信號(hào)I3ULSEA+、PULSEA-經(jīng)差分信號(hào)控制器42-1和反相器42-2后輸出HPULSEA。FPGA控制器3的程序輸入到可編程的定時(shí)/計(jì)數(shù)器42-4,輸出脈沖信號(hào)OUTO,OUTO和H PULSEA輸入到第一級(jí)變頻器42_3,進(jìn)行變頻鎖相,輸出信號(hào)HPULSE0再返回到可編程的定時(shí)/計(jì)數(shù)器42-4的時(shí)鐘輸入端,可編程的定時(shí)/計(jì)數(shù)器42-4的輸出脈沖信號(hào)0UT1、0UT2輸入到第二級(jí)變頻器42_5,進(jìn)一步鎖相,輸出信號(hào)H NPULSE。HINDEX、HNPULSE輸入到雙電源供電的雙向收發(fā)器42-6,輸出信號(hào)INDEX、MNPULSE返回到FPGA控制器3。其中,輸出信號(hào)INDEX是行首信號(hào),經(jīng)過(guò)變頻鎖相后,83.3KHZ的差分信號(hào)變?yōu)?.7MHZ的打版脈沖信號(hào)。其中,在具體電路中,差分信號(hào)控制器42-1采用DS3486,反相器42_2采用施密特觸發(fā)器MC74HC14AD,兩個(gè)變頻器采用變頻芯片74VHC4046M,可編程定時(shí)/計(jì)數(shù)器42_4采用82C53,雙向收發(fā)器42_6采用SN74LVC424OTB。[0018]圖3中示出了 CTP數(shù)據(jù)驅(qū)動(dòng)模塊的電路原理示意圖,CTP制版機(jī)采用128路激光器打版,因此數(shù)據(jù)板卡配置128路激光信號(hào)LASER DATAO-LASER DATA127。采用32個(gè)增強(qiáng)型四通道差分CMOS驅(qū)動(dòng)器芯片DS34LV87TM,把128路激光器信號(hào)轉(zhuǎn)成為差分信號(hào)PAl、PB1-PA128、PB128。由于QS34LV87耗電量比較大,因此差分輸出需要單獨(dú)設(shè)計(jì)實(shí)現(xiàn)。參照?qǐng)D3,由FPGA控制器配置的信號(hào)LASER DATA O-LASER DATA 127,每四路數(shù)據(jù)傳輸?shù)揭粋€(gè)增強(qiáng)型CMOS四路差分驅(qū)動(dòng)器芯片DS34LV87TM的輸入端Dll、DI2、DI3、DI4,輸出使能信號(hào)OUTEN輸入到EN端,系統(tǒng)加電使0UTEN1-0UTEN32全部拉高變?yōu)楦唠娖?,從而把每一路的LASER DATA變?yōu)榧す獯虬嬗玫牟罘中盘?hào)PA、PB,差分信號(hào)PA、PB傳輸?shù)郊す怛?qū)動(dòng)板7上,激光驅(qū)動(dòng)板7驅(qū)動(dòng)激光器工作,發(fā)出激光進(jìn)行打點(diǎn)燒蝕版材,從而完成TIFF圖像的傳輸。[0019]其中,如圖1所示,為了避免數(shù)據(jù)丟失,存儲(chǔ)模塊5包括可在同一時(shí)間分別進(jìn)行讀操作和寫(xiě)操作的兩個(gè)SDRAM存儲(chǔ)器。S卩,F(xiàn)PGA控制器3可在同一時(shí)刻向其中一個(gè)SDRAM存儲(chǔ)器寫(xiě)數(shù)據(jù)而從另一個(gè)SDRAM存儲(chǔ)器讀數(shù)據(jù),完成高效、可靠的讀寫(xiě)數(shù)據(jù),可有效防止數(shù)據(jù)丟失。[0020]綜上所述,本實(shí)用新型不限于上述具體實(shí)施方式
。本領(lǐng)域技術(shù)人員,在不脫離本實(shí)用新型的精神和范圍的前提下,可做若干的更改和修飾。本實(shí)用新型的保護(hù)范圍應(yīng)以本實(shí)用新型的權(quán)利要求為準(zhǔn)。
權(quán)利要求1.一種用于CTP制版機(jī)圖像傳輸?shù)臄?shù)據(jù)板卡,其特征是包括用于接收上位機(jī)(I)發(fā)送的圖像數(shù)據(jù)塊信息的PC1-E接口模塊(2 )、與上述PC1-E接口模塊(2 )進(jìn)行數(shù)據(jù)通信的FPGA控制器(3)、向上述FPGA控制器(3)發(fā)送打版脈沖信號(hào)的時(shí)鐘變頻鎖相模塊(4)、供上述FPGA控制器(3)存取數(shù)據(jù)的存儲(chǔ)模塊(5)、接收FPGA控制器(3)發(fā)出的激光數(shù)據(jù)信號(hào)并發(fā)出激光打版使用的差分信號(hào)的CTP數(shù)據(jù)驅(qū)動(dòng)模塊(6)。
2.如權(quán)利要求1所述的用于CTP制版機(jī)圖像傳輸?shù)臄?shù)據(jù)板卡,其特征是所述PC1-E接口模塊(2 )包括PC1-E接口( 20 )和PEX8311橋接芯片(21),PC1-E接口( 20 )連接到上位機(jī)Cl)上,PEX8311橋接芯片(21)與FPGA控制器(3)連接。
3.如權(quán)利要求1所述的用于CTP制版機(jī)圖像傳輸?shù)臄?shù)據(jù)板卡,其特征是所述時(shí)鐘變頻鎖相模塊(4)包括與CTP制版機(jī)同步的滾筒編碼器(41)和用于接收滾筒編碼器(41)發(fā)出的基準(zhǔn)頻率差分信號(hào)并進(jìn)行變頻鎖相處理后輸出打版脈沖信號(hào)的變頻鎖相器(42)。
4.如權(quán)利要求1所述的用于CTP制版機(jī)圖像傳輸?shù)臄?shù)據(jù)板卡,其特征是所述存儲(chǔ)模塊(5)包括可在同一時(shí)間分別進(jìn)行讀操作和寫(xiě)操作的兩個(gè)SDRAM存儲(chǔ)器。
專利摘要本實(shí)用新型涉及一種用于CTP制版機(jī)圖像傳輸?shù)臄?shù)據(jù)板卡的結(jié)構(gòu)特點(diǎn)是包括用于接收上位機(jī)發(fā)送的圖像數(shù)據(jù)塊信息的PCI-E接口模塊、與PCI-E接口模塊進(jìn)行數(shù)據(jù)通信的FPGA控制器、向FPGA控制器發(fā)送打版脈沖信號(hào)的時(shí)鐘變頻鎖相模塊、供FPGA控制器存取數(shù)據(jù)的存儲(chǔ)模塊、接收FPGA控制器發(fā)出的激光數(shù)據(jù)信號(hào)并發(fā)出激光打版使用的差分信號(hào)的CTP數(shù)據(jù)驅(qū)動(dòng)模塊;PCI-E接口模塊包括PCI-E接口和PEX8311橋接芯片,PCI-E接口連接到上位機(jī)上,PEX8311橋接芯片與FPGA控制器連接。本實(shí)用新型實(shí)現(xiàn)了圖像數(shù)據(jù)的高速傳輸,且整個(gè)數(shù)據(jù)板卡結(jié)構(gòu)簡(jiǎn)單,布線方便,數(shù)據(jù)傳輸穩(wěn)定、可靠。
文檔編號(hào)B41C1/00GK202965428SQ201220625510
公開(kāi)日2013年6月5日 申請(qǐng)日期2012年11月23日 優(yōu)先權(quán)日2012年11月23日
發(fā)明者馬永祥, 馬忠壘, 王海濤 申請(qǐng)人:濰坊華光數(shù)碼設(shè)備有限公司