国产精品1024永久观看,大尺度欧美暖暖视频在线观看,亚洲宅男精品一区在线观看,欧美日韩一区二区三区视频,2021中文字幕在线观看

  • <option id="fbvk0"></option>
    1. <rt id="fbvk0"><tr id="fbvk0"></tr></rt>
      <center id="fbvk0"><optgroup id="fbvk0"></optgroup></center>
      <center id="fbvk0"></center>

      <li id="fbvk0"><abbr id="fbvk0"><dl id="fbvk0"></dl></abbr></li>

      驅(qū)動電路與電壓產(chǎn)生電路以及使用它們的顯示設(shè)備的制作方法

      文檔序號:2621152閱讀:179來源:國知局
      專利名稱:驅(qū)動電路與電壓產(chǎn)生電路以及使用它們的顯示設(shè)備的制作方法
      技術(shù)領(lǐng)域
      本發(fā)明涉及驅(qū)動電路與電壓產(chǎn)生電路以及顯示單元,并且具體涉及在與顯示單元的基底相同的基底上集成負載驅(qū)動電路與電壓產(chǎn)生電路中的電路和其中的排列。
      背景技術(shù)
      液晶顯示設(shè)備由于它的優(yōu)點,比如與CRT(陰極射線管)比較重量輕、橫截面薄與功率消耗低,用于各種領(lǐng)域。
      如圖1所示,一種有源矩陣液晶顯示設(shè)備具有液晶顯示部分11,其中具有非晶硅(a-Si)薄膜晶體管(TFT)作為開關(guān)元件的像素以矩陣的形式排列在玻璃基底中。
      該液晶顯示設(shè)備外部配備有數(shù)據(jù)驅(qū)動器IC(集成電路)21-1到21-5,用于驅(qū)動數(shù)據(jù)線;柵驅(qū)動器IC31-1到31-8,用于控制每條線的像素的切換;公共驅(qū)動電路IC40,通過將液晶層夾在中間,用于驅(qū)動與圖象電極相對的公共電極;以及電源電路IC50,用于將電壓提供到數(shù)據(jù)驅(qū)動器電路與柵驅(qū)動器電路。
      如果施加到液晶層的電壓恒定,則DC元件長時間地施加到液晶顯示部分11,其導致類似液晶顯示特性退化的問題。日本公開的申請11-194320A與日本公開的申請11-194316A公開了幀反相驅(qū)動,其用于使施加到液晶顯示部分11的每個幀的電壓的極性反相;或者線反相驅(qū)動,其用于使施加到液晶顯示部分11的每條線的電壓的極性反相,以避免上述公開的問題。
      而且,“Low Temperature Poly-Si TFT-LCD with Integrated AnalogCircuit(采用集成的模擬電路的低溫多晶硅TFT-LCD)”(作者為T.Nakamura等人,發(fā)表于亞洲展示/IDW’的2001年10月16日的01期學報第1603頁-1606m頁)與“A5-in,SVGA TFT-LCD with IntegratedMultiple DAC Using Low-Temperature poly-Si TFTs(使用低溫多晶硅TFT的具有集成的多個DAC的5英寸SVGA TFT-LCD)”(作者為Y.Mikami等人,發(fā)表于亞洲展示/IDW’的2001年10月16日的01期學報第1607頁-1610頁)公開了一玻璃基底,其不但集成在像素開關(guān)元件上,而且通過多晶硅(p-Si)TFT技術(shù)集成在各種電路上,所述多晶硅(p-Si)TFT技術(shù)具有比非晶硅(a-Si)TFT高的電流容量。
      在用作具有幾皮法的負載的蜂窩電話單元的液晶顯示設(shè)備中,數(shù)據(jù)驅(qū)動器電路22與柵驅(qū)動器32-1與32-2安裝在與圖2的液晶顯示設(shè)備中的像素的基底10相同的基底10上。這樣,減少液晶顯示設(shè)備所需的部件與連接的數(shù),從而減少成本和提供高可靠性成為可能。
      用于執(zhí)行線反相驅(qū)動的公共驅(qū)動電路IC40在每個水平周期的H電平(VCOMH)與L電平(VCOML)處驅(qū)動公共電極。這樣,為了同時地驅(qū)動液晶顯示設(shè)備中全部像素的公共電極,公共驅(qū)動電路IC40需要以高速驅(qū)動幾納法或更大的大負載。
      為此,具有高電流容量的雙極晶體管或具有大的柵寬度的單晶硅MOSFET(金屬氧化物半導體場效應(yīng)管)傳統(tǒng)地用于公共驅(qū)動電路IC40的輸出級。
      如果如上描述的公共驅(qū)動電路IC40能夠使用多晶硅TFT配置,并且安裝在與液晶顯示設(shè)備中像素的基底10相同的基底10上,則將提供與安裝數(shù)據(jù)驅(qū)動器與柵驅(qū)動器的情況相同的優(yōu)點以減少成本和提供高可靠性。
      然而,為了安裝公共驅(qū)動電路IC40,因為多晶硅TFT的電流容量相當于硅MOSFET的1/10數(shù)量級,所以具有大約10mm左右柵寬度的TFT必需在公共驅(qū)動電路IC40的輸出級。
      而且,還必需考慮線電阻對驅(qū)動速度的影響。因此,為了在與液晶顯示設(shè)備中像素的基底10相同的基底10上安裝公共驅(qū)動電路IC40,用于放置公共驅(qū)動電路IC40的大的面積必須以非顯示部分的形式保留,因此使得讓幀更窄變得困難。
      盡管需要對稱的幀設(shè)計用于包括驅(qū)動電路的整個液晶顯示設(shè)備,在排列公共驅(qū)動電路IC40中使幀對稱也不容易。
      如上所述,在傳統(tǒng)的液晶顯示設(shè)備中,存在一個問題因為TFT具有比雙極晶體管與單晶硅MOSFET更低的電流容量,所以使用TFT的公共驅(qū)動電路需要更大的面積。
      此外,在傳統(tǒng)的液晶顯示設(shè)備中,存在另一個問題公共驅(qū)動電路具有大的電流面積,并且容易被線電阻影響,以及為了在與液晶顯示設(shè)備中像素的基底相同的基底上放置使用TFT的公共驅(qū)動電路,需要寬和不對稱的幀。

      發(fā)明內(nèi)容
      本發(fā)明的一個方面是提供驅(qū)動電路與電壓產(chǎn)生電路以及解決上述問題的顯示單元。
      根據(jù)本發(fā)明的第一方面,一種驅(qū)動電路包括第一電壓電源;第二電壓電源,用于提供低于所述第一電壓電源的電壓的一電壓;至少一個第一晶體管,其漏極端子或源極端子連接到所述第一電壓電源;至少一個第二晶體管,其漏極端子或源極端子連接到所述第二電壓電源;至少一條信號線,連接到所述第一與第二晶體管的每個柵極端子;以及至少一個電容負載,連接到所述第一與所述第二晶體管的不連接到所述第一與第二電壓電源的相應(yīng)的端子,其中信號線傳遞具有高電平與具有低電平的信號,所述高電平實質(zhì)上大于等于所述第一電壓電源的電壓,并且所述低電平實質(zhì)上小于等于所述第二電壓電源的電壓。
      這樣,根據(jù)本發(fā)明的第一方面,減少驅(qū)動電路的導通電阻(ONresistance)和縮短晶體管的柵寬度成為可能。因此,使電路面積變小成為可能。
      根據(jù)本發(fā)明的第二方面,用于產(chǎn)生一提供電壓到驅(qū)動電路的電壓產(chǎn)生電路包括第一與第二可變電阻,用于調(diào)節(jié)所述提供電壓;第一運算放大器,輸出提供電壓的高電平,并且其中的非反相輸入連接到第二可變電阻的可變部分;第二運算放大器,輸出提供電壓的低電平,并且其中的非反相輸入連接到第二可變電阻的可變部分;第一電阻,將第一可變電阻的可變部分連接到第一運算放大器的反相輸入;第二電阻,其中第二電阻的一個端子連接到第一運算放大器的反相輸入,并且第二電阻的另一個端子連接到第一運算放大器的輸出;第三電阻,將穩(wěn)壓電源連接到第二運算放大器的反相輸入;第四電阻,其中第四電阻的一個端子連接到第二運算放大器的反相輸入,并且第四電阻的另一個端子連接到第二運算放大器的輸出;其中第一可變電阻的整個電阻的電阻值小于等于第二可變電阻的整個電阻和第一運算放大器、第二運算放大器、第一電阻、第二電阻、第三電阻與第四電阻的電阻的至少之一的三分之一;并且其中第一與第二可變電阻調(diào)節(jié)提供電壓的低電平和在提供電壓的高電平與低電平之間的電壓差值。
      這樣,根據(jù)本發(fā)明的第二方面,驅(qū)動電路的電壓電平的調(diào)節(jié)能夠容易地調(diào)節(jié)。
      根據(jù)本發(fā)明的第三方面,顯示設(shè)備包括基底;集成在基底上的顯示部分;柵驅(qū)動器電路,用于控制顯示部分中每條線的像素的開關(guān);用于顯示部分的驅(qū)動電路,用于同時地驅(qū)動顯示部分中的電容負載,其中驅(qū)動電路放置在和柵驅(qū)動器電路相對的位置上,所述顯示部分位于所述驅(qū)動電路和所述柵驅(qū)動器電路之間。
      這樣,根據(jù)本發(fā)明的第三方面,使幀對稱并使幀變窄而不降低驅(qū)動電路的驅(qū)動能力成為可能。


      圖1是示出了傳統(tǒng)的液晶顯示設(shè)備的配置的例子的圖。
      圖2是示出了傳統(tǒng)的液晶顯示設(shè)備的配置例子的圖。
      圖3是示出了根據(jù)本發(fā)明第一實施例的液晶顯示基底的配置的圖。
      圖4是示出了圖3中公共驅(qū)動電路的第一配置例子的圖。
      圖5是示出了圖4中公共驅(qū)動電路的操作的時鐘圖。
      圖6是示出了圖3中公共驅(qū)動電路的第二配置例子的圖。
      圖7是示出了圖3中公共驅(qū)動電路的第三配置例子的圖。
      圖8是示出了根據(jù)本發(fā)明第二實施例的液晶顯示基底的配置的圖。
      圖9是示出了圖8中公共電壓產(chǎn)生電路的配置的圖。
      圖10是示出了結(jié)合圖9中公共電壓產(chǎn)生電路與圖6中公共驅(qū)動電路的例子的圖。
      具體實施例方式
      圖3是示出了根據(jù)本發(fā)明第一實施例的液晶顯示基底的配置的圖。在圖3中,液晶顯示基底10安裝了具有以矩陣形式放置的像素的液晶顯示部分1;用于驅(qū)動液晶顯示部分1的數(shù)據(jù)線的數(shù)據(jù)驅(qū)動器電路2;用于控制液晶顯示部分1的每條線的像素開關(guān)的柵驅(qū)動器電路3;以及用于同時地驅(qū)動液晶顯示設(shè)備的全部像素的公共電極的公共驅(qū)動電路4。公共驅(qū)動電路通過將液晶層夾在之間安裝在與液晶顯示部分1的圖象電極相對的位置上。此外,用于將電壓提供到驅(qū)動電路的電源電路IC5與驅(qū)動電路安裝在液晶顯示基底的外面。
      液晶顯示基底10具有數(shù)據(jù)驅(qū)動器電路2與驅(qū)動電路3,用于驅(qū)動和公共驅(qū)動電路4一起集成其上的液晶顯示設(shè)備,其中公共電壓VCOMH與VCOML通過焊盤(pad)從外部施加。
      柵驅(qū)動器電路3放置在沿著基底的四周的一側(cè)上。公共驅(qū)動電路4放置在與柵驅(qū)動器電路3放置的位置相對的一側(cè)上,并且盡可能的靠近焊盤同時具有與柵驅(qū)動器電路3的區(qū)域幾乎相同的寬度。而且,靠近公共驅(qū)動電路4的焊盤用作施加公共電壓VCOMH與VCOML的焊盤。
      根據(jù)此實施例,柵驅(qū)動器放置在與液晶顯示設(shè)備相同的基底上,公共驅(qū)動電路放置在放置柵驅(qū)動器所在的側(cè)面的相對一側(cè)。因此,使液晶顯示設(shè)備的幀的寬度對稱于接近等于柵驅(qū)動器的寬度成為可能。而且,在從液晶顯示設(shè)備的輸入焊盤提供公共電壓VCOMH與VCOML的情況下,公共驅(qū)動電路放置在靠近焊盤的位置,并且在公共電壓產(chǎn)生電路放置在相同的基底上的情況下,公共驅(qū)動電路放置在靠近公共電壓產(chǎn)生電路的位置。因此,防止線路負載和通過公共驅(qū)動電路縮短公共電極的驅(qū)動時間成為可能。
      圖4是示出了圖3中公共驅(qū)動電路的第一配置例子的圖。如圖4所示,公共驅(qū)動電路4包括兩條公共電平電源線(VCOMH與VCOML),液晶顯示設(shè)備中的公共電極,公共反相時鐘信號線COMD,PchTFT(TFT薄膜晶體管)41與Nch TFT42。
      PchTFT41的漏極與源極的一個端子連接到H-電平公共電壓VCOMH電源線,并且另一個的端子連接到公共電極。Nch TFT42的漏極與源極的一個端子連接到L-電平公共電壓VCOML電源線,并且另一個的端子連接到公共電極。
      PchTFT41與Nch TFT42的柵極連接到公共反相時鐘信號線COMD,從而使得COMD的H電平高于VCOMH,并且使COMD的L電平低于VCOML。
      圖5是示出了圖4中公共驅(qū)動電路4的操作的時鐘圖。
      根據(jù)此實施例,與電壓VCOMH與VCOML比較,PchTFT41與Nch TFT42的柵極與源極之間的電壓差值更大,從而PchTFT41與NchTFT42的導通電阻能夠變低。
      由于僅在PchTFT41與Nch TFT42的漏極與源極之間施加電壓VCOMH與VCOML,因此根據(jù)兩個公共電平幅度,PchTFT41與NchTFT42的柵寬度能夠縮短。
      根據(jù)此實施例,公共驅(qū)動電路4能夠使PchTFT41與Nch TFT42的柵寬度更小,由此使電路面積更小。
      圖6是示出了圖3中公共驅(qū)動電路4的第二配置例子的圖。如圖6所示,公共驅(qū)動電路4與圖4所示的公共驅(qū)動電路4的第一配置例子的不同之處在于圖6的公共驅(qū)動電路4具有公共反相時鐘信號緩沖器44。
      公共反相時鐘的輸入信號可具有實質(zhì)上正常的輸入信號的驅(qū)動能力。通過在公共反相時鐘信號緩沖器44與公共反相時鐘信號線COMD之間進一步提供電平移位器(LS)43,能夠使公共反相時鐘的輸入信號成為低壓電平。
      而且,根據(jù)此實施例,施加到PchTFT41與Nch TFT42的柵極的公共反相信號能夠使用用作液晶顯示設(shè)備的柵驅(qū)動器電路3的電源。因此,存在一優(yōu)點不再必需為公共驅(qū)動電路準備新的電壓電平。
      圖7是示出了圖3中公共驅(qū)動電路4的第三配置例子的圖。在圖7中,公共驅(qū)動電路4使用CMOS(互補金屬氧化物半導體)結(jié)構(gòu)的開關(guān)45與46取代PchTFT41與Nch TFT42,用于結(jié)合PchTFT與NchTFT作為一個開關(guān)并具有公共反相時鐘信號緩沖器47。
      這樣,開關(guān)45與46被其中的公共反相時鐘信號與反相信號時序控制,并且因此,其中的公共反相時鐘信號與反相信號從外部輸入,或者公共反相時鐘信號的反相信號通過反相器從公共反相時鐘信號產(chǎn)生。
      根據(jù)此實施例,通過采用象公共驅(qū)動電路4一樣的每個例子,使電路面積變小和使幀變窄成為可能。此實施例還可應(yīng)用于數(shù)據(jù)驅(qū)動器電路2沒有集成在液晶顯示基底10上和其它電路集成其上的情況。
      圖8是示出了根據(jù)本發(fā)明第二實施例的液晶顯示基底的配置的圖。在圖8中,液晶顯示基底10安裝有顯示部分1,數(shù)據(jù)驅(qū)動器電路2,柵驅(qū)動器電路3,公共驅(qū)動電路4與公共電壓產(chǎn)生電路51。在基底的外面提供用于將電壓提供到驅(qū)動器電路和驅(qū)動電路的電源電路IC52。
      在基底上數(shù)據(jù)驅(qū)動器電路2與柵驅(qū)動器電路3和公共驅(qū)動電路4與公共電壓產(chǎn)生電路51集成,并且公共電壓VCOMH與VCOML通過焊盤從外部施加。
      柵驅(qū)動器電路3放置在沿著液晶顯示設(shè)備的四周的一側(cè)上。公共電壓產(chǎn)生電路51放置在與焊盤相鄰而相對于柵驅(qū)動器電路3的位置??拷搽妷寒a(chǎn)生電路51的焊盤用作連接由公共驅(qū)動電路4使用的電源、電壓、外部電阻與外部電容的焊盤。
      公共驅(qū)動電路4放置在相鄰于與柵驅(qū)動器電路3放置的位置相對的一側(cè),同時具有與柵驅(qū)動器電路3的區(qū)域幾乎相同的寬度并相鄰于公共電壓產(chǎn)生電路51。
      根據(jù)此實施例,由于整個液晶顯示設(shè)備柵驅(qū)動器電路3、公共電壓產(chǎn)生電路51與公共驅(qū)動電路4,使幀對稱成為可能。此外,通過放置公共電壓產(chǎn)生電路51靠近焊盤和放置公共驅(qū)動電路4靠近公共電壓產(chǎn)生電路51,減少線電阻的影響和防止通過公共驅(qū)動電路4驅(qū)動公共電極的延遲成為可能。
      圖9是示出了圖8中公共電壓產(chǎn)生電路51的配置的圖。圖9示出了公共驅(qū)動電路4與公共電壓產(chǎn)生電路51。每個上述配置的例子可采用公共驅(qū)動電路4的配置。
      在本發(fā)明的示范性實施例中,公共電壓產(chǎn)生電路51是用于產(chǎn)生公共電壓(VCOMH與VCOML)的電路。公共電壓產(chǎn)生電路51包括可變電阻(VR1),用于調(diào)節(jié)公共電壓VCOMH與VCOML之間的電壓差值;可變電阻(VR2),用于調(diào)節(jié)VCOML的電平;四個電阻(R11、R12、R21、與R22);兩個運算放大器(A1與A2)與兩個電容(C1與C2);以及公共電壓產(chǎn)生電路51具有輸入其中的合適的恒定電壓(Vref)。而且,可變電阻VR1的整個電阻值小于等于電阻R11的三分之一。兩個電容C1與C2的電容值至少大于液晶顯示設(shè)備的整個公共電極電容值的100倍。這些電容值足夠的大,因此幾乎不存在電壓降的影響。
      運算放大器A1的反相輸入端子具有并聯(lián)連接于該處的電阻R11與R12。相應(yīng)地,電阻R11的另一端子連接到可變電阻VR1的可變部分,并且電阻R12的另一端子連接到運算放大器A1的輸出。運算放大器A1的非反相輸入端子連接到可變電阻VR2的可變部分。電容C1連接到運算放大器A1的輸出。該輸出輸出公共電壓VCOMH。
      運算放大器A2的反相輸入端子具有并聯(lián)連接于該處的電阻R21與R22。相應(yīng)地,電阻R21的另一端子連接到恒定電壓Vref,并且電阻R22的另一端子連接到運算放大器A2的反相輸出。運算放大器A2的非反相輸入端子連接到可變電阻VR2的可變部分。電容C2連接到運算放大器A2的輸出。該輸出輸出公共電壓VCOML??勺冸娮鑆R1與VR2的兩端連接到恒定電壓Vref與GND。
      如果從可變電阻VR1的可變部分到恒定電壓Vref的電阻為RA1,則從可變部分到GND的電阻為RB1,并且可變電阻VR2的可變部分的電壓為V2,在公共電壓產(chǎn)生電路51中可變電阻VR1的可變部分的電壓V1表示如下。
      V1=Vref×R11×RB1/(R11×RA1+R11×RB1+RA1×RB1)+V2×RA1×RB1/(R11×RA1+R11×RB1+RA1×RB1) 公式(1)當可變電阻VR1的整個電阻值(RA1+RB1)小于等于電阻R11的三分之一時,公式(1)的右邊第二項與第一項比較幾乎能夠忽略,并且公式(1)的右邊第一項的分母中第三項與第一項和第二項比較能夠忽略,表示如下。
      V1=Vref×RB1/(RA1+RB1) 公式(2)另一方面,如果從可變電阻VR2的可變部分到恒定電壓Vref的電阻為RA2,并且從可變部分到GND的電阻為RB2,則可變電阻VR2表示如下。
      V2=Vref×RB2/(RA2+RB2)公式(3)
      公共電壓VCOMH與VCOML表示如下。
      VCOMH=V2×(R11+R12)/R11-V1×R12/R11公式(4)VCOML=V2×(R21+R22)/R21-Vref×R22/R21 公式(5)這時,當電阻R11與R21的電阻值相等并且電阻R12與R22的電阻值相等時,公共電壓差值Vsw(=VCOMH-VCOML)表示如下。
      Vsw=(Vref-V1)×R12/R11 公式(6)因此,根據(jù)此實施例的公共電壓產(chǎn)生電路51能夠僅通過電壓V1,即可變電阻VR1來調(diào)節(jié)公共電壓差值Vsw,并能夠僅通過可變電阻VR2調(diào)節(jié)VCOML。因此公共電壓產(chǎn)生電路51能夠不根據(jù)可變電阻調(diào)節(jié)電壓幅度與公共電壓L電平,從而公共電壓電平的調(diào)節(jié)變得容易。
      根據(jù)此實施例的公共電壓產(chǎn)生電路51具有配備電容C1與C2的輸出。如果其電容值足夠地大于全部的液晶顯示設(shè)備的公共電極,則公共電壓產(chǎn)生電路51幾乎沒有輸出電阻,從而公共驅(qū)動電路4的驅(qū)動時間將因此不受影響。
      如果對于可變電阻VR2,從可變部分到恒定電壓Vref的電阻為RA2,并且從可變部分到GND的電阻為RB2,則電壓V2不根據(jù)電阻R21與R22,并且能夠根據(jù)RA2與RB2的電阻值決定。這時,由于公共電壓VCOMH根據(jù)電壓V1與V2,并且公共電壓VCOML僅根據(jù)電壓V2,因此可能根據(jù)本發(fā)明的公共電壓產(chǎn)生電路中,僅通過V1,也就是可變電阻VR1,調(diào)節(jié)公共電壓差值Vsw(=VCOMH-VCOML),并且僅通過可變電阻VR2調(diào)節(jié)公共電壓VCOML。一般而言,考慮到操作時間與功率消耗,電阻R11、R12、R21與R22為大約幾兆歐,而電阻(RA2+RB2)設(shè)定為相同的值或更大,比如幾兆歐到幾十兆歐。因此,電阻(RA1+RB1)小于等于其它電阻(例如,電阻(RA2+RB2)與電阻R11、R12、R21與R22)至少之一的三分之一,并且在許多情況下,小于等于全部其它電阻的三分之一。
      圖10是示出了結(jié)合圖9中公共電壓產(chǎn)生電路51與圖6中公共驅(qū)動電路4的例子的圖。公共電壓產(chǎn)生電路51與另一方法的公共驅(qū)動電路結(jié)合也是可能的。鑒于此實施例中,施加到可變電阻VR1與VR2的兩個端子的電壓為恒定電壓Vref與GND,合適的恒定電壓可用于這些電壓。
      這樣,根據(jù)此實施例,通過采用分別地如圖4、6與7示出的根據(jù)本發(fā)明第一實施例象公共驅(qū)動電路4一樣的每個配置例子,使電路面積變小和使幀變窄成為可能。
      根據(jù)此實施例,通過采用圖9中示出的象公共電壓產(chǎn)生電路51一樣配置例子,并且將電阻與電容通過輸入焊盤連接到液晶顯示基底的外部,使其中集成柵驅(qū)動器電路3、公共驅(qū)動電路4與公共電壓產(chǎn)生電路51的液晶顯示設(shè)備沒有浪費的面積并具有對稱的幀并能夠容易地調(diào)節(jié)公共電壓電平成為可能。而且,此實施例還應(yīng)用于液晶顯示設(shè)備,其上數(shù)據(jù)驅(qū)動器電路2沒有集成在液晶顯示基底10上并且其它電路集成其上。
      提供實施例的以前的描述,使得本領(lǐng)域的普通技術(shù)人員能夠制造與使用本發(fā)明。而且,對于本領(lǐng)域的普通技術(shù)人員,這些實施例的各種修改將十分明顯,并且在此限定的類屬的原理與特定的例子可應(yīng)用于其它實施例而不使用發(fā)明的授予權(quán)利。因此,本發(fā)明不限于在此描述的實施例,而符合由權(quán)利要求及其等價物所限定的最廣泛的范圍。
      權(quán)利要求
      1.一種驅(qū)動電路,包括第一電壓電源;第二電壓電源,用于提供低于所述第一電壓電源的電壓的一電壓;至少一個第一晶體管,其漏極端子或源極端子連接到所述第一電壓電源;至少一個第二晶體管,其漏極端子或源極端子連接到所述第二電壓電源;至少一條信號線,連接到所述第一與第二晶體管的每個柵極端子;以及至少一個電容負載,連接到所述第一與所述第二晶體管的不連接到所述第一與第二電壓電源的相應(yīng)的端子,其中信號線傳遞具有高電平與具有低電平的信號,所述高電平實質(zhì)上大于等于所述第一電壓電源的電壓,并且所述低電平實質(zhì)上小于等于所述第二電壓電源的電壓。
      2.如權(quán)利要求1所述的驅(qū)動電路,其中至少所述驅(qū)動電路、一顯示部分與用于控制所述顯示部分中每條線的像素的開關(guān)的一柵驅(qū)動器電路安裝在基底上,并且其中所述驅(qū)動電路放置在和所述柵驅(qū)動器電路與相對的位置上,所述顯示部分位于所述驅(qū)動電路和所述柵驅(qū)動器電路之間。
      3.如權(quán)利要求1所述的驅(qū)動電路,其中所述至少一個第一晶體管包括P型晶體管,并且所述至少一個第二晶體管包括N型晶體管,并且其中所述第一與第二晶體管的所述柵極端子連接到公共信號線。
      4.如權(quán)利要求2所述的驅(qū)動電路,其中P型晶體管與N型晶體管并聯(lián)連接成所述第一晶體管,并且N型晶體管與P型晶體管并聯(lián)連接成所述第二晶體管,其中所述第一晶體管的所述P型晶體管與所述第二晶體管的所述N型晶體管的相應(yīng)的柵極連接到一條所述信號線,并且所述第一晶體管的N型晶體管與所述第二晶體管的P型晶體管的相應(yīng)的柵極連接到一條所述信號線的反相信號線。
      5.如權(quán)利要求4所述的驅(qū)動電路,其中所述信號線與所述反相信號線的每個信號的高電平電壓為所述柵驅(qū)動器的高電平線電壓,并且其中所述信號線與所述反相信號線的每個信號的低電平電壓為所述柵驅(qū)動器的低電平線電壓。
      6.如權(quán)利要求2所述的驅(qū)動電路,其中所述第一與第二晶體管包括薄膜晶體管。
      7.如權(quán)利要求2所述的驅(qū)動電路,其中所述顯示部分包括液晶顯示設(shè)備。
      8.一種用于產(chǎn)生一提供電壓到驅(qū)動電路的電壓產(chǎn)生電路,包括第一與第二可變電阻,用于調(diào)節(jié)所述提供電壓;第一運算放大器,輸出所述提供電壓的高電平,并且其非反相輸入連接到所述第二可變電阻的可變部分;第二運算放大器,輸出所述提供電壓的低電平,并且其非反相輸入連接到所述第二可變電阻的可變部分;第一電阻,將所述第一可變電阻的可變部分連接到所述第一運算放大器的反相輸入;第二電阻,其中所述第二電阻的一個端子連接到所述第一運算放大器的反相輸入,并且所述第二電阻的另一個端子連接到所述第一運算放大器的輸出;第三電阻,將穩(wěn)壓電源連接到所述第二運算放大器的反相輸入;第四電阻,其中所述第四電阻的一個端子連接到所述第二運算放大器的反相輸入,并且所述第四電阻的另一個端子連接到所述第二運算放大器的輸出;其中所述第一可變電阻的整個電阻的電阻值小于等于所述第二可變電阻的整個電阻和所述第一運算放大器、所述第二運算放大器、所述第一電阻、所述第二電阻、所述第三電阻與所述第四電阻的電阻的至少之一的三分之一;并且其中所述第一與第二可變電阻調(diào)節(jié)所述提供電壓的低電平和在所述提供電壓的高電平與低電平之間的電壓差值。
      9.如權(quán)利要求8所述的電壓產(chǎn)生電路,其中所述電壓產(chǎn)生電路、一顯示部分、一驅(qū)動電路與用于控制所述顯示部分中每條線的像素的開關(guān)的一柵驅(qū)動器電路安裝在基底上,并且其中所述電壓產(chǎn)生電路與所述驅(qū)動電路放置在相對于所述柵驅(qū)動器電路的位置,所述顯示部分位于所述電壓產(chǎn)生電路與所述驅(qū)動電路和所述柵驅(qū)動器電路之間。
      10.一種用于產(chǎn)生一提供電壓到驅(qū)動電路的電壓產(chǎn)生電路,包括第一與第二可變電阻,用于調(diào)節(jié)所述提供電壓;第一運算放大器,輸出所述提供電壓的高電平,并且其非反相輸入連接到所述第二可變電阻的可變部分;第二運算放大器,輸出所述提供電壓的低電平,并且其非反相輸入連接到所述第二可變電阻的可變部分;第一電阻,將所述第一可變電阻的可變部分連接到所述第一運算放大器的反相輸入;第二電阻,其中所述第二電阻的一個端子連接到所述第一運算放大器的所述反相輸入,并且所述第二電阻的另一個端子連接到所述第一運算放大器的輸出;第一電容,其中所述第一電容的一個端子連接到所述第一運算放大器的所述輸出,并且所述第一電容的另一個端子連接到恒定電壓;第三電阻,將穩(wěn)壓電源連接到所述第二運算放大器的反相輸入;第四電阻,其中所述第四電阻的一個端子連接到所述第二運算放大器的反相輸入,并且所述第四電阻的另一個端子連接到所述第二運算放大器的輸出;第二電容,其中所述第二電容的一個端子連接到所述第二運算放大器的所述輸出,并且所述第二電容的另一個端子連接到恒定電壓,其中所述第一可變電阻的整個電阻小于等于所述第二可變電阻的整個電阻和所述第一運算放大器、所述第二運算放大器、所述第一電阻、所述第二電阻、所述第三電阻與所述第四電阻的電阻的至少之一的三分之一。
      11.如權(quán)利要求10所述的電壓產(chǎn)生電路,其中所述電壓產(chǎn)生電路、一顯示部分、所述驅(qū)動電路與用于控制所述顯示部分中每條線的像素的開關(guān)的一柵驅(qū)動器電路安裝在基底上,并且其中所述電壓產(chǎn)生電路與所述驅(qū)動電路放置在相對于所述柵驅(qū)動器電路的位置,所述顯示部分位于所述電壓產(chǎn)生電路與所述驅(qū)動電路和所述柵驅(qū)動器電路之間。
      12.如權(quán)利要求9所述的電壓產(chǎn)生電路,其中所述電阻與所述電容的至少之一放置在所述基底的外面,并且通過所述顯示部分的輸入焊盤連接。
      13.如權(quán)利要求11所述的電壓產(chǎn)生電路,其中所述電阻與所述電容的至少之一放置在所述基底的外面,并且通過所述顯示部分的輸入焊盤連接。
      14.如權(quán)利要求9所述的電壓產(chǎn)生電路,其中所述驅(qū)動電路是這樣一種驅(qū)動電路,其包括第一電壓電源;第二電壓電源,用于提供低于所述第一電壓電源的電壓的一電壓;至少一個第一晶體管,其漏極端子或源極端子連接到所述第一電壓電源;至少一個第二晶體管,其漏極端子或源極端子連接到所述第二電壓電源;至少一條信號線,連接到所述第一與第二晶體管的每個柵極端子;以及至少一個電容負載,連接到所述第一與所述第二晶體管的不連接到所述第一與第二電壓電源的相應(yīng)的端子,其中信號線傳遞具有高電平與具有低電平的信號,所述高電平實質(zhì)上大于等于所述第一電壓電源的電壓,并且所述低電平實質(zhì)上小于等于所述第二電壓電源的電壓。
      15.如權(quán)利要求11所述的電壓產(chǎn)生電路,其中所述驅(qū)動電路是這樣一種驅(qū)動電路,其包括第一電壓電源;第二電壓電源,用于提供低于所述第一電壓電源的電壓的一電壓;至少一個第一晶體管,其漏極端子或源極端子連接到所述第一電壓電源;至少一個第二晶體管,其漏極端子或源極端子連接到所述第二電壓電源;至少一條信號線,連接到所述第一與第二晶體管的每個柵極端子;以及至少一個電容負載,連接到所述第一與所述第二晶體管的不連接到所述第一與第二電壓電源的相應(yīng)的端子,其中信號線傳遞具有高電平與具有低電平的信號,所述高電平實質(zhì)上大于等于所述第一電壓電源的電壓,并且所述低電平實質(zhì)上小于等于所述第二電壓電源的電壓。
      16.一種顯示設(shè)備,包括基底;集成在所述基底上的顯示部分;柵驅(qū)動器電路,用于控制顯示部分中每條線的像素的開關(guān);用于所述顯示部分的驅(qū)動電路,用于同時地驅(qū)動所述顯示部分中的電容負載,其中所述驅(qū)動電路放置在和所述柵驅(qū)動器電路相對的位置上,所述顯示部分位于所述驅(qū)動電路和所述柵驅(qū)動器電路之間。
      17.如權(quán)利要求16所述的顯示設(shè)備,其中所述驅(qū)動電路包括第一電壓電源;第二電壓電源,其提供低于所述第一電壓電源的電壓的一電壓;至少一個第一晶體管,其漏極端子或源極端子連接到所述第一電壓電源;至少一個第二晶體管,其漏極端子或源極端子連接到所述第二電壓電源;至少一條信號線,連接到所述第一與第二晶體管的每個柵極端子;以及至少一個電容負載,連接到所述第一與所述第二晶體管的不連接到所述第一與第二電壓電源的相應(yīng)的端子,其中信號線傳遞具有高電平與具有低電平的信號,所述高電平實質(zhì)上大于等于所述第一電壓電源的電壓,并且所述低電平實質(zhì)上小于等于所述第二電壓電源的電壓。
      18.如權(quán)利要求17所述的顯示單元,其中所述至少第一晶體管包括P型晶體管,并且所述至少第二晶體管包括N型晶體管,并且其中所述第一與第二晶體管的所述柵極端子連接到公共信號線。
      19.如權(quán)利要求17所述的顯示單元,其中P型晶體管與N型晶體管并聯(lián)連接成所述第一晶體管,并且N型晶體管與P型晶體管并聯(lián)連接成所述第二晶體管,其中所述第一晶體管的所述P型晶體管與所述第二晶體管的所述N型晶體管的相應(yīng)的柵極連接到一條所述信號線,并且所述第一晶體管的N型晶體管與所述第二晶體管的P型晶體管的相應(yīng)的柵極連接到一條所述信號線的反相信號線。
      20.如權(quán)利要求19所述的顯示單元,其中所述信號線與所述反相信號線的每個信號的高電平電壓為所述柵驅(qū)動器的高電平線電壓,并且其中所述信號線與所述反相信號線的每個信號的低電平電壓為所述柵驅(qū)動器的低電平線電壓。
      21.如權(quán)利要求17所述的顯示單元,其中全部的所述晶體管由多個薄膜晶體管組成。
      22.一種顯示設(shè)備,包括基底;集成在所述基底上的顯示部分;柵驅(qū)動器電路,用于控制所述顯示部分中每條線的像素的開關(guān);用于所述顯示部分的驅(qū)動電路,用于同時地驅(qū)動所述顯示部分中的電容負載;以及電壓產(chǎn)生電路,用于產(chǎn)生一提供電壓到所述驅(qū)動電路,其中所述電壓產(chǎn)生電路放置在相對于所述柵驅(qū)動器電路的位置,所述顯示部分位于所述驅(qū)動電路和所述柵驅(qū)動器電路之間。
      23.如權(quán)利要求22所述的顯示單元,其中所述電壓產(chǎn)生電路包括第一與第二可變電阻,用于調(diào)節(jié)所述提供電壓;第一與第二可變電阻,用于調(diào)節(jié)所述提供電壓;第一運算放大器,輸出所述提供電壓的高電平,并且其非反相輸入連接到所述第二可變電阻的可變部分;第二運算放大器,輸出所述提供電壓的低電平,并且其非反相輸入連接到所述第二可變電阻的可變部分;第一電阻,將所述第一可變電阻的可變部分連接到所述第一運算放大器的反相輸入;第二電阻,其中所述第二電阻的一個端子連接到所述第一運算放大器的反相輸入,并且所述第二電阻的另一個端子連接到所述第一運算放大器的輸出;第三電阻,將穩(wěn)壓電源連接到所述第二運算放大器的反相輸入;第四電阻,其中所述第四電阻的一個端子連接到所述第二運算放大器的反相輸入,并且所述第四電阻的另一個端子連接到所述第二運算放大器的輸出,其中所述第一可變電阻的整個電阻的電阻值小于等于所述第二可變電阻的整個電阻和所述第一運算放大器、所述第二運算放大器、所述第一電阻、所述第二電阻、所述第三電阻與所述第四電阻的電阻的至少之一的三分之一;并且其中所述第一與第二可變電阻調(diào)節(jié)所述提供電壓的低電平和在所述提供電壓的高電平與低電平之間的電壓差值。
      24.如權(quán)利要求22所述的顯示單元,其中所述電壓產(chǎn)生電路包括第一與第二可變電阻,用于調(diào)節(jié)所述提供電壓;第一運算放大器,輸出所述提供電壓的高電平,并且其非反相輸入連接到所述第二可變電阻的可變部分;第二運算放大器,輸出所述提供電壓的低電平,并且其非反相輸入連接到所述第二可變電阻的可變部分;第一電阻,將所述第一可變電阻的可變部分連接到所述第一運算放大器的反相輸入;第二電阻,其中所述第二電阻的一個端子連接到所述第一運算放大器的反相輸入,并且所述第二電阻的另一個端子連接到所述第一運算放大器的輸出;第一電容,其中所述第一電容的一個端子連接到所述第一運算放大器的所述輸出,并且所述第一電容的另一個端子連接到恒定電壓;第三電阻,將穩(wěn)壓電源連接到所述第二運算放大器的反相輸入;第四電阻,其中所述第四電阻的一個端子連接到所述第二運算放大器的反相輸入,并且所述第四電阻的另一個端子連接到所述第二運算放大器的輸出;第二電容,其中所述第二電容的一個端子連接到所述第二運算放大器的所述輸出,并且所述第二電容的另一個端子連接到恒定電壓,其中所述第一可變電阻的整個電阻小于等于其它電阻值的三分之一。
      25.如權(quán)利要求23所述的顯示單元,其中所述驅(qū)動電路是這樣一種驅(qū)動電路,其包括第一電壓電源;第二電壓電源,用于提供低于所述第一電壓電源的電壓的一電壓;至少一個第一晶體管,其漏極端子或源極端子連接到所述第一電壓電源;至少一個第二晶體管,其漏極端子或源極端子連接到所述第二電壓電源;至少一條信號線,連接到所述第一與第二晶體管的每個柵極端子;以及至少一個電容負載,連接到所述第一與所述第二晶體管的不連接到所述第一與第二電壓電源的相應(yīng)的端子,其中信號線傳遞具有高電平與具有低電平的信號,所述高電平實質(zhì)上大于等于所述第一電壓電源的電壓,并且所述低電平實質(zhì)上小于等于所述第二電壓電源的電壓。
      26.如權(quán)利要求24所述的顯示單元,其中所述驅(qū)動電路是這樣一種驅(qū)動電路,其包括第一電壓電源;第二電壓電源,用于提供低于所述第一電壓電源的電壓的一電壓;至少一個第一晶體管,其漏極端子或源極端子連接到所述第一電壓電源;至少一個第二晶體管,其漏極端子或源極端子連接到所述第二電壓電源;至少一條信號線,連接到所述第一與第二晶體管的每個柵極端子;以及至少一個電容負載,連接到所述第一與所述第二晶體管的不連接到所述第一與第二電壓電源的相應(yīng)的端子,其中信號線傳遞具有高電平與具有低電平的信號,所述高電平實質(zhì)上大于等于所述第一電壓電源的電壓,并且所述低電平實質(zhì)上小于等于所述第二電壓電源的電壓。
      全文摘要
      一種驅(qū)動電路,采用第一電壓電源與第二電壓電源,所述第二電壓電源提供低于第一電壓電源的電壓。該驅(qū)動電路還具有采用連接到第一電壓電源的漏極端子或源極端子的一個的第一晶體管,并且具有采用連接到第二電壓電源的漏極端子或源極端子的一個的第二晶體管。信號線連接到第一與第二晶體管的每個柵極端子,并且至少一個電容負載連接到第一與第二晶體管的不連接到第一與第二電壓電源的相應(yīng)的端子。信號線傳遞具有高電平與具有低電平的信號,所述高電平實質(zhì)上大于等于第一電壓電源的電壓,并且所述低電平實質(zhì)上小于等于第二電壓電源的電壓。
      文檔編號G09F9/00GK1497314SQ031598
      公開日2004年5月19日 申請日期2003年9月25日 優(yōu)先權(quán)日2002年9月25日
      發(fā)明者安部勝美 申請人:日本電氣株式會社
      網(wǎng)友詢問留言 已有0條留言
      • 還沒有人留言評論。精彩留言會獲得點贊!
      1