国产精品1024永久观看,大尺度欧美暖暖视频在线观看,亚洲宅男精品一区在线观看,欧美日韩一区二区三区视频,2021中文字幕在线观看

  • <option id="fbvk0"></option>
    1. <rt id="fbvk0"><tr id="fbvk0"></tr></rt>
      <center id="fbvk0"><optgroup id="fbvk0"></optgroup></center>
      <center id="fbvk0"></center>

      <li id="fbvk0"><abbr id="fbvk0"><dl id="fbvk0"></dl></abbr></li>

      一種三線串行外設(shè)接口的開(kāi)關(guān)矩陣控制電路的制作方法

      文檔序號(hào):2521632閱讀:410來(lái)源:國(guó)知局
      專利名稱:一種三線串行外設(shè)接口的開(kāi)關(guān)矩陣控制電路的制作方法
      技術(shù)領(lǐng)域
      本申請(qǐng)涉及微波矩陣開(kāi)關(guān)總線設(shè)計(jì)技術(shù)領(lǐng)域,更具體的說(shuō),涉及一種三線串行外設(shè)接口的開(kāi)關(guān)矩陣控制電路。
      背景技術(shù)
      開(kāi)關(guān)矩陣是將多路輸入設(shè)備輸入的射頻信號(hào)進(jìn)行組合和分配,并將可用的射頻信號(hào)在同一時(shí)間進(jìn)行多路輸出的設(shè)備。常用的開(kāi)關(guān)矩陣通過(guò)PIN (positive-1ntrinsicnegative,在P和N半導(dǎo)體材料之間加入一薄層低摻雜的本征半導(dǎo)體層)驅(qū)動(dòng)器進(jìn)行電流驅(qū)動(dòng),而PIN驅(qū)動(dòng)器又是由TTL (Transistor Transistor Logic,晶體管-晶體管邏輯電平)進(jìn)行控制,因此,開(kāi)關(guān)矩陣電路需要的PIN驅(qū)動(dòng)器的路數(shù)決定了 TTL的路數(shù)。對(duì)于不同的開(kāi)關(guān)矩陣電路,其中需要不同路數(shù)的PIN驅(qū)動(dòng)器。目前,存在兩種比較常用的開(kāi)關(guān)矩陣控制方式,包括并行控制方式和異步串行接口 RS (Recommended Standard,推薦標(biāo)準(zhǔn))232的控制方式。以控制為例對(duì)兩種開(kāi)關(guān)矩陣控制方式進(jìn)行說(shuō)明。其中并行控制方式的具體工作原理為,上位控制電路提供72根TTL控制線,分別連接到12X6G開(kāi)關(guān)矩陣電路的72路PIN驅(qū)動(dòng)器,實(shí)現(xiàn)直接對(duì)12X6G開(kāi)關(guān)矩陣電路的控制。但是,這種并行控制方式需要的控制線太多,不便于將采用并行控制方式的上位控制電路裝配在尺寸要求較高的電路中,且上位控制電路不能提供出大量的控制線。異步串行接口 RS232的控制方式具體工作原理為,開(kāi)關(guān)矩陣電路通過(guò)異步串行接口 RS232與上位控制電路連接。其中,上位控制電路與異步串行接口 RS232僅連接接收線、發(fā)送線和地線三根控制線,大大減少了控制線的數(shù)量。但開(kāi)關(guān)矩陣電路需要對(duì)RS232串口通訊協(xié)議進(jìn)行解析,解析成功后輸出所需要的72位TTL控制信號(hào),再將72位控制信號(hào)連接到PIN驅(qū)動(dòng)器,實(shí)現(xiàn)對(duì)開(kāi)關(guān)矩陣的控制。因此,開(kāi)關(guān)矩陣電路需要增加單片機(jī)或者FPGA(Field — Programmable Gate Array,現(xiàn)場(chǎng)可編程門陣列)等控制電路對(duì)RS232串口通訊協(xié)議進(jìn)行解析,并且需要增加軟件設(shè)計(jì)部分,對(duì)于可靠性要求高的產(chǎn)品進(jìn)行設(shè)計(jì)和測(cè)試,都相應(yīng)增加了很大的技術(shù)難度。

      實(shí)用新型內(nèi)容針對(duì)上述問(wèn)題,本申請(qǐng)?zhí)峁┮环N三線串行外設(shè)接口的開(kāi)關(guān)矩陣控制電路,以解決現(xiàn)有技術(shù)中采用并行控制方式需要的控制線太多,不便于裝配在尺寸要求較高的電路中,同時(shí)上位控制電路不能提供出大量的控制線的問(wèn)題,以及采用異步串行接口 RS232的控制方式需要增加單片機(jī)或者FPGA等控制電路對(duì)RS232串口通訊協(xié)議進(jìn)行解析,并且需要增加軟件設(shè)計(jì)部分,對(duì)于可靠性要求高的產(chǎn)品進(jìn)行設(shè)計(jì)和測(cè)試,都相應(yīng)增加了很大的技術(shù)難度的問(wèn)題。技術(shù)方案如下本申請(qǐng)?zhí)峁┮环N三線串行外設(shè)接口的開(kāi)關(guān)矩陣控制電路,包括上位控制電路和在普通二極管的P和N半導(dǎo)體材料之間加入一薄層低摻雜的本征半導(dǎo)體層的PIN驅(qū)動(dòng)器,還包括輸入端與所述上位控制電路的發(fā)送端ロ連接,輸出端與所述PIN驅(qū)動(dòng)器的輸入端連接的移位寄存器組;其中,所述上位控制電路的發(fā)送端ロ包括串行數(shù)據(jù)信號(hào)發(fā)送端ロ、時(shí)鐘信號(hào)發(fā)送端口和置位信號(hào)發(fā)送端ロ ;所述移位寄存器組包括至少ー個(gè)移位寄存器;所述移位寄存器組的輸入端包括各個(gè)移位寄存器的串行數(shù)據(jù)輸入端、各個(gè)移位寄存器的移位寄存器時(shí)鐘脈沖輸入端和各個(gè)移位寄存器的存儲(chǔ)寄存器時(shí)鐘脈沖輸入端;所述移位寄存器組的輸出端包括各個(gè)移位寄存器的串行數(shù)據(jù)輸出端和各個(gè)移位寄存器的并行數(shù)據(jù)輸出端;其中,所述各個(gè)移位寄存器的移位寄存器時(shí)鐘脈沖輸入端通過(guò)時(shí)鐘線與所述時(shí)鐘信號(hào)發(fā)送端ロ連接;所述各個(gè)移位寄存器的存儲(chǔ)寄存器時(shí)鐘脈沖輸入端通過(guò)置位線與置位信號(hào)發(fā)送端ロ連接;所述移位寄存器組中的第一個(gè)移位寄存器的串行數(shù)據(jù)輸入端通過(guò)數(shù)據(jù)線與所述串行數(shù)據(jù)信號(hào)發(fā)送端ロ連接;所述移位寄存器組中的其他移位寄存器的串行數(shù)據(jù)輸入端連接與其相鄰的上ー個(gè)移位寄存器的串行數(shù)據(jù)輸出端;所述各個(gè)移位寄存器的并行數(shù)據(jù)輸出端與所述PIN驅(qū)動(dòng)器的輸入端連接。優(yōu)選地,所述移位寄存器包括型號(hào)為54HC595的移位寄存器。優(yōu)選地,所述PIN驅(qū)動(dòng)器包括型號(hào)為JLQ-22的驅(qū)動(dòng)器。優(yōu)選地,所述PIN驅(qū)動(dòng)器包括4路輸入端和4路輸出端,其中,所述PIN驅(qū)動(dòng)器的4路輸入端分別與移位寄存器的4路并行數(shù)據(jù)輸出端連接。優(yōu)選地,還包括與所述上位控制電路的串行數(shù)據(jù)信號(hào)發(fā)送端ロ相連接的第一發(fā)送電路;與所述上位控制電路的時(shí)鐘信號(hào)發(fā)送端ロ相連接的第二發(fā)送電路;與所述上位控制電路的置位信號(hào)發(fā)送端ロ相連接的第三發(fā)送電路;與所述第一發(fā)送電路的輸出端相連接的第一接收電路;與所述第二發(fā)送電路的輸出端相連接的第二接收電路;與所述第三發(fā)送電路的輸出端相連接的第三接收電路;其中,所述第一接收電路的輸出端連接所述移位寄存器組中的第一個(gè)移位寄存器的串行數(shù)據(jù)輸入端;所述第二接收電路的輸出端連接所述移位寄存器組中的各個(gè)移位寄存器的移位寄存器時(shí)鐘脈沖輸入端;所述第三接收電路的輸出端連接所述移位寄存器組中的各個(gè)移位寄存器的存儲(chǔ)寄存器時(shí)鐘脈沖輸入端;所述第一發(fā)送電路、所述第二發(fā)送電路和所述第三發(fā)送電路為三個(gè)結(jié)構(gòu)相同的發(fā)送電路;所述第一接收電路、所述第二接收電路和所述第三接收電路為三個(gè)結(jié)構(gòu)相同的接收電路。應(yīng)用上述技術(shù)方案,本申請(qǐng)?zhí)峁┑娜€串行外設(shè)接ロ的開(kāi)關(guān)矩陣控制電路中移位寄存器組中的各個(gè)移位寄存器與上位控制電路的連接只需要數(shù)據(jù)線、置位線和時(shí)鐘線三根控制線,大大減少了控制線的數(shù)量,節(jié)省了上位控制電路輸出口資源。同時(shí),本申請(qǐng)中的各個(gè)移位寄存器的并行數(shù)據(jù)輸出端與PIN驅(qū)動(dòng)器的輸入端連接,即各個(gè)移位寄存器直接輸出控制信號(hào)至PIN驅(qū)動(dòng)器,不需要増加單片機(jī)或者FPGA等控制電路,不需要增加軟件設(shè)計(jì)部分,減少了產(chǎn)品的設(shè)計(jì)和測(cè)試難度,對(duì)于產(chǎn)品來(lái)說(shuō),器件的可靠性便于保證。

      為了更清楚地說(shuō)明本申請(qǐng)實(shí)施例中的技術(shù)方案,下面將對(duì)實(shí)施例描述中所需要使用的附圖作簡(jiǎn)單地介紹,顯而易見(jiàn)地,下面描述中的附圖僅僅是本申請(qǐng)的ー些實(shí)施例,對(duì)于本領(lǐng)域普通技術(shù)人員來(lái)講,在不付出創(chuàng)造性勞動(dòng)的前提下,還可以根據(jù)這些附圖獲得其他的附圖。圖1為本申請(qǐng)?zhí)峁┑囊环N三線串行外設(shè)接ロ的開(kāi)關(guān)矩陣控制電路的結(jié)構(gòu)示意圖;圖2為本申請(qǐng)?zhí)峁┑囊环N三線串行外設(shè)接ロ的開(kāi)關(guān)矩陣控制電路中移位寄存器的結(jié)構(gòu)不意圖;圖3為本申請(qǐng)?zhí)峁┑囊环N三線串行外設(shè)接ロ的開(kāi)關(guān)矩陣控制電路的另ー種結(jié)構(gòu)示意圖;圖4為本申請(qǐng)?zhí)峁┑囊环N三線串行外設(shè)接ロ的開(kāi)關(guān)矩陣控制電路中PIN驅(qū)動(dòng)器的結(jié)構(gòu)示意圖;圖5為本申請(qǐng)?zhí)峁┑囊环N三線串行外設(shè)接ロ的開(kāi)關(guān)矩陣控制電路的再一種結(jié)構(gòu)示意圖;圖6為本申請(qǐng)?zhí)峁┑囊环N三線串行外設(shè)接ロ的開(kāi)關(guān)矩陣控制電路的再一種結(jié)構(gòu)示意圖;圖7為本申請(qǐng)?zhí)峁┑囊环N三線串行外設(shè)接ロ的開(kāi)關(guān)矩陣控制電路的信號(hào)發(fā)送示意圖;圖8為本申請(qǐng)?zhí)峁┑囊环N三線串行外設(shè)接ロ的開(kāi)關(guān)矩陣控制電路的發(fā)送電路的結(jié)構(gòu)示意圖;圖9為本申請(qǐng)?zhí)峁┑囊环N三線串行外設(shè)接ロ的開(kāi)關(guān)矩陣控制電路的接收電路的結(jié)構(gòu)示意圖。
      具體實(shí)施方式下面將結(jié)合本申請(qǐng)實(shí)施例中的附圖,對(duì)本申請(qǐng)實(shí)施例中的技術(shù)方案進(jìn)行清楚、完整地描述,顯然,所描述的實(shí)施例僅僅是本申請(qǐng)一部分實(shí)施例,而不是全部的實(shí)施例?;诒旧暾?qǐng)中的實(shí)施例,本領(lǐng)域普通技術(shù)人員在沒(méi)有做出創(chuàng)造性勞動(dòng)前提下所獲得的所有其他實(shí)施例,都屬于本申請(qǐng)保護(hù)的范圍。本申請(qǐng)中,移位寄存器組中移位寄存器的數(shù)量可以根據(jù)開(kāi)關(guān)矩陣電路需要的PIN驅(qū)動(dòng)器的路數(shù)來(lái)設(shè)置。在以下實(shí)施例的介紹中,基于本申請(qǐng)的主要思想,對(duì)需要不同PIN驅(qū)動(dòng)器路數(shù)的開(kāi)關(guān)矩陣電路作詳細(xì)描述。一個(gè)實(shí)施例請(qǐng)參見(jiàn)圖1,其示出了本申請(qǐng)?zhí)峁┑囊环N三線串行外設(shè)接ロ的開(kāi)關(guān)矩陣控制電路的結(jié)構(gòu)示意圖,包括上位控制電路100、移位寄存器組200和PIN驅(qū)動(dòng)器300。[0045]其中,移位寄存器組200的輸入端與上位控制電路100的發(fā)送端ロ連接,輸出端與PIN驅(qū)動(dòng)器300的輸入端連接。移位寄存器組200包括至少ー個(gè)移位寄存器201。在本實(shí)施例中,移位寄存器201可以為型號(hào)為54HC595的移位寄存器。具體地,請(qǐng)參閱圖2,其示出了本申請(qǐng)?zhí)峁┑囊环N三線串行外設(shè)接ロ的開(kāi)關(guān)矩陣控制電路中移位寄存器的結(jié)構(gòu)示意圖。其中,移位寄存器201包括16位引腳,引腳I至7即Ql至Q7,引腳15即Q0, QO至Q7為移位寄存器201的8位并行數(shù)據(jù)輸出端;引腳8即GND為連接地線的端ロ ;引腳9即Q’7為串行數(shù)據(jù)輸出端,可與相鄰的下ー個(gè)移位寄存器201的引腳14連接,實(shí)現(xiàn)與下ー個(gè)移位寄存器201的級(jí)聯(lián)。需要說(shuō)明的是,移位寄存器201之間的級(jí)聯(lián)即將輸入的串行數(shù)據(jù)擴(kuò)展到不只8位的并行數(shù)據(jù)輸出的轉(zhuǎn)換。ー個(gè)移位寄存器201包括8位并行數(shù)據(jù)輸出端,多個(gè)移位寄存器201的級(jí)聯(lián)即包括了多個(gè)8位并行數(shù)據(jù)輸出端,也就是實(shí)現(xiàn)了串行數(shù)據(jù)擴(kuò)展到更多個(gè)8位并行數(shù)據(jù)輸出的轉(zhuǎn)換。引腳10即/SCLR為移位寄存器201的清零端,且為低電平有效,在使用過(guò)程中可以將引腳10即/SCLR與引腳16即VCC連接,引腳16即VCC為連接外部電源電壓的端ロ。引腳11即SCK為移位寄存器時(shí)鐘脈沖輸入端,在輸入的時(shí)鐘脈沖信號(hào)處于上升沿時(shí),移位寄存器201對(duì)輸入的串行數(shù)據(jù)進(jìn)行采數(shù)保存。需要說(shuō)明的是,串行數(shù)據(jù)是按低位最先進(jìn)入,高位最后進(jìn)入的原則進(jìn)行輸入,采數(shù)即在輸入的時(shí)鐘脈沖信號(hào)處于上升沿時(shí),將當(dāng)前串行數(shù)據(jù)的一位數(shù)據(jù)進(jìn)行保存。引腳12即RCK為存儲(chǔ)寄存器時(shí)鐘脈沖輸入端,在輸入的置位脈沖信號(hào)處于上升沿時(shí),將當(dāng)前移位寄存器201內(nèi)保存的所有串行數(shù)據(jù)對(duì)應(yīng)移位寄存器201的輸出端,并在對(duì)應(yīng)的移位寄存器201的輸出端進(jìn)行鎖存。引腳13即/G為移位寄存器201的使能端,且為低電平有效,在引腳13即/G接低電平時(shí)允許移位寄存器201內(nèi)數(shù)據(jù)進(jìn)行輸出。引腳14即SER為移位寄存器201的串行數(shù)據(jù)輸入端,通過(guò)引腳14即SER將外部輸入的串行數(shù)據(jù)進(jìn)行接收。上位控制電路100的發(fā)送端ロ包括串行數(shù)據(jù)信號(hào)發(fā)送端ロ 101、時(shí)鐘信號(hào)發(fā)送端ロ 102和置位信號(hào)發(fā)送端ロ 103。需要說(shuō)明的是,在本實(shí)施例中,移位寄存器組200中移位寄存器201的個(gè)數(shù)由開(kāi)關(guān)矩陣電路中需要的PIN驅(qū)動(dòng)器的路數(shù)決定,對(duì)于需要ー個(gè)或兩個(gè)PIN驅(qū)動(dòng)器的開(kāi)關(guān)矩陣電路,移位寄存器組200中的ー個(gè)移位寄存器組201即可滿足連接該開(kāi)關(guān)矩陣電路中PIN驅(qū)動(dòng)器,請(qǐng)參閱圖3,其示出了本申請(qǐng)?zhí)峁┑囊环N三線串行外設(shè)接ロ的開(kāi)關(guān)矩陣控制電路的另一種結(jié)構(gòu)不意圖,移位寄存器組200中只包括ー個(gè)移位寄存器201,其中,移位寄存器201的引腳11即SCK移位寄存器時(shí)鐘脈沖輸入端通過(guò)時(shí)鐘線與上位控制電路100的時(shí)鐘信號(hào)發(fā)送端ロ 102連接。移位寄存器201的引腳12即RCK存儲(chǔ)寄存器時(shí)鐘脈沖輸入端通過(guò)置位線與上位控制電路100的置位信號(hào)發(fā)送端ロ 103連接。移位寄存器201的引腳14即SER串行數(shù)據(jù)輸入端通過(guò)數(shù)據(jù)線與上位控制電路100的串行數(shù)據(jù)信號(hào)發(fā)送端ロ 101連接。[0060]移位寄存器201的引腳I至7即Ql至Q7,引腳15即Q0,8位并行數(shù)據(jù)輸出端與PIN驅(qū)動(dòng)器300的輸入端連接。特別地,在本實(shí)施例中,PIN驅(qū)動(dòng)器300可以選擇型號(hào)為JLQ-22的驅(qū)動(dòng)器,其包括4路輸入端和4路輸出端。請(qǐng)參閱圖4,其示出了本申請(qǐng)?zhí)峁┑囊环N三線串行外設(shè)接ロ的開(kāi)關(guān)矩陣控制電路中PIN驅(qū)動(dòng)器的結(jié)構(gòu)示意圖。其中,PIN驅(qū)動(dòng)器300包括14位引腳,引腳1、4、6和7即OUTl至0UT4為PIN驅(qū)動(dòng)器300的4路輸出端;引腳2、8和14即NC為不需連接的端ロ ;引腳3即VCC為連接外部電源電壓的端ロ ;引腳5即VEE為連接外部負(fù)電壓的端ロ。引腳9、10、12和13即INl至IN4為PIN驅(qū)動(dòng)器300的4路輸入端;引腳IlGND為連接地線的端ロ。在本實(shí)施例中,依次順序選取移位寄存器201中的4路并行數(shù)據(jù)輸出端QO至Q3分別對(duì)應(yīng)連接PIN驅(qū)動(dòng)器300的4路輸入端INl至IN4。因此,ー個(gè)移位寄存器201可以輸出8路并行數(shù)據(jù),即可以連接兩個(gè)PIN驅(qū)動(dòng)器300。在只需要連接ー個(gè)或兩個(gè)PIN驅(qū)動(dòng)器300的開(kāi)關(guān)矩陣電路中,移位寄存器組200中只包括ー個(gè)移位寄存器201即可滿足要求。當(dāng)然,在需要連接多個(gè)PIN驅(qū)動(dòng)器300的開(kāi)關(guān)矩陣電路中,相應(yīng)的移位寄存器組200包括多個(gè)移位寄存器201,請(qǐng)結(jié)合圖5和圖6,其中圖5示出了本申請(qǐng)?zhí)峁┑囊环N三線串行外設(shè)接ロ的開(kāi)關(guān)矩陣控制電路的再一種結(jié)構(gòu)示意圖,其主要描述了移位寄存器組200中各個(gè)移位寄存器201的連接關(guān)系。圖6示出了本申請(qǐng)?zhí)峁┑囊环N三線串行外設(shè)接ロ的開(kāi)關(guān)矩陣控制電路的再一種結(jié)構(gòu)示意圖,其主要描述了移位寄存器組200中的移位寄存器201與PIN驅(qū)動(dòng)器300的連接關(guān)系。具體地,移位寄存器組200中各個(gè)移位寄存器201的引腳11即SCK移位寄存器時(shí)鐘脈沖輸入端通過(guò)時(shí)鐘線與上位控制電路100的時(shí)鐘信號(hào)發(fā)送端ロ 102連接。移位寄存器組200中各個(gè)移位寄存器201的引腳12即RCK存儲(chǔ)寄存器時(shí)鐘脈沖輸入端通過(guò)置位線與上位控制電路100的置位信號(hào)發(fā)送端ロ 103連接。移位寄存器組200中第一個(gè)移位寄存器201的引腳14即SER串行數(shù)據(jù)輸入端通過(guò)數(shù)據(jù)線與上位控制電路的串行數(shù)據(jù)信號(hào)發(fā)送端ロ 101連接。移位寄存器組200中其他移位寄存器201的引腳14即SER串行數(shù)據(jù)輸入端連接與其相鄰的上ー個(gè)移位寄存器201的引腳9即Q’ 7串行數(shù)據(jù)輸出端。移位寄存器組200中各個(gè)移位寄存器201的引腳15即Q0、引腳I至7即Ql至Q7,8位并行數(shù)據(jù)輸出端中,QO至Q3依次順序?qū)?yīng)連接ー個(gè)PIN驅(qū)動(dòng)器300的輸入端INl至IN4,Q4至Q7依次順序?qū)?yīng)連接ー個(gè)PIN驅(qū)動(dòng)器300的輸入端INl至IN4。在本實(shí)施例中,上位控制電路100的發(fā)送端ロ包括串行數(shù)據(jù)信號(hào)發(fā)送端ロ 101、時(shí)鐘信號(hào)發(fā)送端ロ 102和置位信號(hào)發(fā)送端ロ 103。其中,上位控制電路100的串行數(shù)據(jù)信號(hào)發(fā)送端ロ 101通過(guò)數(shù)據(jù)線與移位寄存器組200中第一個(gè)移位寄存器201實(shí)現(xiàn)連接,將串行數(shù)據(jù)信號(hào)傳輸至移位寄存器組200。特別地,串行數(shù)據(jù)信號(hào)低位最先進(jìn)入,高位最后進(jìn)入。上位控制電路100的時(shí)鐘信號(hào)發(fā)送端ロ 102通過(guò)時(shí)鐘線實(shí)現(xiàn)與移位寄存器組200中各個(gè)移位寄存器201的移位寄存器時(shí)鐘脈沖輸入端連接,將時(shí)鐘脈沖信號(hào)傳輸至移位寄存器組200。特別地,時(shí)鐘脈沖信號(hào)頻率為1MHz,在時(shí)鐘脈沖信號(hào)處于上升沿時(shí),移位寄存器組200中的移位寄存器201對(duì)輸入的串行數(shù)據(jù)進(jìn)行采數(shù),將采集到的數(shù)據(jù)保存在移位寄存器201中。當(dāng)時(shí)鐘脈沖信號(hào)又一次處于上升沿時(shí),對(duì)輸入的串行數(shù)據(jù)進(jìn)行又一次采數(shù),同時(shí)將采集到的數(shù)據(jù)也保存在移位寄存器201中。其中,每當(dāng)時(shí)鐘脈沖信號(hào)處于上升沿時(shí),即對(duì)輸入的串行數(shù)據(jù)進(jìn)行一次采數(shù),同時(shí)將采集的數(shù)據(jù)保存在移位寄存器201中。在本實(shí)施例中,移位寄存器201共有8位并行數(shù)據(jù)輸出端ロ,每個(gè)移位寄存器201每次采集保存的數(shù)據(jù)都會(huì)對(duì)應(yīng)移位寄存器201中的ー個(gè)并行數(shù)據(jù)輸出端ロ。具體地,第一次采集保存的數(shù)據(jù)對(duì)應(yīng)移位寄存器201的第一個(gè)并行數(shù)據(jù)輸出端ロ即引腳Q0,第二次采集保存的數(shù)據(jù)會(huì)將第一次采集保存的數(shù)據(jù)移位至對(duì)應(yīng)移位寄存器201的第二個(gè)并行數(shù)據(jù)輸出端ロ即引腳Q1,同時(shí)第二次采集保存的數(shù)據(jù)對(duì)應(yīng)移位寄存器201的第一個(gè)并行數(shù)據(jù)輸出端ロ即引腳Q0,第三次采集保存的數(shù)據(jù)會(huì)將第一次采集保存的數(shù)據(jù)移位至對(duì)應(yīng)移位寄存器201的第三個(gè)并行數(shù)據(jù)輸出端ロ即引腳Q2,將第二次采集保存的數(shù)據(jù)移位至對(duì)應(yīng)移位寄存器201的第二個(gè)并行數(shù)據(jù)輸出端ロ即引腳Q1,同時(shí)第三次采集保存的數(shù)據(jù)對(duì)應(yīng)移位寄存器201的第一個(gè)并行數(shù)據(jù)輸出端ロ即引腳Q0。以此形式,每采集保存一次數(shù)據(jù),將之前采集保存的數(shù)據(jù)進(jìn)行一次移位。ー個(gè)移位寄存器201包括8位并行數(shù)據(jù)輸出端,因此ー個(gè)移位寄存器201最多只能采集保存8次數(shù)據(jù)。當(dāng)ー個(gè)移位寄存器201已經(jīng)采集保存了 8次數(shù)據(jù),而需要移位寄存器201再一次采集保存數(shù)據(jù),此時(shí)ー個(gè)移位寄存器201已不能滿足需求,故而需要多個(gè)移位寄存器201進(jìn)行級(jí)聯(lián),以實(shí)現(xiàn)可以采集保存多位數(shù)據(jù)的目的。移位寄存器組200中其他移位寄存器201的引腳14即SER串行數(shù)據(jù)輸入端連接與其相鄰的上ー個(gè)移位寄存器201的引腳9即Q’ 7串行數(shù)據(jù)輸出端。具體地,第一個(gè)移位寄存器201采集保存完8次數(shù)據(jù),進(jìn)行再一次采集保存數(shù)據(jù)后,將第一個(gè)移位寄存器201第一次采集保存的數(shù)據(jù)移位至下ー個(gè)移位寄存器201中繼續(xù)保存。繼而,同上ー個(gè)移位寄存器201的移位原理一祥,第一個(gè)移位寄存器201再次采集保存一次數(shù)據(jù),將之前采集保存的數(shù)據(jù)在下ー個(gè)移位寄存器201進(jìn)行一次移位。對(duì)于在下ー個(gè)移位寄存器201中的具體的移位實(shí)現(xiàn)過(guò)程,同上ー個(gè)移位寄存器201的移位原理一祥,這里不再贅述。上位控制電路100的置位信號(hào)發(fā)送端ロ 103通過(guò)置位線實(shí)現(xiàn)與移位寄存器組200中各個(gè)移位寄存器201的存儲(chǔ)寄存器時(shí)鐘脈沖輸入端連接,將置位脈沖信號(hào)傳輸至移位寄存器組200。移位寄存器組200中的移位寄存器201接收上位控制電路100發(fā)送的置位脈沖信號(hào)后,在置位脈沖信號(hào)處于上升沿時(shí),將移位寄存器組200中各個(gè)移位寄存器201中采集保存的數(shù)據(jù),對(duì)應(yīng)每個(gè)移位寄存器201的并行數(shù)據(jù)輸出端進(jìn)行鎖存、輸出,同時(shí)將之前采集保存的數(shù)據(jù)清空。需要說(shuō)明的是,在本實(shí)施例中,請(qǐng)參閱圖7,其示出了本申請(qǐng)?zhí)峁┑囊环N三線串行外設(shè)接ロ的開(kāi)關(guān)矩陣控制電路的信號(hào)發(fā)送示意圖。每個(gè)時(shí)鐘脈沖信號(hào)與串行數(shù)據(jù)中的一位對(duì)應(yīng),置位脈沖信號(hào)延后于ー個(gè)周期內(nèi)時(shí)鐘脈沖信號(hào)中的最后ー個(gè)時(shí)鐘脈沖信號(hào)。在時(shí)鐘脈沖信號(hào)全部發(fā)送完畢后,置位脈沖信號(hào)發(fā)送至移位寄存器201,將移位寄存器201中采集保存的數(shù)據(jù),對(duì)應(yīng)每個(gè)移位寄存器201的并行數(shù)據(jù)輸出端進(jìn)行鎖存、輸出。應(yīng)用上述技術(shù)方案,本申請(qǐng)?zhí)峁┑娜€串行外設(shè)接ロ的開(kāi)關(guān)矩陣控制電路中移位寄存器組200中的各個(gè)移位寄存器201與上位控制電路100的連接只需要數(shù)據(jù)線、置位線和時(shí)鐘線三根控制線,大大減少了控制線的數(shù)量,節(jié)省了上位控制電路100輸出口資源。同時(shí),本申請(qǐng)中的各個(gè)移位寄存器201的并行數(shù)據(jù)輸出端與PIN驅(qū)動(dòng)器300的輸入端連接,SP各個(gè)移位寄存器直接輸出控制信號(hào)至PIN驅(qū)動(dòng)器300,不需要増加單片機(jī)或者FPGA等控制電路,不需要增加軟件設(shè)計(jì)部分,減少了產(chǎn)品的設(shè)計(jì)和測(cè)試難度,對(duì)于產(chǎn)品來(lái)說(shuō),器件的可靠性便于保證。另ー個(gè)實(shí)施例在本實(shí)施例中,以控制12X6G開(kāi)關(guān)矩陣電路為例。在12X6G開(kāi)關(guān)矩陣電路中,總共需要12X6=72路PIN驅(qū)動(dòng)電路進(jìn)行電流驅(qū)動(dòng)。PIN驅(qū)動(dòng)器300為型號(hào)為JLQ-22的驅(qū)動(dòng)器,其包括4路輸入端,因此,12X6G開(kāi)關(guān)矩陣電路一共需要連接72/4 = 18片PIN驅(qū)動(dòng)器300。移位寄存器201為型號(hào)為54HC595的移位寄存器,每個(gè)移位寄存器201包括8路并行數(shù)據(jù)輸出端,即每個(gè)移位寄存器201可以提供8路PIN驅(qū)動(dòng)電路,因此,12X6G開(kāi)關(guān)矩陣電路一共需要72/8 = 9個(gè)移位寄存器201。 具體地,請(qǐng)結(jié)合圖5和圖6,其中包括移位寄存器組200和PIN驅(qū)動(dòng)器300。其中,移位寄存器組200中包括9個(gè)移位寄存器201。移位寄存器組200中各個(gè)移位寄存器201的引腳11即SCK移位寄存器時(shí)鐘脈沖輸入端通過(guò)時(shí)鐘線與上位控制電路100的時(shí)鐘信號(hào)發(fā)送端ロ 102連接。移位寄存器組200中各個(gè)移位寄存器201的引腳12即RCK存儲(chǔ)寄存器時(shí)鐘脈沖輸入端通過(guò)置位線與上位控制電路100的置位信號(hào)發(fā)送端ロ 103連接。移位寄存器組200中第一個(gè)移位寄存器201的引腳14即SER串行數(shù)據(jù)輸入端通過(guò)數(shù)據(jù)線與上位控制電路100的串行數(shù)據(jù)信號(hào)發(fā)送端ロ 101連接。移位寄存器組200中第二個(gè)移位寄存器201的引腳14即SER串行數(shù)據(jù)輸入端與第一個(gè)移位寄存器201的引腳9即Q’ 7串行數(shù)據(jù)輸出端連接。移位寄存器組200中第三個(gè)移位寄存器201的引腳14即SER串行數(shù)據(jù)輸入端與第二個(gè)移位寄存器201的引腳9即Q’ 7串行數(shù)據(jù)輸出端連接。以此連接形式,除第一個(gè)移位寄存器201タト,移位寄存器組200中其他8個(gè)移位寄存器201的引腳14即SER串行數(shù)據(jù)輸入端連接與其相鄰的上ー個(gè)移位寄存器201的引腳9即Q’ 7串行數(shù)據(jù)輸出端。移位寄存器組200中各個(gè)移位寄存器201的引腳15和引腳I至3并行數(shù)據(jù)輸出端,依次順序?qū)?yīng)連接ー個(gè)PIN驅(qū)動(dòng)器300的引腳9、10、12和13即INl至IN4的4路輸入端;移位寄存器組200中各個(gè)移位寄存器201的引腳4至7并行數(shù)據(jù)輸出端,依次順序?qū)?yīng)連接ー個(gè)PIN驅(qū)動(dòng)器300的引腳9、10、12和13即INl至IN4的4路輸入端。在本實(shí)施例中,上位控制電路100的串行數(shù)據(jù)信號(hào)發(fā)送端ロ 101通過(guò)數(shù)據(jù)線與移位寄存器組200中第一個(gè)移位寄存器201實(shí)現(xiàn)連接,將上位控制電路100發(fā)送的串行數(shù)據(jù)信號(hào)傳輸至移位寄存器組200中第一個(gè)移位寄存器201中。移位寄存器組200中的各個(gè)移位寄存器201通過(guò)時(shí)鐘線實(shí)現(xiàn)與上位控制電路100的時(shí)鐘信號(hào)發(fā)送端ロ 102連接,時(shí)刻接收上位控制電路100發(fā)送的時(shí)鐘脈沖信號(hào)。其中,時(shí)鐘脈沖信號(hào)頻率為1MHz,在時(shí)鐘脈沖信號(hào)處于上升沿時(shí),移位寄存器組200中的移位寄存器201對(duì)輸入的串行數(shù)據(jù)進(jìn)行采數(shù),將采集到的數(shù)據(jù)保存至移位寄存器201內(nèi)。對(duì)于采集保存的數(shù)據(jù)在移位寄存器組200中各個(gè)移位寄存器201中的移位原理,和與各移位寄存器201的并行數(shù)據(jù)輸出端的對(duì)應(yīng)關(guān)系,在上述實(shí)施例中已經(jīng)詳細(xì)說(shuō)明,這里不再贅述。[0091]在本實(shí)施例中,一共需要72路并行數(shù)據(jù)的輸出,故而9個(gè)移位寄存器201的并行數(shù)據(jù)輸出端都被分配了數(shù)據(jù)。移位寄存器組200中的各個(gè)移位寄存器201通過(guò)置位線實(shí)現(xiàn)與上位控制電路100的置位信號(hào)發(fā)送端ロ 103連接,時(shí)刻接收上位控制電路100發(fā)送的置位脈沖信號(hào)。移位寄存器組200中的各個(gè)移位寄存器201接收置位脈沖信號(hào)后,在置位脈沖信號(hào)處于上升沿吋,將移位寄存器組200中的各個(gè)移位寄存器201中采集保存的數(shù)據(jù),對(duì)應(yīng)每個(gè)移位寄存器201的并行數(shù)據(jù)輸出端進(jìn)行鎖存、輸出,同時(shí)將之前采集保存的數(shù)據(jù)清空。此時(shí),移位寄存器組200中的各個(gè)移位寄存器201通過(guò)并行數(shù)據(jù)輸出端將并行數(shù)據(jù)信號(hào)發(fā)送至相連接的PIN驅(qū)動(dòng)器300,實(shí)現(xiàn)了對(duì)72路PIN驅(qū)動(dòng)電路進(jìn)行電流驅(qū)動(dòng)。再一個(gè)實(shí)施例在上述實(shí)施例中,上位控制電路100包括三個(gè)發(fā)送端ロ,通過(guò)三根控制線實(shí)現(xiàn)與移位寄存器組200的連接,將串行數(shù)據(jù)信號(hào)、時(shí)鐘脈沖信號(hào)和置位脈沖信號(hào)發(fā)送至移位寄存器組200。在本實(shí)施例中,本申請(qǐng)?jiān)谏衔豢刂齐娐?00和移位寄存器組200之間設(shè)置了三個(gè)結(jié)構(gòu)相同的發(fā)送電路和三個(gè)結(jié)構(gòu)相同的接收電路,即在上位控制電路100和移位寄存器組200之間的三根控制線上設(shè)置有三個(gè)結(jié)構(gòu)相同的發(fā)送電路和三個(gè)結(jié)構(gòu)相同的接收電路,不需要根據(jù)上位控制電路100發(fā)送不同的信號(hào)設(shè)計(jì)不同的發(fā)送電路和接收電路,設(shè)計(jì)簡(jiǎn)單。其中發(fā)送電路和接收電路一一對(duì)應(yīng),每個(gè)發(fā)送電路的輸入端連接上位控制電路100的一個(gè)發(fā)送端ロ,每個(gè)接收電路的輸出端連接移位寄存器組200的一個(gè)輸入端。在本實(shí)施例中,由于上位控制電路100發(fā)送的串行數(shù)據(jù)信號(hào)、時(shí)鐘脈沖信號(hào)和置位脈沖信號(hào)可能存在信號(hào)不穩(wěn),脈沖電壓過(guò)低或過(guò)高的情況,使得移位寄存器組200接收上位控制電路100發(fā)送的串行數(shù)據(jù)信號(hào)、時(shí)鐘脈沖信號(hào)和置位脈沖信號(hào)吋,導(dǎo)致移位寄存器201工作不穩(wěn)定,從而減少移位寄存器201的使用壽命,甚至可能燒壞移位寄存器201。因此在本實(shí)施例中增加發(fā)送電路和接收電路對(duì)信號(hào)進(jìn)行處理,以避免燒壞移位寄存器201。請(qǐng)結(jié)合圖8和圖9,圖8示出了本申請(qǐng)?zhí)峁┑囊环N三線串行外設(shè)接ロ的開(kāi)關(guān)矩陣控制電路的發(fā)送端電路的結(jié)構(gòu)示意圖,圖9示出了本申請(qǐng)?zhí)峁┑囊环N三線串行外設(shè)接ロ的開(kāi)關(guān)矩陣控制電路的接收電路的結(jié)構(gòu)示意圖。在上述實(shí)施例的基礎(chǔ)上,還包括第一發(fā)送電路、第二發(fā)送電路、第三發(fā)送電路、第一接收電路、第二接收電路和第三接收電路。其中,第一發(fā)送電路與上位控制電路100的串行數(shù)據(jù)信號(hào)發(fā)送端ロ 101相連接,第二發(fā)送電路與上位控制電路100的時(shí)鐘信號(hào)發(fā)送端ロ 102相連接,第三發(fā)送電路與上位控制電路100的置位信號(hào)發(fā)送端ロ 103相連接。第一接收電路與第一發(fā)送電路的輸出端相連接,第二接收電路與第二發(fā)送電路的輸出端相連接,第三接收電路與第三發(fā)送電路的輸出端相連接。第一接收電路的輸出端連接移位寄存器組200中的第一個(gè)移位寄存器201的串行數(shù)據(jù)輸入端,第二接收電路的輸出端連接移位寄存器組200中的各個(gè)移位寄存器201的移位寄存器時(shí)鐘脈沖輸入端,第三接收電路的輸出端連接移位寄存器組200中的各個(gè)移位寄存器201的存儲(chǔ)寄存器時(shí)鐘脈沖輸入端。同時(shí),第一發(fā)送電路、第二發(fā)送電路和第三發(fā)送電路為三個(gè)結(jié)構(gòu)相同的發(fā)送電路,第一接收電路、第二接收電路和第三接收電路為三個(gè)結(jié)構(gòu)相同的接收電路。在本實(shí)施例中,上位控制電路100將信號(hào)發(fā)送給發(fā)送電路,經(jīng)發(fā)送電路傳輸至接收電路,最后由接收電路將信號(hào)發(fā)送至移位寄存器組200,其中,發(fā)送電路和接收電路的具體工作原理與現(xiàn)有電路相同,本實(shí)施例不再加以闡述。應(yīng)用上述技術(shù)方案,本申請(qǐng)?jiān)谏衔豢刂齐娐?00和移位寄存器組200之間設(shè)置了三個(gè)結(jié)構(gòu)相同的發(fā)送電路和三個(gè)結(jié)構(gòu)相同的接收電路,將上位控制電路100中發(fā)送的串行數(shù)據(jù)信號(hào)、時(shí)鐘脈沖信號(hào)和置位脈沖信號(hào)先轉(zhuǎn)化為另ー種類型的信號(hào)進(jìn)行處理,進(jìn)而在轉(zhuǎn)換為移位寄存器201可接收的信號(hào)進(jìn)行發(fā)送,克服了信號(hào)中脈沖電壓過(guò)低或過(guò)高的信號(hào)的干擾,保護(hù)了移位寄存器201。需要說(shuō)明的是,本說(shuō)明書(shū)中的各個(gè)實(shí)施例均采用遞進(jìn)的方式描述,每個(gè)實(shí)施例重點(diǎn)說(shuō)明的都是與其他實(shí)施例的不同之處,各個(gè)實(shí)施例之間相同相似的部分互相參見(jiàn)即可。最后,還需要說(shuō)明的是,在本文中,諸如第一和第二等之類的關(guān)系術(shù)語(yǔ)僅僅用來(lái)將一個(gè)實(shí)體或者操作與另ー個(gè)實(shí)體或操作區(qū)分開(kāi)來(lái),而不一定要求或者暗示這些實(shí)體或操作 之間存在任何這種實(shí)際的關(guān)系或者順序。而且,術(shù)語(yǔ)“包括”、“包含”或者其任何其他變體意在涵蓋非排他性的包含,從而使得包括一系列要素的過(guò)程、方法、物品或者設(shè)備不僅包括那些要素,而且還包括沒(méi)有明確列出的其他要素,或者是還包括為這種過(guò)程、方法、物品或者設(shè)備所固有的要素。在沒(méi)有更多限制的情況下,由語(yǔ)句“包括ー個(gè)……”限定的要素,并不排除在包括所述要素的過(guò)程、方法、物品或者設(shè)備中還存在另外的相同要素。以上對(duì)本申請(qǐng)所提供的一種三線串行外設(shè)接ロ的開(kāi)關(guān)矩陣控制電路進(jìn)行了詳細(xì)介紹,本文中應(yīng)用了具體個(gè)例對(duì)本申請(qǐng)的原理及實(shí)施方式進(jìn)行了闡述,以上實(shí)施例的說(shuō)明只是用于幫助理解本申請(qǐng)的方法及其核心思想;同時(shí),對(duì)于本領(lǐng)域的一般技術(shù)人員,依據(jù)本申請(qǐng)的思想,在具體實(shí)施方式
      及應(yīng)用范圍上均會(huì)有改變之處,綜上所述,本說(shuō)明書(shū)內(nèi)容不應(yīng)理解為對(duì)本申請(qǐng)的限制。
      權(quán)利要求1.一種三線串行外設(shè)接口的開(kāi)關(guān)矩陣控制電路,包括上位控制電路和在普通二極管的P和N半導(dǎo)體材料之間加入一薄層低摻雜的本征半導(dǎo)體層的PIN驅(qū)動(dòng)器,其特征在于,還包括 輸入端與所述上位控制電路的發(fā)送端口連接,輸出端與所述PIN驅(qū)動(dòng)器的輸入端連接的移位寄存器組;其中,所述上位控制電路的發(fā)送端口包括串行數(shù)據(jù)信號(hào)發(fā)送端口、時(shí)鐘信號(hào)發(fā)送端口和置位信號(hào)發(fā)送端口 ;所述移位寄存器組包括至少一個(gè)移位寄存器; 所述移位寄存器組的輸入端包括各個(gè)移位寄存器的串行數(shù)據(jù)輸入端、各個(gè)移位寄存器的移位寄存器時(shí)鐘脈沖輸入端和各個(gè)移位寄存器的存儲(chǔ)寄存器時(shí)鐘脈沖輸入端;所述移位寄存器組的輸出端包括各個(gè)移位寄存器的串行數(shù)據(jù)輸出端和各個(gè)移位寄存器的并行數(shù)據(jù)輸出端; 其中,所述各個(gè)移位寄存器的移位寄存器時(shí)鐘脈沖輸入端通過(guò)時(shí)鐘線與所述時(shí)鐘信號(hào)發(fā)送端口連接; 所述各個(gè)移位寄存器的存儲(chǔ)寄存器時(shí)鐘脈沖輸入端通過(guò)置位線與置位信號(hào)發(fā)送端口連接; 所述移位寄存器組中的第一個(gè)移位寄存器的串行數(shù)據(jù)輸入端通過(guò)數(shù)據(jù)線與所述串行數(shù)據(jù)信號(hào)發(fā)送端口連接;所述移位寄存器組中的其他移位寄存器的串行數(shù)據(jù)輸入端連接與其相鄰的上一個(gè)移位寄存器的串行數(shù)據(jù)輸出端; 所述各個(gè)移位寄存器的并行數(shù)據(jù)輸出端與所述PIN驅(qū)動(dòng)器的輸入端連接。
      2.根據(jù)權(quán)利要求1所述的開(kāi)關(guān)矩陣控制電路,其特征在于,所述移位寄存器包括型號(hào)為54HC595的移位寄存器。
      3.根據(jù)權(quán)利要求1所述的開(kāi)關(guān)矩陣控制電路,其特征在于,所述PIN驅(qū)動(dòng)器包括型號(hào)為JLQ-22的驅(qū)動(dòng)器。
      4.根據(jù)權(quán)利要求3所述的開(kāi)關(guān)矩陣控制電路,其特征在于,所述PIN驅(qū)動(dòng)器包括4路輸入端和4路輸出端,其中, 所述PIN驅(qū)動(dòng)器的4路輸入端分別與移位寄存器的4路并行數(shù)據(jù)輸出端連接。
      5.根據(jù)權(quán)利要求1所述的開(kāi)關(guān)矩陣控制電路,其特征在于,還包括 與所述上位控制電路的串行數(shù)據(jù)信號(hào)發(fā)送端口相連接的第一發(fā)送電路; 與所述上位控制電路的時(shí)鐘信號(hào)發(fā)送端口相連接的第二發(fā)送電路; 與所述上位控制電路的置位信號(hào)發(fā)送端口相連接的第三發(fā)送電路; 與所述第一發(fā)送電路的輸出端相連接的第一接收電路; 與所述第二發(fā)送電路的輸出端相連接的第二接收電路; 與所述第三發(fā)送電路的輸出端相連接的第三接收電路;其中, 所述第一接收電路的輸出端連接所述移位寄存器組中的第一個(gè)移位寄存器的串行數(shù)據(jù)輸入端; 所述第二接收電路的輸出端連接所述移位寄存器組中的各個(gè)移位寄存器的移位寄存器時(shí)鐘脈沖輸入端; 所述第三接收電路的輸出端連接所述移位寄存器組中的各個(gè)移位寄存器的存儲(chǔ)寄存器時(shí)鐘脈沖輸入端; 所述第一發(fā)送電路、所述第二發(fā)送電路和所述第三發(fā)送電路為三個(gè)結(jié)構(gòu)相同的發(fā)送電路; 所述第一接收電路、所述第二接收電路和所述第三接收電路為三個(gè)結(jié)構(gòu)相同的接收電路。
      專利摘要本申請(qǐng)公開(kāi)了一種三線串行外設(shè)接口的開(kāi)關(guān)矩陣控制電路,包括上位控制電路、移位寄存器組和PIN驅(qū)動(dòng)器。其中,移位寄存器組包括至少一個(gè)移位寄存器。在本申請(qǐng)中,移位寄存器組中的各個(gè)移位寄存器與上位控制電路的連接只需要數(shù)據(jù)線、置位線和時(shí)鐘線三根控制線,大大減少了控制線的數(shù)量,節(jié)省了上位控制電路輸出口資源。同時(shí),本申請(qǐng)中的各個(gè)移位寄存器的并行數(shù)據(jù)輸出端與PIN驅(qū)動(dòng)器的輸入端連接,即各個(gè)移位寄存器直接輸出控制信號(hào)至PIN驅(qū)動(dòng)器,不需要增加單片機(jī)或者FPGA等控制電路,不需要增加軟件設(shè)計(jì)部分,減少了產(chǎn)品的設(shè)計(jì)和測(cè)試難度,對(duì)于產(chǎn)品來(lái)說(shuō),器件的可靠性便于保證。
      文檔編號(hào)G09G3/20GK202855255SQ20122049640
      公開(kāi)日2013年4月3日 申請(qǐng)日期2012年9月26日 優(yōu)先權(quán)日2012年9月26日
      發(fā)明者易鍵波 申請(qǐng)人:成都亞光電子股份有限公司
      網(wǎng)友詢問(wèn)留言 已有0條留言
      • 還沒(méi)有人留言評(píng)論。精彩留言會(huì)獲得點(diǎn)贊!
      1