国产精品1024永久观看,大尺度欧美暖暖视频在线观看,亚洲宅男精品一区在线观看,欧美日韩一区二区三区视频,2021中文字幕在线观看

  • <option id="fbvk0"></option>
    1. <rt id="fbvk0"><tr id="fbvk0"></tr></rt>
      <center id="fbvk0"><optgroup id="fbvk0"></optgroup></center>
      <center id="fbvk0"></center>

      <li id="fbvk0"><abbr id="fbvk0"><dl id="fbvk0"></dl></abbr></li>

      一種顯示裝置及其控制電路、方法與流程

      文檔序號:11521376閱讀:253來源:國知局
      一種顯示裝置及其控制電路、方法與流程

      本發(fā)明涉及電路領域,尤其涉及一種顯示裝置及其控制電路、方法。



      背景技術:

      目前電視機系統(tǒng)主要由三塊芯片構成:電視主板上的主控芯片,顯示面板驅動板上的時序控制芯片和連接板上的處理芯片,其中每一塊芯片均配置一塊快閃存儲器(flash)。電視主板上的flash是為了儲存主控芯片初始化過程所需要的參數(shù),顯示面板驅動板上的flash是為了存儲時序控制芯片的初始化所需要的參數(shù),連接板上的flash主要是存儲消除顯示屏顯示不均所需的設定參數(shù)。實際上電視機系統(tǒng)的上述三塊芯片對flash的需求容量和僅為一塊flash的容量。若對每一塊芯片上均配置一塊flash,將造成存儲器芯片的浪費。



      技術實現(xiàn)要素:

      本發(fā)明實施例提供一種顯示裝置及其控制電路、方法,以提高存儲芯片的有效利用,以減少存儲芯片的配置,降低成本。

      本發(fā)明實施例提供了一種顯示裝置的控制電路,該控制電路包括:

      通信線路;

      顯示驅動芯片;

      主控芯片,通過所述通信線路與所述顯示驅動芯片電連接;

      存儲芯片,通過所述通信線路與所述主控芯片電連接,用于存儲電子設備中的主控芯片的第一配置參數(shù)和顯示驅動芯片的第二配置參數(shù);

      所述主控芯片用于從所述存儲芯片讀取第一配置參數(shù)和第二配置參數(shù),并將所述第二配置參數(shù)發(fā)送給所述顯示驅動芯片。

      進一步地,所述顯示驅動芯片包括:時序控制芯片和處理芯片,所述時序控制芯片和處理芯片均通過所述通信線路和所述主控芯片電連接。

      進一步地,所述第二配置參數(shù)包括時序控制配置參數(shù)和顯示不均配置參數(shù)。

      進一步地,所述存儲芯片為快閃存儲器或帶電可擦可編程只讀存儲器。

      進一步地,所述通信線路為串行外設接口總線或集成電路總線。

      本發(fā)明實施例還提供了一種顯示裝置,包括顯示面板以及如本發(fā)明任意實施例提供的顯示裝置的控制電路。

      本發(fā)明實施例還提供了一種顯示裝置的控制電路的控制方法,該控制方法包括:

      主控芯片通過通信線路從所述存儲芯片讀取主控芯片的第一配置參數(shù)和顯示驅動芯片的第二配置參數(shù);

      主控芯片根據(jù)所述第一配置參數(shù)進行配置操作,并將所述第二配置參數(shù)發(fā)送給所述顯示驅動芯片;

      所述顯示驅動芯片根據(jù)所述第二配置參數(shù)進行配置操作。

      進一步地,所述第二配置參數(shù)包括時序控制配置參數(shù)和顯示不均配置參數(shù)。

      進一步地,所述顯示驅動芯片包括:時序控制芯片和處理芯片,

      所述主控芯片將所述第二配置參數(shù)發(fā)送給所述顯示驅動芯片;所述顯示驅動芯片根據(jù)所述第二配置參數(shù)進行配置操作包括:

      所述主控芯片將所述時序控制配置參數(shù)發(fā)送給所述時序控制芯片;

      所述主控芯片將所述顯示不均配置參數(shù)發(fā)送給所述處理芯片;

      所述時序控制芯片根據(jù)所述時序控制配置參數(shù)進行配置操作;

      所述處理芯片根據(jù)所述顯示不均配置參數(shù)進行配置操作。

      進一步地,所述存儲芯片為快閃存儲器或帶電可擦可編程只讀存儲器;所述通信線路為串行外設接口總線或集成電路總線。

      本發(fā)明實施例通過將主控芯片和顯示驅動芯片所需的配置參數(shù)存儲至同一存儲芯片中,并由主控芯片通過通信線路讀取存儲芯片中存儲的全部配置參數(shù),并將第二配置參數(shù)發(fā)送至顯示驅動芯片,解決了分別對主控芯片和顯示驅動芯片配置存儲芯片所造成的存儲芯片容量的浪費的問題,從而提高了存儲芯片的有效利用,以減少存儲芯片的配置,降低顯示裝置的成本。

      附圖說明

      圖1為本發(fā)明實施例提供的一種顯示裝置的控制電路的結構示意圖;

      圖2為本發(fā)明實施例提供的另一種顯示裝置的控制電路的結構示意圖;

      圖3為本發(fā)明實施例提供的一種顯示裝置的結構示意圖;

      圖4為本發(fā)明實施例提供的一種顯示裝置的控制電路的控制方法的流程圖;

      圖5為本發(fā)明實施例提供的另一種顯示裝置的控制電路的控制方法的流程圖。

      具體實施方式

      下面結合附圖和實施例對本發(fā)明作進一步的詳細說明??梢岳斫獾氖?,此處所描述的具體實施例僅僅用于解釋本發(fā)明,而非對本發(fā)明的限定。另外還需要說明的是,為了便于描述,附圖中僅示出了與本發(fā)明相關的部分而非全部結構。

      圖1為本發(fā)明實施例提供的一種顯示裝置的控制電路的結構示意圖,如圖1所示,該顯示裝置的控制電路,包括:通信線路、顯示驅動芯片120、主控芯片130和存儲芯片140。

      其中,主控芯片130,通過所述通信線路與所述顯示驅動芯片120電連接;存儲芯片140,通過所述通信線路與所述主控芯片130電連接,用于存儲顯示裝置中的主控芯片130的第一配置參數(shù)和顯示驅動芯片120的第二配置參數(shù);所述主控芯片130用于從所述存儲芯片140讀取第一配置參數(shù)和第二配置參數(shù),并將所述第二配置參數(shù)發(fā)送給所述顯示驅動芯片120。

      其中,該顯示裝置可以是電視設備、智能手機或平板電腦等電子設備的顯示屏,可以是液晶顯示屏、oled(organiclight-emittingdiode,有機發(fā)光二極管)顯示屏或qled顯示屏。主控芯片130為顯示裝置的核心組成部分,可以控制顯示裝置運行工作,包括協(xié)調(diào)控制其他芯片通過顯示屏顯示所需的畫面。該第一配置參數(shù)可以是主控芯片130進行系統(tǒng)初始化過程所需要的參數(shù)。該第二配置參數(shù)可以是顯示驅動芯片120進行屏幕顯示畫面所需的初始化參數(shù)。該存儲芯片140可以為只讀存儲器、可編程程序只讀存儲器、可抹除可編程只讀存儲器、一次編程只讀存儲器等。

      可選的,所述存儲芯片140為快閃存儲器(flash)或帶電可擦可編程只讀存儲器(eeprom)。

      可選的,所述通信線路為串行外設接口總線(serialperipheralinterface,簡稱spi)或集成電路總線(inter-integratedcircuit,簡稱i2c)。

      其中,若存儲芯片140采用快閃存儲器,則通信線路可選用串行外設接口總線;若存儲芯片140采用帶電可擦可編程只讀存儲器,則通信線路可選用集成電路總線。

      本實施例的技術方案,通過將主控芯片130和顯示驅動芯片120所需的配置參數(shù)存儲至同一存儲芯片中,并由主控芯片130通過通信線路讀取存儲芯片140中存儲的全部配置參數(shù),并將第二配置參數(shù)發(fā)送至顯示驅動芯片120,解決了分別對主控芯片130和顯示驅動芯片120配置存儲芯片所造成的存儲芯片容量的浪費的問題,從而提高了存儲芯片的有效利用,以減少存儲芯片的配置,降低顯示裝置的成本。

      圖2為本發(fā)明實施例提供的另一種顯示裝置的控制電路的結構示意圖,如圖2所示,本發(fā)明實施例以上述實施例為基礎進行優(yōu)化,具體是所述顯示驅動芯片120包括:時序控制芯片121和處理芯片122,所述時序控制芯片121和處理芯片122均通過所述通信線路和所述主控芯片130電連接;所述第二配置參數(shù)包括時序控制配置參數(shù)和顯示不均配置參數(shù)。

      其中,時序控制芯片121可用于控制各像素點點亮的時間、位置和亮度,從而控制生成所需的顯示畫面。處理芯片122可用于消除顯示屏顯示不均勻的功能,即消除顯示屏各像素點之間亮度的不均勻的現(xiàn)象。時序控制配置參數(shù)為時序控制芯片121初始化所需的配置參數(shù)。顯示不均配置參數(shù)為處理芯片122消除顯示屏顯示不均勻所需設定的配置參數(shù)。

      本實施例的技術方案提供了的另一種顯示裝置的控制電路,該實施例在上述實施例的基礎上,通過將主控芯片130、時序控制芯片121和處理芯片122所需的配置參數(shù)存儲至同一存儲芯片中,并由主控芯片130通過通信線路讀取存儲芯片140中存儲的全部配置參數(shù),并將時序控制配置參數(shù)和顯示不均配置參數(shù)分別發(fā)送至時序控制芯片121和處理芯片122,解決了分別對主控芯片130、時序控制芯片121和處理芯片122配置存儲芯片所造成的存儲芯片容量的浪費的問題,從而提高了存儲芯片的有效利用,以減少存儲芯片的配置,降低顯示裝置的成本。

      圖3為本發(fā)明實施例提供的一種顯示裝置的結構示意圖,如圖3所示,該顯示裝置310包括顯示面板330以及如本發(fā)明任意實施例提供的顯示裝置的控制電路320。

      其中,該顯示裝置可以是電視設備、智能手機或平板電腦等電子設備的顯示屏,可以是液晶顯示屏、oled(organiclight-emittingdiode,有機發(fā)光二極管)顯示屏或qled顯示屏。若該顯示裝置為液晶顯示屏,則該顯示裝置還包括背光模組。

      本實施例的技術方案,顯示裝置通過將主控芯片130和顯示驅動芯片120所需的配置參數(shù)存儲至同一存儲芯片中,并由主控芯片130通過通信線路讀取存儲芯片140中存儲的全部配置參數(shù),并將第二配置參數(shù)發(fā)送至顯示驅動芯片120,解決了分別對主控芯片130和顯示驅動芯片120配置存儲芯片所造成的存儲芯片容量的浪費的問題,從而提高了存儲芯片的有效利用,以減少存儲芯片的配置,降低顯示裝置的成本。

      圖4為本發(fā)明實施例提供的一種顯示裝置的控制電路的控制方法的流程圖,本實施例可適用于提高顯示裝置對存儲芯片的利用,該方法可以由本發(fā)明任意實施例提供的顯示裝置的控制電路來實現(xiàn),該控制電路可以集成在具有顯示屏顯示功能的顯示裝置中,例如可以是電視設備、智能手機或平板電腦等電子設備的顯示屏。如圖4所示,該方法具體包括如下步驟:

      步驟410、主控芯片通過通信線路從所述存儲芯片讀取主控芯片的第一配置參數(shù)和顯示驅動芯片的第二配置參數(shù)。

      其中,可以在出廠前將該第一配置參數(shù)和第二配置參數(shù)存儲至存儲芯片,還可以在主控芯片通過通信線路從所述存儲芯片讀取主控芯片的第一配置參數(shù)和顯示驅動芯片的第二配置參數(shù)之前,將第一配置參數(shù)和第二配置參數(shù)寫入存儲芯片。

      可選的,所述第二配置參數(shù)包括時序控制配置參數(shù)和顯示不均配置參數(shù)。其中,時序控制配置參數(shù)為顯示驅動芯片初始化所需的配置參數(shù)。顯示不均配置參數(shù)為消除顯示屏顯示不均勻所需設定的配置參數(shù)。

      可選的,所述存儲芯片為快閃存儲器或帶電可擦可編程只讀存儲器。

      可選的,所述通信線路為串行外設接口總線或集成電路總線。

      步驟420、主控芯片根據(jù)所述第一配置參數(shù)進行配置操作,并將所述第二配置參數(shù)發(fā)送給所述顯示驅動芯片。

      其中,配置操作可以是主控芯片將第一配置參數(shù)賦給對應的系統(tǒng)變量,以實現(xiàn)系統(tǒng)初始化所需的條件。

      步驟430、所述顯示驅動芯片根據(jù)所述第二配置參數(shù)進行配置操作。

      其中,顯示驅動芯片根據(jù)第二配置參數(shù)進行配置操作,以顯示所需畫面。

      本實施例的技術方案,通過將主控芯片130和顯示驅動芯片120所需的配置參數(shù)存儲至同一存儲芯片中,并由主控芯片130通過通信線路讀取存儲芯片140中存儲的全部配置參數(shù),并將第二配置參數(shù)發(fā)送至顯示驅動芯片120,解決了分別對主控芯片130和顯示驅動芯片120配置存儲芯片所造成的存儲芯片容量的浪費的問題,從而提高了存儲芯片的有效利用,以減少存儲芯片的配置,降低顯示裝置的成本。

      圖5為本發(fā)明實施例提供的另一種顯示裝置的控制電路的控制方法的流程圖,本發(fā)明實施例以上述實施例為基礎進行優(yōu)化,具體是所述顯示驅動芯片包括:時序控制芯片和處理芯片,所述主控芯片將所述第二配置參數(shù)發(fā)送給所述顯示驅動芯片;所述顯示驅動芯片根據(jù)所述第二配置參數(shù)進行配置操作包括:所述主控芯片將所述時序控制配置參數(shù)發(fā)送給所述時序控制芯片;所述主控芯片將所述顯示不均配置參數(shù)發(fā)送給所述顯示不均處理芯片;所述時序控制芯片根據(jù)所述時序控制配置參數(shù)進行配置操作;所述處理芯片根據(jù)所述顯示不均配置參數(shù)進行配置操作。

      相應的,本實施例的方法包括如下步驟:

      步驟510、主控芯片通過通信線路從所述存儲芯片讀取主控芯片的第一配置參數(shù)和顯示驅動芯片的第二配置參數(shù)。

      其中,可將第一配置參數(shù)、時序控制配置參數(shù)和顯示不均配置參數(shù)分別存儲至存儲芯片的第一預設存儲空間、第二預設存儲空間和第三預設存儲空間。主控芯片可根據(jù)讀取的存儲空間的位置來判斷從存儲芯片讀取的配置參數(shù)所對應的芯片。

      步驟520、主控芯片根據(jù)所述第一配置參數(shù)進行配置操作。

      步驟530、所述主控芯片將所述時序控制配置參數(shù)發(fā)送給所述時序控制芯片。

      步驟540、所述時序控制芯片根據(jù)所述時序控制配置參數(shù)進行配置操作。

      其中,時序控制芯片根據(jù)時序控制配置參數(shù)進行配置操作,以控制各像素點點亮的時間、位置和亮度,從而控制生成所需的顯示畫面。

      步驟550、所述主控芯片將所述顯示不均配置參數(shù)發(fā)送給所述處理芯片。

      步驟560、所述處理芯片根據(jù)所述顯示不均配置參數(shù)進行配置操作。

      其中,處理芯片根據(jù)顯示不均配置參數(shù)進行配置操作,以消除顯示屏各像素點之間亮度的不均勻的現(xiàn)象。

      本實施例的技術方案提供了的另一種顯示裝置的控制電路的控制方法,該實施例在上述實施例的基礎上,通過將主控芯片130、時序控制芯片121和處理芯片122所需的配置參數(shù)存儲至同一存儲芯片中,并由主控芯片130通過通信線路讀取存儲芯片140中存儲的全部配置參數(shù),并將時序控制配置參數(shù)和顯示不均配置參數(shù)分別發(fā)送至時序控制芯片121和處理芯片122,解決了分別對主控芯片130、時序控制芯片121和處理芯片122配置存儲芯片所造成的存儲芯片容量的浪費的問題,從而提高了存儲芯片的有效利用,以減少存儲芯片的配置,降低顯示裝置的成本。

      注意,上述僅為本發(fā)明的較佳實施例及所運用技術原理。本領域技術人員會理解,本發(fā)明不限于這里所述的特定實施例,對本領域技術人員來說能夠進行各種明顯的變化、重新調(diào)整和替代而不會脫離本發(fā)明的保護范圍。因此,雖然通過以上實施例對本發(fā)明進行了較為詳細的說明,但是本發(fā)明不僅僅限于以上實施例,在不脫離本發(fā)明構思的情況下,還可以包括更多其他等效實施例,而本發(fā)明的范圍由所附的權利要求范圍決定。

      當前第1頁1 2 
      網(wǎng)友詢問留言 已有0條留言
      • 還沒有人留言評論。精彩留言會獲得點贊!
      1