本申請涉及顯示,尤其涉及一種陣列基板、顯示模組及電子設(shè)備。
背景技術(shù):
1、oled顯示基板,為具有陣列排布的發(fā)光單元及對應(yīng)的像素驅(qū)動電路的陣列基板。像素驅(qū)動電路常見的有7t1c、8t1c等結(jié)構(gòu)的電路。各像素驅(qū)動電路的薄膜晶體管可成行列排布,每行或每列薄膜晶體管分別設(shè)置有相應(yīng)地電路走線,以為其提供相應(yīng)的信號。電路走線及薄膜晶體管的排布會直接影響顯示基板所形成的顯示屏的透光率。
技術(shù)實現(xiàn)思路
1、本申請?zhí)峁┮环N陣列基板,其包括:
2、多個陣列排布的發(fā)光單元;
3、像素驅(qū)動電路,具有多個陣列排布的像素驅(qū)動單元,每一像素驅(qū)動單元分別與一發(fā)光單元連接,用于驅(qū)動對應(yīng)的發(fā)光單元發(fā)光;
4、多條信號線,用于向所述像素驅(qū)動電路提供電信號;其中,每一所述像素驅(qū)動電路連接多條信號線;
5、其中,至少一行像素驅(qū)動單元與相鄰的另一行像素驅(qū)動單元中,對應(yīng)的像素驅(qū)動單元具有一組或多組相鄰設(shè)置的薄膜晶體管,所述相鄰設(shè)置的薄膜晶體管共用一條或多條信號線;或者,至少一行像素驅(qū)動單元與相鄰的另一行像素驅(qū)動單元中,對應(yīng)的像素驅(qū)動單元共用一個或多個薄膜晶體管。
6、在一些實施例中,至少一行像素驅(qū)動單元與相鄰的另一行像素驅(qū)動單元中,對應(yīng)的像素驅(qū)動單元具有一組或多組相鄰設(shè)置的薄膜晶體管,所述相鄰設(shè)置的薄膜晶體管共用一條或多條信號線的,所述像素驅(qū)動電路包括多組像素驅(qū)動單元,每組像素驅(qū)動電路包括相鄰的兩行像素驅(qū)動單元;其中,每組像素驅(qū)動單元中的兩行像素驅(qū)動單元共用一條或多條信號線。
7、在一些實施例中,所述信號線包括掃描信號線及復(fù)位信號線,至少一行像素驅(qū)動單元與相鄰的另一行像素驅(qū)動單元共用所述掃描信號線和/或共用所述復(fù)位信號線。
8、在一些實施例中,對應(yīng)的像素驅(qū)動單元具有多組相鄰設(shè)置的薄膜晶體管的,這多組相鄰設(shè)置的薄膜晶體管中位于同一像素驅(qū)動單元的多個薄膜晶體管沿行方向間隔排布。
9、在一些實施例中,共用一條或多條信號線的相鄰兩行像素驅(qū)動單元,關(guān)于至少一組相鄰設(shè)置的薄膜晶體管在第二方向上連線的中垂面對稱。
10、在一些實施例中,每一像素驅(qū)動單元包括驅(qū)動晶體管、第一復(fù)位晶體管及第二復(fù)位晶體管;所述第一復(fù)位晶體管的第二極與所述驅(qū)動晶體管第一極連接,所述第二復(fù)位晶體管的第二極連接于所述發(fā)光單元;
11、所述信號線包括多組沿第一方向延伸的掃描信號線、第一復(fù)位信號線及第二復(fù)位信號線,所述掃描信號線連接于所述第一復(fù)位晶體管的控制極以及第二復(fù)位晶體管的控制極,所述第一復(fù)位信號線連接于所述第一復(fù)位晶體管的第一極,所述第二復(fù)位信號線連接于所述第二復(fù)位晶體管的第一極;
12、其中,每組掃描信號線、第一復(fù)位信號線及第二復(fù)位信號線的相對兩側(cè)排布有相鄰兩行像素驅(qū)動單元,所述相鄰兩行像素驅(qū)動單元中位于同一列的相對兩個像素驅(qū)動單元的第一復(fù)位晶體管相鄰設(shè)置和/或所述相鄰兩行像素驅(qū)動單元中位于同一列的相對兩個像素驅(qū)動單元的第二復(fù)位晶體管相鄰設(shè)置;所述相鄰兩行像素驅(qū)動單元共同連接所述掃描信號線、第一復(fù)位信號線和第二復(fù)位信號線中的至少一條。
13、在一些實施例中,每一所述像素驅(qū)動單元的第一復(fù)位晶體管和第二復(fù)位晶體管沿第一方向間隔排布。
14、在一些實施例中,至少一行像素驅(qū)動單元與相鄰的另一行像素驅(qū)動單元中,對應(yīng)的像素驅(qū)動單元共用一個或多個薄膜晶體管的,所共用的多個薄膜晶體管沿行方向間隔排布。
15、在一些實施例中,至少一行像素驅(qū)動單元與相鄰的另一行像素驅(qū)動單元中,對應(yīng)的像素驅(qū)動單元共用一個或多個薄膜晶體管的,共用一個或多個薄膜晶體管的相鄰兩行像素驅(qū)動單元,關(guān)于至少一個所共用的薄膜晶體管所在的第二方向的垂面對稱。
16、在一些實施例中,每一像素驅(qū)動單元包括驅(qū)動晶體管、第一復(fù)位晶體管及第二復(fù)位晶體管;所述第一復(fù)位晶體管的第二極與所述驅(qū)動晶體管第一極連接,所述第二復(fù)位晶體管的第二極連接于所述發(fā)光單元;
17、多組沿第一方向延伸的掃描信號線、第一復(fù)位信號線及第二復(fù)位信號線,所述掃描信號線連接于所述第一復(fù)位晶體管的控制極以及第二復(fù)位晶體管的控制極,所述第一復(fù)位信號線連接于所述第一復(fù)位晶體管的第一極,所述第二復(fù)位信號線連接于所述第二復(fù)位晶體管的第一極;
18、其中,每組掃描信號線、第一復(fù)位信號線及第二復(fù)位信號線的相對兩側(cè)排布有相鄰兩行像素驅(qū)動單元,所述相鄰兩行像素驅(qū)動單元中位于同一列的兩個像素驅(qū)動單元包括同一個第一復(fù)位晶體管和/或所述相鄰兩行像素驅(qū)動單元中位于同一列的兩個像素驅(qū)動單元包括同一個第二復(fù)位晶體管。
19、在一些實施例中,所述第一復(fù)位晶體管和第二復(fù)位晶體管沿第一方向間隔排布。
20、在一些實施例中,所述像素驅(qū)動電路為8t1c像素驅(qū)動電路。
21、本申請另提供一種顯示模組,所述顯示模組包括如上所述的陣列基板。
22、本申請另提供一種電子設(shè)備,所述電子設(shè)備包括如上所述的顯示模組。
23、本申請所述的陣列基板、顯示模組及電子設(shè)備,通過至少一行像素驅(qū)動單元與相鄰的另一行像素驅(qū)動單元中,對應(yīng)的像素驅(qū)動單元具有一組或多組相鄰設(shè)置的薄膜晶體管,所述相鄰設(shè)置的薄膜晶體管共用一條或多條信號線;或者,至少一行像素驅(qū)動單元與相鄰的另一行像素驅(qū)動單元中,對應(yīng)的像素驅(qū)動單元共用一個或多個薄膜晶體管,有利于提高顯示基板及其所形成的顯示屏的透光率,有利于降低屏下光學(xué)指紋模塊工藝等的要求。
1.一種陣列基板,其特征在于,包括:
2.如權(quán)利要求1所述的陣列基板,其特征在于,至少一行像素驅(qū)動單元與相鄰的另一行像素驅(qū)動單元中,對應(yīng)的像素驅(qū)動單元具有一組或多組相鄰設(shè)置的薄膜晶體管,所述相鄰設(shè)置的薄膜晶體管共用一條或多條信號線的,所述像素驅(qū)動電路包括多組像素驅(qū)動單元,每組像素驅(qū)動電路包括相鄰的兩行像素驅(qū)動單元;其中,每組像素驅(qū)動單元中的兩行像素驅(qū)動單元共用一條或多條信號線。
3.如權(quán)利要求2所述的陣列基板,其特征在于,所述信號線包括掃描信號線及復(fù)位信號線,至少一行像素驅(qū)動單元與相鄰的另一行像素驅(qū)動單元共用所述掃描信號線和/或共用所述復(fù)位信號線。
4.如權(quán)利要求1所述的陣列基板,其特征在于,對應(yīng)的像素驅(qū)動單元具有多組相鄰設(shè)置的薄膜晶體管的,這多組相鄰設(shè)置的薄膜晶體管中位于同一像素驅(qū)動單元的多個薄膜晶體管沿行方向間隔排布。
5.如權(quán)利要求1所述的陣列基板,其特征在于,共用一條或多條信號線的相鄰兩行像素驅(qū)動單元,關(guān)于至少一組相鄰設(shè)置的薄膜晶體管在第二方向上連線的中垂面對稱。
6.如權(quán)利要求2至5中任一項所述的陣列基板,其特征在于,每一像素驅(qū)動單元包括驅(qū)動晶體管(t3)、第一復(fù)位晶體管t8)及第二復(fù)位晶體管(t7);所述第一復(fù)位晶體管(t8)的第二極與所述驅(qū)動晶體管(t3)第一極連接,所述第二復(fù)位晶體管(t7)的第二極連接于所述發(fā)光單元;
7.如權(quán)利要求6所述的陣列基板,其特征在于,每一所述像素驅(qū)動單元的第一復(fù)位晶體管(t8)和第二復(fù)位晶體管(t7)沿第一方向間隔排布。
8.如權(quán)利要求1所述的陣列基板,其特征在于,至少一行像素驅(qū)動單元與相鄰的另一行像素驅(qū)動單元中,對應(yīng)的像素驅(qū)動單元共用一個或多個薄膜晶體管的,所共用的多個薄膜晶體管沿行方向間隔排布。
9.如權(quán)利要求1所述的陣列基板,其特征在于,至少一行像素驅(qū)動單元與相鄰的另一行像素驅(qū)動單元中,對應(yīng)的像素驅(qū)動單元共用一個或多個薄膜晶體管的,共用一個或多個薄膜晶體管的相鄰兩行像素驅(qū)動單元,關(guān)于至少一個所共用的薄膜晶體管所在的第二方向的垂面對稱。
10.如權(quán)利要求8或9所述的陣列基板,其特征在于,每一像素驅(qū)動單元包括驅(qū)動晶體管(t3)、第一復(fù)位晶體管(t8)及第二復(fù)位晶體管(t7);所述第一復(fù)位晶體管(t8)的第二極與所述驅(qū)動晶體管(t3)第一極連接,所述第二復(fù)位晶體管(t7)的第二極連接于所述發(fā)光單元;
11.如權(quán)利要求10所述的陣列基板,其特征在于,所述第一復(fù)位晶體管(t8)和第二復(fù)位晶體管(t7)沿第一方向間隔排布。
12.如權(quán)利要求1所述的陣列基板,其特征在于,所述像素驅(qū)動電路為8t1c像素驅(qū)動電路。
13.一種顯示模組,其特征在于,所述顯示模組包括如權(quán)利要求1至12中任一項所述的陣列基板。
14.一種電子設(shè)備,其特征在于,所述電子設(shè)備包括如權(quán)利要求13所述的顯示模組。