一種信號(hào)轉(zhuǎn)換系統(tǒng)、顯示器及信號(hào)轉(zhuǎn)換方法
【技術(shù)領(lǐng)域】
[0001]本發(fā)明涉及信號(hào)系統(tǒng)領(lǐng)域,具體地,涉及一種信號(hào)轉(zhuǎn)換系統(tǒng)、顯示器及信號(hào)轉(zhuǎn)換方法。
【背景技術(shù)】
[0002]在現(xiàn)有技術(shù)中,由于現(xiàn)代的某些液晶屏通常只能夠顯示的信號(hào)類(lèi)型為T(mén)TL信號(hào)或者是LVDS信號(hào),而對(duì)于豐富的電腦信號(hào)無(wú)法直接正常顯示,所以對(duì)于此類(lèi)液晶屏的畫(huà)面顯示質(zhì)量檢測(cè)比較困難,為解決此問(wèn)題,現(xiàn)發(fā)明一種將電腦的DVI信號(hào)轉(zhuǎn)化為某些液晶顯示屏能夠顯示的TTL信號(hào)或者是LVDS信號(hào)的系統(tǒng)和方法成為一種亟需解決的問(wèn)題。
【發(fā)明內(nèi)容】
[0003]本發(fā)明的目的是提供一種信號(hào)轉(zhuǎn)換系統(tǒng)、顯示器及信號(hào)轉(zhuǎn)換方法,該信號(hào)轉(zhuǎn)換系統(tǒng)、顯示器及信號(hào)轉(zhuǎn)換方法克服了現(xiàn)有技術(shù)中顯示器顯示DVI顯示信號(hào)困難的問(wèn)題,實(shí)現(xiàn)了將電腦的DVI信號(hào)轉(zhuǎn)化為某些液晶顯示屏能夠顯示的TTL信號(hào)或者是LVDS信號(hào)的系統(tǒng)和方法。
[0004]為了實(shí)現(xiàn)上述目的,本發(fā)明提供了一種信號(hào)轉(zhuǎn)換系統(tǒng),該系統(tǒng)包括:數(shù)據(jù)存儲(chǔ)器、DVI解碼芯片、現(xiàn)場(chǎng)可編程邏輯門(mén)陣列(FPGA)芯片、信號(hào)轉(zhuǎn)換芯片和電源,所述電源給所述DVI解碼芯片、現(xiàn)場(chǎng)可編程邏輯門(mén)陣列(FPGA)芯片和信號(hào)轉(zhuǎn)換芯片提供工作電壓;
[0005]所述數(shù)據(jù)存儲(chǔ)器存儲(chǔ)擴(kuò)展顯示識(shí)別數(shù)據(jù)(EDID),并將接收到的DVI信號(hào)進(jìn)行識(shí)另IJ,以發(fā)送識(shí)別成功信號(hào)或未識(shí)別信號(hào);
[0006]所述DVI解碼芯片被配置成連接于所述數(shù)據(jù)存儲(chǔ)器,以根據(jù)所述發(fā)送識(shí)別成功信號(hào)接收所述DVI信號(hào);
[0007]所述現(xiàn)場(chǎng)可編程邏輯門(mén)陣列(FPGA)芯片被配置成連接于所述DVI解碼芯片,以接收所述DVI解碼芯片發(fā)送的第一 TTL信號(hào),并對(duì)所述第一 TTL信號(hào)進(jìn)行時(shí)序處理得到第二TTL信號(hào);
[0008]所述信號(hào)轉(zhuǎn)換芯片被配置成連接于所述現(xiàn)場(chǎng)可編程邏輯門(mén)陣列(FPGA)芯片,以接收所述第二 TTL信號(hào),并將所述第二 TTL信號(hào)轉(zhuǎn)換成LVDS信號(hào)。
[0009]優(yōu)選地,該系統(tǒng)還包括:TTL信號(hào)接插件,所述TTL信號(hào)接插件被配置成連接于所述現(xiàn)場(chǎng)可編程邏輯門(mén)陣列(FPGA)芯片,以接收所述第二 TTL信號(hào)。
[0010]優(yōu)選地,該系統(tǒng)還包括:LVDS信號(hào)接插件,所述LVDS信號(hào)接插件被配置成連接于所述信號(hào)轉(zhuǎn)換芯片,以接收所述LVDS信號(hào)。
[0011]本發(fā)明還提供一種顯示器,該顯示器包括:根據(jù)上述的信號(hào)轉(zhuǎn)換系統(tǒng)、機(jī)體和信號(hào)轉(zhuǎn)接線,所述信號(hào)轉(zhuǎn)接線的兩端分別連接所述機(jī)體和所述信號(hào)轉(zhuǎn)換系統(tǒng)。
[0012]優(yōu)選地,所述信號(hào)轉(zhuǎn)接線的兩端分別連接所述機(jī)體和所述TTL信號(hào)接插件。
[0013]優(yōu)選地,所述信號(hào)轉(zhuǎn)接線的兩端分別連接所述機(jī)體和所述LVDS信號(hào)接插件。
[0014]本發(fā)明還提供一種信號(hào)轉(zhuǎn)換方法,該方法包括:使用上述的信號(hào)轉(zhuǎn)換系統(tǒng),
[0015]S101,根據(jù)擴(kuò)展顯示識(shí)別數(shù)據(jù)(EDID)判斷所述DVI信號(hào)是否識(shí)別成功;
[0016]S102,當(dāng)DVI解碼芯片接收到識(shí)別成功信號(hào),所述DVI解碼芯片接收所述DVI信號(hào),并輸出第一 TTL信號(hào);
[0017]S103,對(duì)所述第一 TTL信號(hào)進(jìn)行時(shí)序處理,得到第二 TTL信號(hào);
[0018]S104,將所述第二 TTL信號(hào)轉(zhuǎn)換成LVDS信號(hào);
[0019]S105,輸出第二 TTL信號(hào)或LVDS信號(hào)。
[0020]通過(guò)上述實(shí)施方式,將電腦輸入的DVI信號(hào)通過(guò)一些專(zhuān)用芯片搭接起的硬件電路,中間通過(guò)FPGA主控芯片對(duì)信號(hào)進(jìn)行調(diào)節(jié),來(lái)實(shí)現(xiàn)將電腦的DVI信號(hào)轉(zhuǎn)換成某些液晶屏顯示所需要的TTL信號(hào)或LVDS信號(hào),這樣對(duì)于這些液晶屏在各種環(huán)境中的畫(huà)面顯示質(zhì)量檢測(cè)具有重要意義,尤其是在低溫和劇烈振動(dòng)環(huán)境下,液晶屏加載帶字符的復(fù)雜畫(huà)面,更能夠檢驗(yàn)液晶屏的顯示是否存在缺陷。
[0021]本發(fā)明的其他特征和優(yōu)點(diǎn)將在隨后的【具體實(shí)施方式】部分予以詳細(xì)說(shuō)明。
【附圖說(shuō)明】
[0022]附圖是用來(lái)提供對(duì)本發(fā)明的進(jìn)一步理解,并且構(gòu)成說(shuō)明書(shū)的一部分,與下面的【具體實(shí)施方式】一起用于解釋本發(fā)明,但并不構(gòu)成對(duì)本發(fā)明的限制。在附圖中:
[0023]圖1是說(shuō)明本發(fā)明的信號(hào)轉(zhuǎn)換系統(tǒng)的【具體實(shí)施方式】的結(jié)構(gòu)框圖;以及
[0024]圖2是說(shuō)明本發(fā)明的信號(hào)轉(zhuǎn)換方法的【具體實(shí)施方式】的流程圖。
【具體實(shí)施方式】
[0025]以下結(jié)合附圖對(duì)本發(fā)明的【具體實(shí)施方式】進(jìn)行詳細(xì)說(shuō)明。應(yīng)當(dāng)理解的是,此處所描述的【具體實(shí)施方式】?jī)H用于說(shuō)明和解釋本發(fā)明,并不用于限制本發(fā)明。
[0026]本發(fā)明提供一種信號(hào)轉(zhuǎn)換系統(tǒng),該系統(tǒng)包括:數(shù)據(jù)存儲(chǔ)器、DVI解碼芯片、現(xiàn)場(chǎng)可編程邏輯門(mén)陣列(FPGA)芯片、信號(hào)轉(zhuǎn)換芯片和電源,所述電源給所述DVI解碼芯片、現(xiàn)場(chǎng)可編程邏輯門(mén)陣列(FPGA)芯片和信號(hào)轉(zhuǎn)換芯片提供工作電壓;所述數(shù)據(jù)存儲(chǔ)器存儲(chǔ)擴(kuò)展顯示識(shí)別數(shù)據(jù)(EDID),并將接收到的DVI信號(hào)(一種待解碼信號(hào))進(jìn)行識(shí)別,以發(fā)送識(shí)別成功信號(hào)或未識(shí)別信號(hào);所述DVI解碼芯片被配置成連接于所述數(shù)據(jù)存儲(chǔ)器,以根據(jù)所述發(fā)送識(shí)別成功信號(hào)接收所述DVI信號(hào);所述現(xiàn)場(chǎng)可編程邏輯門(mén)陣列(FPGA)芯片被配置成連接于所述DVI解碼芯片,以接收所述DVI解碼芯片發(fā)送的第一 TTL信號(hào),并對(duì)所述第一 TTL信號(hào)進(jìn)行時(shí)序處理得到第二 TTL信號(hào);所述信號(hào)轉(zhuǎn)換芯片被配置成連接于所述現(xiàn)場(chǎng)可編程邏輯門(mén)陣列(FPGA)芯片,以接收所述第二 TTL信號(hào),并將所述第二 TTL信號(hào)轉(zhuǎn)換成LVDS信號(hào)。
[0027]通過(guò)上述實(shí)施方式,本發(fā)明的DVI信號(hào)中部分接口與數(shù)據(jù)存儲(chǔ)器相連,數(shù)據(jù)存儲(chǔ)器是用來(lái)存儲(chǔ)擴(kuò)展顯示識(shí)別數(shù)據(jù)(EDID),主要是識(shí)別DVI信號(hào),識(shí)別成功后電腦的DVI信號(hào)才能正常輸入到DVI解碼芯片,經(jīng)過(guò)DVI解碼芯片解碼后的第一 TTL信號(hào)再輸入到FPGA芯片中,經(jīng)過(guò)FPGA芯片調(diào)節(jié)后輸出第二 TTL信號(hào),第二 TTL信號(hào)一方面輸出到TTL信號(hào)接插件上,另一方面輸入到信號(hào)轉(zhuǎn)換芯片,通過(guò)信號(hào)轉(zhuǎn)換芯片將第二 TTL信號(hào)轉(zhuǎn)換成LVDS信號(hào),LVDS信號(hào)輸出到LVDS信號(hào)接插件上,再使用一根信號(hào)轉(zhuǎn)接線將電路板TTL信號(hào)接插件和液晶屏上TTL信號(hào)接插件相連接,或者是使用信號(hào)轉(zhuǎn)接線將電路板上LVDS信號(hào)接插件和液晶屏上LVDS信號(hào)接插件相連接,信號(hào)轉(zhuǎn)接線兩端的接插件分別是和電路板上TTL信號(hào)接插件及液晶屏上TTL信號(hào)接插件相匹配的接插件,或者是和電路板上LVDS信號(hào)接插件及液晶屏上LVDS信號(hào)接插件相匹配的接插件,為了保證信號(hào)的完整性,LVDS信號(hào)轉(zhuǎn)接線上的差分對(duì)信號(hào)需要雙絞處理,其中的信號(hào)轉(zhuǎn)接線和其兩端的接插件連接時(shí)可拆卸更換的,這樣即使是原屏的信號(hào)定義不同,可以調(diào)節(jié)轉(zhuǎn)接線的線序來(lái)實(shí)現(xiàn)信號(hào)