移位寄存器與柵極驅動電路的制作方法
【技術領域】
[0001]本發(fā)明涉及顯示技術,特別涉及一種適用于顯示裝置的移位寄存器與采用該移位寄存器的柵極驅動電路。
【背景技術】
[0002]平面顯示裝置如液晶顯示裝置(Liquid Crystal Display,IXD)具備輕薄、節(jié)能、無輻射等諸多優(yōu)點,因此被廣泛應用于高清數(shù)字電視、電腦、個人數(shù)字助理(PDA)、移動電話、數(shù)碼相機等電子設備中。
[0003]以薄膜晶體管(Thin Film Transistor, TFT)液晶顯示裝置為例,其包括:液晶顯示面板和驅動電路,其中,液晶顯示面板包括多條掃描線與多條數(shù)據線,且相鄰的兩條掃描線與相鄰的兩條數(shù)據線交叉形成一個像素單元,每個像素單元至少包括一個薄膜晶體管,而驅動電路包括:柵極驅動電路(gate drive circuit)和源極驅動電路(source drivecircuit)。隨著生產者對液晶顯示裝置的低成本化追求以及制造工藝的提高,使原本設置于液晶顯示面板以外的驅動電路集成芯片被設置于液晶顯示面板的玻璃基板上成為了可能,例如,將柵極驅動電路集成于陣列基板(Gate in array,GIA)上從而簡化液晶顯示裝置的制造過程,并降低生產成本。
[0004]柵極驅動電路的多個輸出信號作為掃描信號用于在每一顯示幀內依次提供給多條掃描線,當掃描信號為高電平時打開與對應掃描線連接的薄膜晶體管,而在該顯示幀的大部分時間里,該掃描信號保持低電平,然而由于柵極驅動電路中移位寄存單元內晶體管中的寄生電容的存在,當其接收的時鐘信號在進行高低電平跳變時,一些關鍵節(jié)點會被耦合,如此易造成輸出信號在處于低電平狀態(tài)時變得不穩(wěn)定。目前為了解決輸出不穩(wěn)定的問題,通常是在每個移位寄存單元內通過一個晶體管充電或者借助一個額外電容耦合以穩(wěn)定輸出。請參考圖1,圖1為現(xiàn)有技術中一種柵極驅動電路的移位寄存器的一移位寄存單元的電路結構示意圖。如圖1所示,為了解決當開關元件M2所接收的時鐘信號CLK2在進行高低電平跳變時,容易引起節(jié)點Q的耦合而造成輸出信號不穩(wěn)定的問題,通過增加電容C2,而借助電容C2的耦合作用,使節(jié)點QB處于高電位而打開開關元件M4、M5,從而使低電平電壓信號VGL通過開關元件M4、M5提供給節(jié)點Q和輸出端Outn,以實現(xiàn)對節(jié)點Q和輸出端Outn的輸出信號的穩(wěn)定。然而,開關元件M4、M5若一直處于打開狀態(tài),貝U容易出現(xiàn)電壓偏移的現(xiàn)象而使充電能力變差,那么用于穩(wěn)定輸出信號的開關元件M4、M5所起的穩(wěn)定作用就會變差,長時間工作之后的柵極驅動電路就會存在功能失常的風險。
【發(fā)明內容】
[0005]本發(fā)明的目的在于提供一種移位寄存器及包括該移位寄存器的柵極驅動電路,該移位寄存器用以解決現(xiàn)有技術中柵極驅動電路的移位寄存器輸出不穩(wěn)定且易功能失常的冋題。
[0006]具體地,本發(fā)明的實施例提供的一種移位寄存器,該移位寄存器包括多個級聯(lián)連接的移位寄存單元,每個移位寄存單元包括一個輸出端和一個與該輸出端連接的輸出穩(wěn)定單元。該輸出端用于提供輸出信號,該輸出穩(wěn)定單元包括第一開關元件與第二開關元件。該第一開關元件包括第一控制端、第一通路端和第二通路端,該第一控制端連接該輸出端,當該第一開關元件所在的移位寄存單元位于該移位寄存器的第一級時,該第一通路端用于接收該移位寄存器的一起始信號,當該第一開關元件所在的移位寄存單元位于第一級移位寄存單元的后級時,該第一通路端用于接收該移位寄存單元的前級移位寄存單元的輸出信號,該第二通路端用于接收一參考電壓。該第二開關元件包括第二控制端、第三通路端和第四通路端,該第二控制端連接該輸出端,當該第二開關元件所在的移位寄存單元位于該移位寄存器的最后一級時,該第三通路端用于接收該移位寄存器的一結束信號,當該第二開關元件所在的移位寄存單元位于最后一級移位寄存單元的前級時,該第三通路端用于接收該移位寄存單元的后級移位寄存單元的輸出信號,該第四通路端用于接收該參考電壓。
[0007]在本發(fā)明的較佳實施例中,當?shù)谝婚_關元件所在的移位寄存單元位于第一級移位寄存單元的后級時,當?shù)诙_關元件所在的移位寄存單元位于最后一級移位寄存單元的前級時,第一開關元件的第一通路端用于接收移位寄存單元的前第一級移位寄存單元的輸出信號,第二開關元件的第三通路端用于接收移位寄存單元的后第一級移位寄存單元的輸出信號。
[0008]在本發(fā)明的較佳實施例中,當?shù)谝婚_關元件所在的移位寄存單元位于第一級移位寄存單元的后級時,當?shù)诙_關元件所在的移位寄存單元位于最后一級移位寄存單元的前級時,第一開關元件的第一通路端用于接收移位寄存單元的前第二級移位寄存單元的輸出信號,第二開關元件的第三通路端用于接收移位寄存單元的后第二級移位寄存單元的輸出信號,且移位寄存器的第一級、第二級移位寄存單元的第一開關元件的第一通路端均用于接收該起始信號,最后一級、倒數(shù)第二級移位寄存單元的第二開關元件的第三通路端用于接收該結束信號。
[0009]在本發(fā)明的較佳實施例中,參考電壓為低電平電壓信號。
[0010]在本發(fā)明的較佳實施例中,移位寄存單元進一步包括第一時鐘信號接收端、第二時鐘信號接收端、第三時鐘信號接收端、第四時鐘信號接收端、第一輸入端、第二輸入端、參考電壓端以及:
[0011]第三開關元件,第三開關元件包括第三控制端、第五通路端和第六通路端,第三控制端連接第一時鐘信號接收端,第五通路端連接該第一輸入端,第六通路端連接移位寄存單元的一節(jié)點;
[0012]第四開關元件,第四開關元件包括第四控制端、第七通路端和第八通路端,第四控制端連接節(jié)點,第七通路端連接第二時鐘信號接收端,第八通路端連接該級移位寄存單元的輸出端;
[0013]第五開關元件,第五開關元件包括第五控制端、第九通路端和第十通路端,第五控制端連接第三時鐘信號接收端,第九通路端連接第二輸入端,第十通路端連接節(jié)點;
[0014]第六開關元件,第六開關元件包括第六控制端、第十一通路端和第十二通路端,第六控制端連接第四時鐘信號接收端,第十一通路端連接參考電壓端,第十二通路端連接該級移位寄存單元的輸出端;
[0015]第七開關元件,第七開關元件包括第七控制端、第十三通路端和第十四通路端,第七控制端和第十三通路端連接第二時鐘信號接收端,第十四通路端連接移位寄存單元的另一節(jié)點;
[0016]第八開關元件,第八開關元件包括第八控制端、第十五通路端和第十六通路端,第八控制端連接節(jié)點,第十五通路端連接另一節(jié)點,第十六通路端連接參考電壓端;
[0017]第九開關元件,第九開關元件包括第九控制端、第十七通路端和第十八通路端,第九控制端連接另一節(jié)點,第十七通路端連接節(jié)點,第十八通路端連接參考電壓端;
[0018]第十開關元件,第十開關元件包括第十控制端、第十九通路端和第二十通路端,第十控制端連接第四時鐘信號接收端,第十九通路端連接另一節(jié)點,第二十通路端連接參考電壓端;以及
[0019]第十一開關元件,第十一開關元件包括第十一控制端、第二十一通路端和第二十二通路端,第十一控制端連接另一節(jié)點,第二十一通路端連接參考電壓端,第二十二通路端連接該級移位寄存單元的輸出端;
[0020]其中,第一、第二、第三、第四時鐘信號接收端分別用于接收四個時鐘信號,第一輸入端接收一第一輸入信號,第二輸入端接收一第二輸入信號,參考電壓端接收參考電壓。
[0021]在本發(fā)明的較佳實施例中,該移位寄存器的第一級移位寄存單元的第一輸入信號為起始信號,第一級移位寄存單元的后級移位寄存單元的第一輸入信號為后級移位寄存單元的前第一級移位寄存單元的輸出端提供的輸出信號;移位寄存器的最后一級移位寄存單元的第二輸入信號為結束信號,最后一級移位寄存單元的前級移位寄存單元的第二輸入信號為前級移位寄存單元的后第一級移位寄存單元的輸出端提供的輸出信號。
[0022]在本發(fā)明的較佳實施例中,該移位寄存器包括四個級聯(lián)連接的移位寄存單元,其中,第一級移位寄存單元的第一時鐘信號接收端接收該四個時鐘信號中的第一時鐘信號,第二時鐘信號接收端接收該四個時鐘信號中的第二時鐘信號,第三時鐘信號接收端接收該四個時鐘信號中的第三時鐘信號,第四時鐘信號接收端接收該四個時鐘信號中的第四時鐘信號;
[0023]第二級移位寄存單元的第一時鐘信號接收端接收該第二時鐘信號,第二時鐘信號接收端接收該第三時鐘信號,第三時鐘信號接收端接收該第四時鐘信號,第四時鐘信號接收端接收該第一時鐘信號;
[0024]第三級移位寄存單元的第一時鐘信號接收端接收該第三時鐘信號,第二時鐘信號接收端接收該第四時鐘信號,第三時鐘信號接收端接收該第一時鐘信號,第四時鐘信號接收端接收該第二時鐘信號;以及
[0025]第四級移位寄存單元的第一時鐘信號接收端接收該第四時鐘信號,第二時鐘信號接收端接收該第一時鐘信號,第三時鐘信號接收端接收該第二時鐘信號,第四時鐘信號接收端接收該第三時鐘信號。
[0026]在本發(fā)明的較佳實施例中,該四個時鐘信號的周期相同且占空比均為四分之一,且該四個時鐘信號的依次從第一時鐘信號至第四時鐘信號延遲四分之一周期,相鄰兩個時鐘信號的高電平時間不重疊。
[0027]在本發(fā)明的較佳實施例中,該四個時鐘信號的周期相同且占空比均為二分之一,且該四個時鐘信號依次從第一時鐘信號至第四時鐘信號延遲四分之一周期,相鄰兩個時鐘信號的高電平時間重疊四分之一周期。
[0028]本發(fā)明的實施例中還提供一種包括上述移位寄存器的柵極驅動電路,其中,該移位寄存器所接收的參考電壓為柵極低電壓信號。
[0029]由于本發(fā)明所提供的柵極驅動電路的移位寄存單元增加了輸出穩(wěn)定單元,該輸出穩(wěn)定單元的作用是當本級輸出為高時,