一種移位寄存器單元、柵極驅(qū)動電路和顯示裝置的制造方法
【技術(shù)領(lǐng)域】
[0001]本發(fā)明涉及電氣電子行業(yè)顯示驅(qū)動電路技術(shù)領(lǐng)域,尤其涉及一種移位寄存器單元、柵極驅(qū)動電路和顯示裝置。
【背景技術(shù)】
[0002]液晶顯示器(Liquid Crystal Display,簡稱LCD)由于具有低功耗、重量輕、厚度薄、無電磁輻射以及無污染等優(yōu)點,已廣泛地應(yīng)用于包括手機、平板電腦、電視機、顯示器、筆記本電腦、照相機、攝像機、數(shù)碼相框、導(dǎo)航儀等在內(nèi)的具有顯示功能的產(chǎn)品或部件中。
[0003]在現(xiàn)有的液晶顯示器中,柵極驅(qū)動電路常采用GOA (Gate Driver on Array,陣列基板行驅(qū)動)設(shè)計將TFT (Thin Film Transistor,薄膜場效應(yīng)晶體管)柵極開關(guān)電路集成在顯示面板的陣列基板上以形成對顯示面板的掃描驅(qū)動,并且采用柵線驅(qū)動電路給像素陣列的柵極掃描線提供掃描信號,實現(xiàn)像素陣列的逐行掃描。
[0004]然而,隨著液晶顯示器的分辨率越來越高,數(shù)據(jù)驅(qū)動電路的信號寫入時間越來越短,采用現(xiàn)有技術(shù)提供的柵極驅(qū)動電路,會使得所述柵極驅(qū)動電路輸出波形的下降時間較長而導(dǎo)致像素電壓寫入不足,影響液晶顯示器的顯示畫面以及顯示品質(zhì)。
【發(fā)明內(nèi)容】
[0005]本發(fā)明的主要目的在于,提供一種移位寄存器單元、柵極驅(qū)動電路和顯示裝置,能夠增強信號輸出端的輸出能力,縮短信號輸出端輸出波形的下降時間。
[0006]為達(dá)到上述目的,本發(fā)明采用如下技術(shù)方案:
[0007]本發(fā)明的一實施例,提供一種移位寄存器單元,包括:
[0008]第一輸出模塊,分別連接上拉控制節(jié)點、時鐘信號端以及第二輸出模塊,用于在所述上拉控制節(jié)點的控制下,將所述時鐘信號端的信號,輸出至所述第二輸出模塊;
[0009]第二輸出模塊,分別連接信號輸出端,所述時鐘信號端以及所述第一輸出模塊,用于在所述第一輸出模塊的控制下,將所述時鐘信號端的信號輸出至所述信號輸出端;
[0010]輸入模塊,分別連接所述上拉控制節(jié)點、第一電源端、信號輸入端,用于在所述信號輸入端的信號控制下,將所述第一電源端的電壓輸出至所述上拉控制節(jié)點;
[0011]下拉控制模塊,分別連接所述信號輸入端、下拉控制節(jié)點以及第二電源端,用于在所述信號輸入端的信號控制下,將所述下拉控制節(jié)點的信號下拉至所述第二電源端的電壓;
[0012]下拉模塊,分別連接所述下拉控制節(jié)點、所述上拉控制節(jié)點、所述信號輸出端以及所述第二電源端,用于在所述下拉控制節(jié)點的控制下,將所述上拉控制節(jié)點與所述信號輸出端的信號下拉至第二電源端的電壓;
[0013]復(fù)位模塊,分別連接所述第一電源端、復(fù)位信號端以及所述下拉控制節(jié)點,用于在所述復(fù)位信號端的控制下,將所述第一電源端的信號輸出至所述下拉控制節(jié)點。
[0014]本發(fā)明的另一實施例,提供一種柵極驅(qū)動電路,包含至少兩級如上述所述的移位寄存器單元;
[0015]除第一級移位寄存器單元以外,下一級移位寄存器單元的信號輸出端與上一級移位寄存器單元的復(fù)位信號端相連接;
[0016]除最后一級移位寄存器單元以外,上一級移位寄存器單元的信號輸出端與下一級移位寄存器單元的信號輸入端相連接;
[0017]所述第一極移位寄存器的信號輸入端輸入幀起始信號;
[0018]所述最后一極移位寄存器的復(fù)位信號端輸入復(fù)位信號。
[0019]本發(fā)明的再一實施例,提供一種顯示裝置,包括如上述所述的柵極驅(qū)動電路。
[0020]本發(fā)明的又一實施例,提供一種用于驅(qū)動如上述所述的移位寄存器單元的驅(qū)動方法,包括:
[0021]第一階段,時鐘信號端、復(fù)位信號端輸入低電平,信號輸入端輸入高電平;
[0022]所述輸入模塊在所述信號輸入端的信號控制下,將所述第一電壓端的電壓輸出至上拉控制節(jié)點,對所述上拉控制節(jié)點的電位進(jìn)行上拉;所述下拉控制模塊在所述信號輸入端的信號控制下,將所述下拉控制節(jié)點的信號下拉至所述第二電源端的電壓;
[0023]第二階段,所述時鐘信號端輸入高電平,所述信號輸入端、所述復(fù)位信號端輸入低電平;
[0024]所述第一輸出模塊在所述上拉控制節(jié)點的控制下,將所述時鐘信號端的信號輸出至所述第二輸出模塊;所述第二輸出模塊在所述第一輸出模塊的控制下,將所述時鐘信號端的信號輸出至所述信號輸出端;
[0025]第三階段,所述時鐘信號端、所述信號輸入端輸入低電平,所述復(fù)位信號端輸入高電平;
[0026]復(fù)位模塊在所述復(fù)位信號端的信號控制下,將第一電源端的信號輸出至所述下拉控制節(jié)點,對所述下拉控制節(jié)點進(jìn)行上拉,所述下拉模塊在所述下拉控制節(jié)點的控制下,將所述上拉控制節(jié)點的信號以及所述信號輸出端的信號下拉至所述第二電源端的電壓,實現(xiàn)復(fù)位。
[0027]由此可見,本發(fā)明實施例提供一種移位寄存器單元、柵極驅(qū)動電路和顯示裝置,所述移位寄存器單元包括:第一輸出模塊,分別連接上拉控制節(jié)點、時鐘信號端以及第二輸出模塊,用于在所述上拉控制節(jié)點的控制下,將所述時鐘信號端的信號,輸出至所述第二輸出模塊;第二輸出模塊,分別連接所述信號輸出端,所述時鐘信號端以及所述第一輸出模塊,用于在所述第一輸出模塊的控制下,將所述時鐘信號端的信號輸出至所述信號輸出端;輸入模塊,分別連接上拉控制節(jié)點、第一電源端、信號輸入端,用于在所述信號輸入端的信號控制下,將所述第一電源端的電壓輸出至所述上拉控制節(jié)點;下拉控制模塊,分別連接所述信號輸入端、下拉控制節(jié)點以及第二電源端,用于在所述信號輸入端的信號控制下,將所述下拉控制節(jié)點的信號下拉至所述第二電源端的電壓;下拉模塊,分別連接所述下拉控制節(jié)點、所述上拉控制節(jié)點、所述信號輸出端以及所述第二電源端,用于在所述下拉控制節(jié)點的控制下,將所述上拉控制節(jié)點與所述信號輸出端的信號下拉至第二電源端的電壓;復(fù)位模塊,分別連接所述第一電源端、復(fù)位信號端、所述下拉控制節(jié)點,用于在所述復(fù)位信號端的控制下,將所述第一電源端的信號輸出至所述下拉控制節(jié)點。
[0028]這樣一來,在充電階段,下拉控制模塊可以在信號輸入端的信號控制下,將所述下拉控制節(jié)點的電位進(jìn)行下拉,以保證所述信號輸出端的正常輸出;在輸出階段,所述第一輸出模塊在所述上拉控制節(jié)點的控制下,將所述時鐘信號輸出端的信號輸出至所述信號輸出端,所述第二輸出模塊在所述第一輸出模塊的控制下,將所述時鐘信號輸出端的信號輸出至所述信號輸出端,從而能夠同時將所述時鐘信號輸出端的信號輸出至所述信號輸出端,所述信號輸出端的掃描信號輸入至對應(yīng)的柵線上;能夠提升所述移位寄存器單元的輸出能力,在復(fù)位階段,復(fù)位模塊可以對下拉控制節(jié)點的電位進(jìn)行上拉,并通過所述下拉模塊將所述上拉控制節(jié)點的電位以及所述信號輸出端的電位進(jìn)行下拉,提高復(fù)位效率。綜上所述,通過增加一個輸出模塊,能夠在輸出階段大大增強所述移位寄存器單元的輸出能力,以及在復(fù)位階段縮短輸出波形的下降時間,進(jìn)而提升柵極驅(qū)動電路的輸出特性,防止由于輸出特性下降而造成的畫面顯示異常。
【附圖說明】
[0029]為了更清楚地說明本發(fā)明實施例或現(xiàn)有技術(shù)中的技術(shù)方案,下面將對實施例描述中所需要使用的附圖作簡單地介紹,顯而易見地,下面描述中的附圖僅僅是本發(fā)明的一些實施例,對于本領(lǐng)域普通技術(shù)人員來講,在不付出創(chuàng)造性勞動的前提下,還可以根據(jù)這些附圖獲得其它的附圖。
[0030]圖1為本發(fā)明實施例提供的一種移位寄存器單元的結(jié)構(gòu)示意圖;
[0031]圖2為本發(fā)明實施例提供的一種由圖1所示的多個移位寄存器單元級聯(lián)而構(gòu)成的柵極驅(qū)動電路的結(jié)構(gòu)示意圖;
[0032]圖3為本發(fā)明實施例提供的一種基于圖1所示的移位寄存器單元的具體結(jié)構(gòu)示意圖;
[0033]圖4為本發(fā)明實施例中圖3所示的移位寄存器單元的控制信號時序圖。
【具體實施方式】
[0034]下面將結(jié)合本發(fā)明實施例中的附圖,對本發(fā)明實施例中的技術(shù)方案進(jìn)行清楚、完整地描述,顯然,所描述的實施例僅僅是本發(fā)明一部分實施例,而不是全部的實施例?;诒景l(fā)明中的實施例,本領(lǐng)域普通技術(shù)人員在沒有做出