驅(qū)動裝置、顯示裝置和驅(qū)動方法
【技術(shù)領(lǐng)域】
[0001] 本發(fā)明涉及顯示技術(shù)領(lǐng)域,特別涉及一種驅(qū)動裝置、顯示裝置和驅(qū)動方法。
【背景技術(shù)】
[0002] 隨著平板顯示技術(shù)的不斷進步,基于降低生產(chǎn)成本等方面的考慮,越來越多的顯 示設(shè)備采用了雙柵(Dual Gate)設(shè)計。如圖1所示,在采用Dual Gate設(shè)計后,柵線的數(shù)目增 加一倍,對應(yīng)數(shù)據(jù)線的數(shù)目減少一半。每一行像素單元中奇數(shù)列像素單元連接至同一條柵 線,偶數(shù)列像素單元連接至另一條相鄰的柵線。具體地,參見圖2,在顯示驅(qū)動過程中,數(shù)據(jù) 寫入方式為正"Z"。即,第一個掃描周期內(nèi)柵線GOl高電平,第一行奇數(shù)列像素單元的薄膜晶 體管開啟,數(shù)據(jù)線接收數(shù)據(jù)信號對第一行奇數(shù)列像素單元進行充電;第二掃描周期內(nèi)柵線 G02高電平,第一行偶數(shù)列像素單元的薄膜晶體管開啟,數(shù)據(jù)線對第一行偶數(shù)列像素單元進 行充電。以此類推,柵線G03、G04……、G010等依次高電平,配合數(shù)據(jù)線實現(xiàn)為對應(yīng)的像素單 元進行充電。
[0003] 為了避免一直使用正電壓或者負電壓來驅(qū)動液晶分子,對液晶分子造成損害,業(yè) 內(nèi)人士提出了數(shù)據(jù)線使用正負電壓交互的方式來驅(qū)動液晶分子。即在多個掃描周期后,同 一數(shù)據(jù)線上的數(shù)據(jù)信號極性反轉(zhuǎn)一次。在數(shù)據(jù)信號極性反轉(zhuǎn)時,源極驅(qū)動電路輸出數(shù)據(jù)信 號需要一段上升延遲時間(Rising Time),所以在數(shù)據(jù)信號極性反轉(zhuǎn)時,像素單元的數(shù)據(jù)寫 入時間,會比未進行數(shù)據(jù)信號極性反轉(zhuǎn)時,像素單元的數(shù)據(jù)寫入時間短,進而導(dǎo)致某些列像 素單元的充電時間較多,某些列像素單元的充電時間較少。如圖2所示,以2Line的極性翻轉(zhuǎn) 方式為例,在柵線GOl高電平時,SOl寫入R(GOl)的電壓尚未達穩(wěn)態(tài);同樣在柵線G03高電平 時,SOl寫入R(G03)的電壓尚未達穩(wěn)態(tài),同理R(G05)未達穩(wěn)態(tài)……;而在柵線G02、G04、G06高 電平時,對應(yīng)的SO 1寫入G(G02)、G(G04)、G(G06)……等的電壓均達到穩(wěn)態(tài)。這樣就會出現(xiàn)左 右像素單元亮度不均勻,一個相對偏暗,一個相對偏亮,即出現(xiàn)V-Iine現(xiàn)象。因此,如何在像 素單元亮度不均勻造成直條狀顯示痕跡時,實現(xiàn)亮度均勻,成為了時下一個研究熱點。
【發(fā)明內(nèi)容】
[0004] 為了解決現(xiàn)有技術(shù)的問題,本發(fā)明實施例提供了一種驅(qū)動裝置、顯示裝置和驅(qū)動 方法。所述技術(shù)方案如下:
[0005] 第一方面,提供了一種驅(qū)動裝置,所述裝置包括柵極驅(qū)動電路、源極驅(qū)動電路和輸 出使能信號驅(qū)動電路,
[0006] 所述柵極驅(qū)動電路與每一條柵線相連,用于在每一個掃描周期內(nèi)向一條柵極線輸 入柵極驅(qū)動信號;
[0007] 所述源極驅(qū)動電路與每一條數(shù)據(jù)線相連,用于在每一個掃描周期內(nèi)向每一條數(shù)據(jù) 線輸入數(shù)據(jù)信號,每預(yù)設(shè)數(shù)目個掃描周期,將向同一數(shù)據(jù)線輸入的數(shù)據(jù)信號的極性翻轉(zhuǎn)一 次;
[0008] 所述輸出使能信號驅(qū)動電路與輸出使能信號線相連,用于若第一掃描周期內(nèi)所述 數(shù)據(jù)信號的極性發(fā)生翻轉(zhuǎn),則向所述輸出使能信號線輸入第一時長的電壓信號,若第二掃 描周期內(nèi)所述數(shù)據(jù)信號的極性未發(fā)生翻轉(zhuǎn),則向所述輸出使能信號線輸入第二時長的電壓 信號,所述第二時長大于所述第一時長,所述第一時長和在所述第一掃描周期處于開啟狀 態(tài)的第一柵線的開啟時間之和、與所述第二時長和在所述第二掃描周期處于開啟狀態(tài)的第 二柵線的開啟時間之和相等,所述第一柵線和第二柵線為雙柵結(jié)構(gòu)下的任意兩條柵線。
[0009] 可選地,所述輸出使能信號驅(qū)動電路包括第一輸入端、第二輸入端、第一電壓線、 第二電壓線和輸出端,
[0010] 所述輸出使能信號驅(qū)動電路,用于當(dāng)所述第一輸入端輸入的電壓與所述第二輸 入端輸入的電壓均為高電平或低電平時,在所述輸出端輸出所述第一電壓線的電壓,當(dāng)所 述第一輸入端輸入的電壓與所述第二輸入端輸入的電壓中,一個為高電平另一個為低電平 時,在所述輸出端輸出所述第二電壓線的電壓。
[0011] 可選地,所述預(yù)設(shè)數(shù)目的大小為2。
[0012] 可選地,所述第一輸入端輸入的電壓的上升沿與所述第二輸入端輸入的電壓的上 升沿相對齊,
[0013] 所述第一輸入端輸入的電壓的頻率是所述第二輸入端輸入的電壓的頻率的2倍。
[0014] 可選地,所述第二輸入端輸入的電壓的脈沖寬度與所述數(shù)據(jù)信號的極性發(fā)生翻轉(zhuǎn) 時上升延遲時間的脈沖寬度一致。
[0015] 可選地,所述輸出使能信號驅(qū)動電路包括第一晶體管、第二晶體管、第三晶體管、 第四晶體管、第五晶體管、第六晶體管、第七晶體管、第八晶體管、第九晶體管和第十晶體 管,
[0016] 所述第一晶體管、所述第二晶體管、所述第五晶體管、所述第八晶體管和所述第九 晶體管為P型晶體管;
[0017] 所述第三晶體管、所述第四晶體管、所述第六晶體管、所述第七晶體管、所述第十 晶體管為N型晶體管。
[0018] 可選地,所述第一晶體管的第一端與所述第一電壓信號線相連,所述第一晶體管 的第二端與所述第二晶體管的第一端相連,所述第一晶體管的控制端與所述第二輸入端相 連;
[0019] 所述第二晶體管的第二端分別與所述第三晶體管的第一端和所述第四晶體管的 第一端相連,所述第二晶體管的控制端與所述第一輸入端相連;
[0020] 所述第五晶體管的第一端與所述第一電壓信號線相連,所述第五晶體管的第二端 分別與所述第八晶體管的第二端和所述第九晶體管的第一端相連,所述第五晶體管的控制 端與所述第二輸入端相連;
[0021] 所述第八晶體管的第一端與所述第一電壓信號線相連,所述第八晶體管的第二端 與所述第九晶體管的第一端相連,所述第八晶體管的控制端與所述第一輸入端相連;
[0022] 所述第九晶體管的第二端與所述輸出端相連,所述第九晶體管的控制端與所述第 十晶體管的控制端相連。
[0023]可選地,所述第三晶體管的第二端與所述第二電壓信號線相連,所述第三晶體管 的控制端與所述第二輸入端相連;
[0024]所述第四晶體管的第二端與所述第二電壓信號線相連,所述第四晶體管的控制端 與所述第一輸入端相連;
[0025] 所述第六晶體管的第一端與所述輸出端相連,所述第六晶體管的第二端與所述第 七晶體管的第一端相連,所述第六晶體管的控制端與所述第一輸入端相連;
[0026] 所述第七晶體管的第二端與所述第二電壓信號線相連,所述第七晶體管的控制端 與所述第二輸入端相連;
[0027] 所述第十晶體管的第一端與所述輸出端相連,所述第十晶體管的第二端與所述第 二電壓信號線相連,所述第十晶體管的控制端與所述第二晶體管的第二端相連。
[0028] 可選地,所述輸出端與所述輸出使能信號線相連。
[0029]第二方面,提供了一種顯示裝置,所述顯示裝置包括上述驅(qū)動裝置。
[0030]第三方面,提供了一種驅(qū)動方法,應(yīng)用于上述驅(qū)動裝置,其特征在于,所述方法包 括:
[0031] 在每一個掃描周期內(nèi),通過柵極驅(qū)動電路向一條柵線輸入柵極驅(qū)動信號;
[0032] 在每一個掃描周期內(nèi),通過源極驅(qū)動電路向每一條數(shù)據(jù)線輸入數(shù)據(jù)信號,并每預(yù) 設(shè)數(shù)目個掃描周期,將向同一數(shù)據(jù)線輸入的數(shù)據(jù)信號的極性翻轉(zhuǎn)一次;
[0033] 若第一掃描周期內(nèi)所述數(shù)據(jù)信號的極性發(fā)生翻轉(zhuǎn),則向所述輸出使能信號線輸入 第一時長的電壓信號,若第二掃描周期內(nèi)所述數(shù)據(jù)信號的極性未發(fā)生翻轉(zhuǎn),則向所述輸出 使能信號線輸入第二時長的電壓信號,所述第二時長大于所述第一時長,所述第一時長和 在所述第一掃描周期處于開啟狀態(tài)的第一柵線的開啟時間之和、與所述第二時長和在所述 第二掃描周期處于開啟狀態(tài)的第二柵線的開啟時間之和相等,所述第一柵線和第二柵線為 雙柵結(jié)構(gòu)下的任意兩