專利名稱:Gps芯片用信號捕獲模塊的制作方法
技術領域:
本實用新型涉及一種接收使用GPS衛(wèi)星定位導航信號的芯片,特別是其中的GPS信號捕獲模塊。
背景技術:
GPS芯片在接收GPS衛(wèi)星定位導航信號時必須盡快捕獲,才能夠及時計算確定出定位、授時等信息。GPS芯片產品一般集成有信號捕獲模塊,作為基帶處理的一部分,但是現有的信號捕獲模塊的處理流程電路不夠合理,捕獲速度不夠理想,靈敏度不高,對產品使用造成一定的影響,性能有待提高。發(fā)明內容針對現有技術的不足,本實用新型提供一種捕獲迅速靈敏的GPS芯片用信號捕獲模塊。本實用新型包括集成在芯片上順序工作處理的下變頻電路I、信號解擴電路II、 分段累加電路III和門限判別電路VL在分段累加電路III和門限判別電路Vn之間順序設有并行掃頻積分電路IV、并串轉換電路V和求模電路VI。本實用新型的捕獲處理流程合理,對信號的碼相位和多普勒頻點可以進行非常迅速的計算判別,大大提高了信號捕獲的速度,并且靈敏性高,可以明顯改善GPS產品的使用性能。
以下結合附圖和實施例進一步說明本實用新型。
圖I是實施例的流程原理框圖。圖2是圖I的電路示意圖。實施例如圖所示,芯片上集成順序工作處理的下變頻電路I、信號解擴電路II、分段累加電路III、并行掃頻積分電路IV、并串轉換電路V、求模電路VI和門限判別電路νπ。為了提高捕獲靈敏度和速度,可加入非相干累加運算,即兩路并行碼相位和多普勒頻點搜索方式,本實施例的信號解擴電路II、分段累加電路III、并行掃頻積分電路IV、并串轉換電路V和求模電路VI均有二路,在下變頻電路I和門限判別電路νπ之間并行工作。下變頻電路I還可含有低通濾波和二次采樣部分,提高輸出的信號質量。在工作時,輸入信號D (η)首先進行下變頻得到Α、Β兩路信號,然后與本地碼C (η)進行信號解擴后分成62或124段,再進行分段累加,然后將累加結果進行并行掃頻積分,即可以進行多個掃頻點的頻率補償并再次累加求和,之后進行并串轉換再求模,然后將得到的模值進行門限判別,如果此時碼相位和多普勒頻點正確就會得到較大的相關值,可以根據門限判別出捕獲是否成功,計算判別效率高,靈敏性強。
權利要求1.一種GPS芯片用信號捕獲模塊,包括集成在芯片上順序工作處理的下變頻電路I、信號解擴電路II、分段累加電路III和門限判別電路VL其特征為在分段累加電路III和門限判別電路vn之間順序設有并行掃頻積分電路IV、并串轉換電路V和求模電路Vi。
2.根據權利要求I所述的GPS芯片用信號捕獲模塊,其特征為上述的信號解擴電路II、分段累加電路III、并行掃頻積分電路IV、并串轉換電路V和求模電路VI均有二路,在下變頻電路I和門限判別電路VD之間并行工作。
3.根據權利要求I或2所述的GPS芯片用信號捕獲模塊,其特征為下變頻電路I還含有低通濾波和二次采樣部分。
專利摘要一種GPS芯片用信號捕獲模塊,包括集成在芯片上順序工作處理的下變頻電路Ⅰ、信號解擴電路Ⅱ、分段累加電路Ⅲ和門限判別電路Ⅶ,在分段累加電路Ⅲ和門限判別電路Ⅶ之間順序設有并行掃頻積分電路Ⅳ、并串轉換電路Ⅴ和求模電路Ⅵ。本實用新型的捕獲處理流程合理,對信號的碼相位和多普勒頻點可以進行非常迅速的計算判別,大大提高了信號捕獲的速度,并且靈敏性高,可以明顯改善GPS產品的使用性能。
文檔編號G01S19/13GK202471970SQ20122006569
公開日2012年10月3日 申請日期2012年2月27日 優(yōu)先權日2012年2月27日
發(fā)明者華東 申請人:溫州職業(yè)技術學院