国产精品1024永久观看,大尺度欧美暖暖视频在线观看,亚洲宅男精品一区在线观看,欧美日韩一区二区三区视频,2021中文字幕在线观看

  • <option id="fbvk0"></option>
    1. <rt id="fbvk0"><tr id="fbvk0"></tr></rt>
      <center id="fbvk0"><optgroup id="fbvk0"></optgroup></center>
      <center id="fbvk0"></center>

      <li id="fbvk0"><abbr id="fbvk0"><dl id="fbvk0"></dl></abbr></li>

      半導(dǎo)體自動測試設(shè)備的時間量測模塊及方法

      文檔序號:6169129閱讀:347來源:國知局
      半導(dǎo)體自動測試設(shè)備的時間量測模塊及方法
      【專利摘要】本發(fā)明是關(guān)于一種半導(dǎo)體自動測試設(shè)備的時間量測模塊及方法,時間量測模塊包含多個時間量測單元,時間量測模塊的量測方法是該些時間量測單元接收一參考時脈與一重置訊號,而該些時間量測單元分別包含:一同步電路用以依據(jù)參考時脈與重置訊號產(chǎn)生一工作時脈與一致能訊號;一參考計數(shù)器電性連接于同步電路,參考計數(shù)器用以依據(jù)致能訊號開始計數(shù),并依據(jù)工作時脈產(chǎn)生一參考計數(shù)訊號;以及一量測電路電性連接于同步電路與參考計數(shù)器,量測電路用以接收一外部待測訊號,并依據(jù)參考計數(shù)訊號處理外部待測訊號的時序。
      【專利說明】半導(dǎo)體自動測試設(shè)備的時間量測模塊及方法

      【技術(shù)領(lǐng)域】
      [0001]本發(fā)明是有關(guān)于一種時間量測模塊及方法,其尤指一種半導(dǎo)體自動測試設(shè)備的時間量測模塊及方法。

      【背景技術(shù)】
      [0002]在現(xiàn)今半導(dǎo)體領(lǐng)域中,集成電路組件必須經(jīng)過多種電氣測試,以確定其功能特性。其中一項電氣測試就是測量組件的時序,要進(jìn)行這項測試,必須使用時間測量單元(Time Measurement Unit,TMU)。由于半導(dǎo)體產(chǎn)業(yè)中測試的復(fù)雜度日益增加,且集成電路(integrated circuit, IC)設(shè)計工程師希望保證他們所設(shè)計的集成電路在速度和響應(yīng)上能滿足設(shè)計要求,因此大多數(shù)自動測試設(shè)備在出售時,均內(nèi)含了時間測量單元。無論測試設(shè)備是用于測試模擬集成電路、數(shù)字集成電路或混合訊號集成電路,都必須使用時間測量單元。
      [0003]時間量測單元在半導(dǎo)體自動測試設(shè)備(ATE)中是常見的量測單元,負(fù)責(zé)測量兩個事件(event)發(fā)生之間的間隔時間或計算事件發(fā)生的個數(shù),通常用于量測信號的時脈/周期、傳輸延遲、建立/保持時間(setup/hold time)、上升時間(rise time)、下降時間(falltime)及工作周期(duty cycle)…等等。
      而在半導(dǎo)體測試設(shè)備中通常會擁有多個通道(channels)的時間量測單元,用來比較不同測試通道之間相互關(guān)系的時間差異,因?yàn)樾枰容^不同測試通道間的差異,各測試通道必需取得相同的計數(shù)值,數(shù)據(jù)在比對時才有意義,也因此在不同測試通道之間,時間量測單元的同步架構(gòu)就是個重要的議題。


      【發(fā)明內(nèi)容】

      [0004] 本發(fā)明目的之一,在于提供一種半導(dǎo)體自動測試設(shè)備的時間量測模塊及方法,其藉由在每一時間量測單元中設(shè)置同步電路,以同步每一時間量測單元時序的基準(zhǔn)。
      [0005]本發(fā)明目的之二,在于提供一種半導(dǎo)體自動測試設(shè)備的時間量測模塊及方法,其藉由在量測待測物前同步重置該些時間量測單元,以同步每一時間量測單元時序的基準(zhǔn)。
      [0006]為了達(dá)到上述所指稱的各目的與功效,本發(fā)明揭示了一種半導(dǎo)體自動測試設(shè)備的時間量測模塊,時間量測模塊包含多個時間量測單元,該些時間量測單元接收一參考頻率與一重置訊號,而該些時間量測單元分別包含:一同步電路,用以依據(jù)參考頻率與重置訊號產(chǎn)生一工作頻率與一致能訊號;一參考計數(shù)器,電性連接于同步電路,參考計數(shù)器用以依據(jù)致能訊號開始計數(shù),并依據(jù)工作頻率產(chǎn)生一參考計數(shù)訊號;以及一量測電路,電性連接于同步電路與參考計數(shù)器,量測電路用以接收一外部待測訊號,并依據(jù)參考計數(shù)訊號處理外部待測訊號的時序。
      本發(fā)明更揭示了一種半導(dǎo)體自動測試設(shè)備的時間量測方法,其步驟包含:提供一參考頻率與一重置訊號至多個時間量測單元;依據(jù)該參考頻率與該重置訊號同步產(chǎn)生一工作頻率與一致能訊號;以及依據(jù)該致能訊號開始計數(shù),并依據(jù)該工作頻率產(chǎn)生一參考計數(shù)訊號;以及擷取一外部待測訊號,并依據(jù)該參考計數(shù)訊號處理該外部待測訊號的時序。實(shí)施本發(fā)明產(chǎn)生的有益效果是:本發(fā)明的半導(dǎo)體自動測試設(shè)備的時間量測模塊包含多個時間量測單元,該些時間量測單元分別包含一同步電路、一參考計數(shù)器與一量測電路,其量測方法藉由在量測待測物前同步重置該些時間量測單元,并藉由該些同步電路以同時致能該些參考計數(shù)器,使該些時間量測單元時序的基準(zhǔn)皆相同,以達(dá)到同步該些時間量測單元的目的。

      【專利附圖】

      【附圖說明】
      [0007]圖1:其為本發(fā)明的半導(dǎo)體自動測試設(shè)備的方塊圖;
      [0008]圖2:其為本發(fā)明的第一實(shí)施例的時間量測單元的方塊圖;
      [0009]圖3:其為本發(fā)明的第一實(shí)施例的時間量測單元的時序圖;
      [0010]圖4:其為本發(fā)明的第一實(shí)施例的時間量測單元擷取外部待測訊號的時序圖;
      [0011]圖5:其為本發(fā)明的第一實(shí)施例的時間量測模塊的方塊圖;
      [0012]圖6:其為本發(fā)明的第一實(shí)施例的時間量測模塊的時序圖;
      [0013]圖7:其為本發(fā)明的第二實(shí)施例的時間量測模塊的時序圖;以及
      [0014]圖8:其為本發(fā)明的半導(dǎo)體自動測試設(shè)備的時間量測方法的流程圖。
      【圖號對照說明】
      [0015]
      10半導(dǎo)體自動測試設(shè)備101 系統(tǒng)控制單元
      1011 時序控制單元1013 數(shù)據(jù)處理單元
      1015 數(shù)據(jù)傳輸接口20主機(jī)
      30待測物CHi 測試通道
      CH2 測試通道CHn 測試通道
      CAP_1 擷取單元CAP_n 擷取單元
      CCU_1 通道控制單元CCU_2 通道控制單元
      CCU_n 通道控制單元CD_1 擷取訊號
      CD_n 擷取訊號CE致能訊號
      CE_1 致能訊號CE_n 致能訊號
      DS_1 外部待測訊號DS_n 外部待測訊號
      DT延遲時間10P_1 輸入輸出接口
      10P.2 輸入輸出接口Ι0Ρ_η 輸入輸出接口
      L0G_1 邏輯單元L0G_n 邏輯單元
      MC_1 量測電路MC_n 量測電路
      PLL 鎖相回路PLL_1 鎖相回路
      PLL_n 鎖相回路PLC 致能計數(shù)器
      PLC_1 致能計數(shù)器PLC_n 致能計數(shù)器
      PLT_1 鎖相時間PLT_n 鎖相時間
      RC_1 參考計數(shù)器RC_n 參考計數(shù)器
      RFS_1 參考計數(shù)訊號RFS_n 參考計數(shù)訊號
      RFC 參考時脈RFR 重置訊號SC擷取時脈SC_1擷取時脈
      SC_n擷取時脈SYC 同步電路
      SYC_1同步電路SYC_n 同步電路
      TMU_1時間量測單元TMU_2時間量測單元
      TMU_n時間量測單元WC工作時脈
      WC_1工作時脈WC_n工作時脈

      【具體實(shí)施方式】
      為了使本發(fā)明的結(jié)構(gòu)特征及所達(dá)成的功效有更進(jìn)一步的了解與認(rèn)識,特用較佳的實(shí)施例及配合詳細(xì)的說明,說明如下:
      [0016]請參閱圖1,其為本發(fā)明的半導(dǎo)體自動測試設(shè)備的方塊圖。如圖所示,本發(fā)明的半導(dǎo)體自動測試設(shè)備10包含一統(tǒng)控制單元101與多個測試通道CHp CH2-CHntj系統(tǒng)控制單元101包含一時序控制單元1011、一數(shù)據(jù)處理單元1013與一數(shù)據(jù)傳輸接口 1015,而該些測試通道CH1XH2~CHn分別包含一通道控制單元CCU_l、CCU_2-CCU_n、一時間量測單元TMU_1、TMU_2-TMU_n與一輸入輸出接口 10P_1、10P_2_10P_n。系統(tǒng)控制單元101透過數(shù)據(jù)傳輸接口 1015而連接一主機(jī)20,系統(tǒng)控制單元101的時序控制單元1011用以依據(jù)主機(jī)20所下的指令而控制該些通道控制單元CCU_1、CCU_2-CCU_n,以分別使該些通道控制單元CCU_1、CCU_2-CCU_n提供用以致能該些時間量測單元TMU_1、TMU_2_TMU_n的參考時脈與重置訊號,以使該些時間量測單元TMU_l、TMU_2-TMU_n透過該些輸入輸出接口 10P_1、10P_2_10P_η分別量測待測物30產(chǎn)生的多個外部待測訊號DS_1、DS_2-DS_n的時序。數(shù)據(jù)處理單元1013則用以處理該些測試通道CHp CH2-CHn所量測到的數(shù)據(jù)后,透過數(shù)據(jù)傳輸接口 1015傳送至主機(jī)20。
      [0017]基于上述,該些時間量測單元TMU_1、TMU_2-TMU_n用以量測待測物30產(chǎn)生的該些外部待測訊號DS_1、DS_2-DS_n的時序,例如測量兩個事件發(fā)生之間的間隔時間或計算事件發(fā)生的個數(shù),如待測物30的時脈/周期、傳輸延遲、建立/保持時間、上升時間、下降時間及工作周期等,并將所量測到的時序傳送至主機(jī)20,主機(jī)20則比較不同測試通道間的時序,以得知不同測試通道間的差異。因此,不同測試通道的時間量測單元TMU_1、TMU_2-TMU_η在時序的基準(zhǔn)上必須要同步,否則所量測到不同測試通道間的差異則會不準(zhǔn)確。
      [0018] 請一并參閱圖2,其為本發(fā)明的第一實(shí)施例的時間量測單元的方塊圖。由于時間量測模塊的該些時間量測單元TMU_1、TMU_2-TMU_n的架構(gòu)、原理相同,所以在此僅以時間量測單元TMU_1做說明。如圖所示,時間量測單元TMU_1包含一同步電路SYC_1、一參考計數(shù)器RC_1以及一量測電路MC_1。同步電路SYC_1接收通道控制單元CCU_1輸出的一參考時脈RFC與一重置訊號RFR,并依據(jù)參考時脈RFC與重置訊號RFR產(chǎn)生一工作時脈WC_1、一致能訊號CE_1與一擷取時脈SC_1。參考計數(shù)器RC_1電性連接于同步電路SYC_1,并用以依據(jù)致能訊號CE_1而開始對工作時脈WC_1進(jìn)行計數(shù),以產(chǎn)生一參考計數(shù)訊號RFS_1,參考計數(shù)訊號RFS_1對應(yīng)工作時脈WC_1。量測電路MC_1電性連接于同步電路SYC_1與參考計數(shù)器RC_1,量測電路MC_1依據(jù)工作時脈WC_1運(yùn)作,并用以接收經(jīng)由輸入輸出接口 10P_1輸出的外部待測訊號DS_1,以依據(jù)參考計數(shù)訊號RFS_1記錄外部待測訊號DS_1的時序。
      [0019]此外,同步電路SYC_1包含一鎖相回路PLL_1與一致能計數(shù)器PLC_1。鎖相回路PLL_1用以依據(jù)參考時脈RFC的相位產(chǎn)生工作時脈WC_1,且鎖相回路PLL_1更依據(jù)參考時脈RFC而產(chǎn)生擷取時脈SC_1,其中擷取時脈SC_1的時脈大于工作時脈WC_1的時脈。致能計數(shù)器PLC_1用以依據(jù)重置訊號RFR開始進(jìn)行計數(shù)參考時脈RFC,并計數(shù)一延遲時間后產(chǎn)生致能訊號CE_1。下面會針對致能計數(shù)器PLC_1為何計數(shù)一延遲時間后產(chǎn)生致能訊號CE_1進(jìn)行說明,于此就不先說明。
      [0020]量測電路MC_1包含一擷取單元CAP_1與一邏輯單元L0G_1。擷取單元CAP_1依據(jù)工作時脈WC_1運(yùn)作,并用以依據(jù)截取時脈SC_1擷取外部待測訊號DS_1,而產(chǎn)生一擷取訊號CD_1。邏輯單元L0G_1電性連接于擷取單元CAP_1與參考計數(shù)器RC_1,并依據(jù)工作時脈WC_1運(yùn)作,且以參考計數(shù)訊號RFS_1為時序的基準(zhǔn)記錄擷取訊號CD_1的時序,并將記錄的數(shù)據(jù)經(jīng)由數(shù)據(jù)傳輸接口 1015傳送至主機(jī)20。
      [0021]請一并參閱圖3,其為本發(fā)明的第一實(shí)施例的時間量測單元的時序圖。如圖所示,于起始時間時致能計數(shù)器PLC_1、鎖相回路PLL_1、參考計數(shù)器RC_1、邏輯單元L0G_1與擷取單元CAP_1皆依據(jù)重置訊號RFR而進(jìn)行重置。重置完后,致能計數(shù)器PLC_1開始對參考時脈RFC進(jìn)行計數(shù),并經(jīng)一延遲時間DT后產(chǎn)生致能訊號CE_1。同時鎖相回路PLL_1對參考時脈RFC進(jìn)行鎖相,并經(jīng)過一鎖相時間PLT_1后產(chǎn)生工作時脈WC_1。當(dāng)參考計數(shù)器RC_1接收到致能訊號CE_1與工作時脈WC_1后,依據(jù)致能訊號CE_1而開始對工作時脈WC_1進(jìn)行計數(shù),以產(chǎn)生參考計數(shù)訊號RFS_1。
      [0022]此外,請一并參閱圖4,其為本發(fā)明的第一實(shí)施例的時間量測單元擷取外部待測訊號的時序圖。如圖所示,經(jīng)重置訊號RFR重置后,鎖相回路PLL_1更依據(jù)參考時脈RFC產(chǎn)生時脈高于工作時脈WC_1的截取時脈SC_1,當(dāng)擷取單元CAP_1接收到工作時脈WC_1與截取時脈SC_1后,擷取單元CAP_1開始運(yùn)作,并依據(jù)截取時脈SC_1擷取外部待測訊號DS_1,當(dāng)外部待測訊號DS_1有上升或下降變化時,則擷取單元CAP_1依據(jù)截取時脈SC_1而產(chǎn)生對應(yīng)發(fā)生變化時間的擷取訊號CD_1。而當(dāng)邏輯單元L0G_1接收到工作時脈WC_1與參考計數(shù)訊號RFS_1時,邏輯單元L0G_1開始運(yùn)作,并以參考計數(shù)訊號RFS_1作為時序的基準(zhǔn),記錄外部待測訊號DS_1發(fā)生變化的時序,并將所記錄的數(shù)據(jù)傳送至主機(jī)20。
      [0023]請一并參閱圖5、圖6,圖5為本發(fā)明的第一實(shí)施例的時間量測模塊的方塊圖,圖6為本發(fā)明的第一實(shí)施例的時間量測模塊的時序圖。如圖所示,在此僅以時間量測單元TMU_1與TMU_n作代表說明各通道時間量測單元TMU_l-TMU_n的同步方式,而由于時間量測單元TMU_n的架構(gòu)與時間量測單元TMU_1相同,所以在此不再贅述。
      [0024]如圖所示,該些時間量測單元TMU_l_TMU_n透過各測試通道的該些通道控制單元CCU_l-CCU_n接收相同的參考時脈RFC與重置訊號RFR,但由于每一鎖相回路PLL_l_PLL_n的鎖相時間PLT_l-PLT_n會有差異,所以該些鎖相回路PLL_l_PLL_n接收到參考時脈RFC后產(chǎn)生工作時脈WC_l-WC_n的時間亦會不同,因此本發(fā)明將每一致能計數(shù)器PLC_1-PLC_η皆設(shè)定為計數(shù)相同的延遲時間DT,并將此延遲時間DT設(shè)定等于或大于該些鎖相回路PLL_l-PLL_n中最長的鎖相時間。
      [0025]換句話說,本發(fā)明的該些致能計數(shù)器PLC_l_PLC_n必定會在該些鎖相回路PLL_l-PLL_n皆產(chǎn)生工作時脈WC_l_WC_n與擷取時脈SC_n后,才產(chǎn)生致能訊號CE_1_CE_η,使該些參考計數(shù)器RC_l-RC_n分別同時依據(jù)工作時脈WC_l_WC_n產(chǎn)生相同時序的參考計數(shù)訊號RFS_l-RFS_n,并使擷取單元CAP_l_CAP_n分別同時依據(jù)工作時脈WC_1_WC_η與擷取時脈SC_l-SC_n擷取外部待測訊號DS_l_DS_n,且輸出擷取訊號CD_l_CD_n至邏輯單元LOG_l-LOG_n,則邏輯單元LOG_l_LOG_n分別同時依據(jù)相同時序的參考計數(shù)訊號RFS_l-RFS_n作為時序的基準(zhǔn)記錄外部待測序號DS_l_DS_n發(fā)生變化的時間,并將所記錄的數(shù)據(jù)傳送至主機(jī)20,以達(dá)到該些時間量測單元TMU_l-TMU_n皆同步的目的。
      [0026]此外,請參閱圖7,其為本發(fā)明的第二實(shí)施例的時間量測模塊的方塊圖。本實(shí)施例與第一實(shí)施例的差異在于,將該些時間量測單元TMU_ 1-TMU_n中的該些同步電路SYC_l-SYC_n移除,且該些時間量測單元TMU_l-TMU_n共享同一個同步電路,而其余電路架構(gòu)、原理皆相同于第一實(shí)施例,因此不再贅述。
      [0027]如圖所示,本實(shí)施例的時間量測模塊包含一同步電路SYC,同步電路SYC包含一鎖相回路PLL與一致能計數(shù)器PLC。鎖相回路PLL用于提供一擷取時脈SC至該些擷取單元CAP_l-CAP_n,與提供一工作時脈WC至該些參考計數(shù)器RC_l_RC_n、該些邏輯單元L0G_l-L0G_n與該些擷取單元CAP_l_CAP_n。致能計數(shù)器PLC用于提供一致能訊號CE至該些參考計數(shù)器RC_l-RC_n。
      [0028]基于上述,由于該些時間量測單元TMU_l_TMU_n共享同一個同步電路SYC,并接收同一個工作時脈WC、擷取時脈SC與致能訊號CE,因此亦可達(dá)到同步的功效,而電路的工作原理相同于第一實(shí)施例,所以不再贅述。
      [0029]請一并參閱圖8,其為本發(fā)明的半導(dǎo)體自動測試設(shè)備的時間量測方法的流程圖。如圖所示,首先,執(zhí)行步驟S10,提供參考訊號RFC與重置訊號RFR至多個時間量測單元TMU_l-TMU_n。接著執(zhí)行步驟S20,該些同步電路SYC_l_SYC_n依據(jù)重置訊號RFR開始對參考訊號RFC進(jìn)行計數(shù)一延遲時間DT后,產(chǎn)生致能訊號CE_l-CE_n,并鎖定參考訊號RFC的相位以產(chǎn)生工作時脈WC_l-WC_n與擷取時脈SC_l-SC_n。
      [0030]接著執(zhí)行步驟S30,該些參考計數(shù)器RC_l-RC_n依據(jù)致能訊號CE_l_CE_n開始對工作時脈WC_l-WC_n進(jìn)行計數(shù),以產(chǎn)生對應(yīng)工作時脈WC_l-WC_n的參考計數(shù)訊號RFS_1_RFS_η。接著執(zhí)行步驟S40,量測電路MC_l-MC_n依據(jù)工作時脈WC_l_WC_n而運(yùn)作,并依據(jù)擷取時脈SC_l-SC_n擷取外部待測訊號DS_l-DS_n,而產(chǎn)生擷取訊號CD_l_CD_n,且以參考計數(shù)訊號RFS_l-RFS_n作為時序的基準(zhǔn)記錄擷取訊號CD_l_CD_n的時序,并將所記錄的數(shù)據(jù)傳送至主機(jī)20,換句話說,量測電路MC_l-MC_n依據(jù)工作時脈WC_l_WC_n運(yùn)作,并以依據(jù)參考計數(shù)訊號RFS_l-RFS_n記錄外部待測訊號DS_l_DS_n的時序。
      [0031]基于上述,本發(fā)明藉由在量測待測物前同步傳送重置訊號RFR至該些時間量測單元TMU_l-TMU_n,以重置該些時間量測單元TMU_l_TMU_n,并該些同步電路SYC_l_SYC_n依據(jù)重置訊號RFR同時對參考訊號RFC進(jìn)行計數(shù),以同步每一時間量測單元(TMU_l-TMU_n)的時序的基準(zhǔn)。
      [0032]綜上所述,本發(fā)明的半導(dǎo)體自動測試設(shè)備的時間量測模塊包含多個時間量測單元,該些時間量測單元分別包含一同步電路、一參考計數(shù)器與一量測電路,其量測方法藉由在量測待測物前同步重置該些時間量測單元,并藉由該些同步電路以同時致能該些參考計數(shù)器,使該些時間量測單元時序的基準(zhǔn)皆相同,以達(dá)到同步該些時間量測單元的目的。
      上文僅為本發(fā)明的較佳實(shí)施例而已,并非用來限定本發(fā)明實(shí)施的范圍,凡依本發(fā)明權(quán)利要求范圍所述的形狀、構(gòu)造、特征及精神所為的均等變化與修飾,均應(yīng)包括于本發(fā)明的權(quán)利要求范圍內(nèi)。
      【權(quán)利要求】
      1.一種半導(dǎo)體自動測試設(shè)備的時間量測模塊,其特征在于,該時間量測模塊包含多個時間量測單元,該些時間量測單元接收一參考時脈與一重置訊號,而該些時間量測單元分別包含: 一同步電路,用以依據(jù)該參考時脈與該重置訊號產(chǎn)生一工作時脈與一致能訊號; 一參考計數(shù)器,電性連接于該同步電路,該參考計數(shù)器用以依據(jù)該致能訊號開始計數(shù),并依據(jù)該工作時脈產(chǎn)生一參考計數(shù)訊號;以及 一量測電路,電性連接于該同步電路與該參考計數(shù)器,該量測電路用以接收一外部待測訊號,并依據(jù)該參考計數(shù)訊號處理該外部待測訊號的時序。
      2.如權(quán)利要求1所述的時間量測模塊,其特征在于,其中該同步電路包含: 一鎖相回路,用以依據(jù)該參考時脈的相位產(chǎn)生該工作時脈;以及 一致能計數(shù)器,用以依據(jù)該重置訊號開始計數(shù),并依據(jù)該參考時脈而計數(shù)一延遲時間后產(chǎn)生該致能訊號。
      3.如權(quán)利要求2所述的時間量測模塊,其特征在于,其中該延遲時間等于或大于該鎖相回路的一鎖相時間。
      4.如權(quán)利要求1所述的時間量測模塊,其特征在于,其中該量測電路包含: 一擷取單元,用以依據(jù)一截取時脈與該工作時脈擷取該外部待測訊號,而產(chǎn)生一擷取訊號;以及 一邏輯單元,電性連接于該擷取單元,該邏輯單元用以依據(jù)該參考計數(shù)訊號處理該擷取訊號的時序。
      5.如權(quán)利要求4所述的時間量測模塊,其特征在于,其中該同步電路依據(jù)該參考時脈產(chǎn)生該擷取時脈,且該擷取時脈的時脈大于該工作時脈的時脈。
      6.一種半導(dǎo)體自動測試設(shè)備的時間量測方法,其特征在于,其步驟包含: 提供一參考時脈與一重置訊號至多個時間量測單元; 依據(jù)該參考時脈與該重置訊號同步產(chǎn)生一工作時脈與一致能訊號;以及 依據(jù)該致能訊號開始計數(shù),并依據(jù)該工作時脈產(chǎn)生一參考計數(shù)訊號;以及擷取一外部待測訊號,并依據(jù)該參考計數(shù)訊號處理該外部待測訊號的時序。
      7.如權(quán)利要求6所述的時間量測方法,其特征在于,其中于依據(jù)該參考時脈與該重置訊號產(chǎn)生一工作時脈與一致能訊號的步驟中包含: 鎖定該參考時脈的相位而產(chǎn)生該工作時脈;以及 依據(jù)該重置訊號開始計數(shù),并依據(jù)該參考時脈而計數(shù)一延遲時間后產(chǎn)生該致能訊號。
      8.如權(quán)利要求7所述的時間量測方法,其特征在于,其中該延遲時間等于或大于鎖定該參考時脈的相位的一鎖相時間。
      9.如權(quán)利要求6所述的時間量測方法,其特征在于,其中每一該時間量測單元擷取該外部待測訊號,而產(chǎn)生一擷取訊號,并依據(jù)該工作時脈運(yùn)作,且依據(jù)該參考計數(shù)訊號而處理該擷取訊號的時序。
      10.如權(quán)利要求9所述的時間量測方法,其特征在于,更包含: 產(chǎn)生一擷取時脈并提供至每一該時間量測單元,以依據(jù)該擷取時脈擷取該外部待測訊號,而產(chǎn)生該擷取訊號。
      【文檔編號】G01R31/26GK104076263SQ201310116571
      【公開日】2014年10月1日 申請日期:2013年3月28日 優(yōu)先權(quán)日:2013年3月28日
      【發(fā)明者】朱慶華, 林士聞 申請人:致茂電子(蘇州)有限公司
      網(wǎng)友詢問留言 已有0條留言
      • 還沒有人留言評論。精彩留言會獲得點(diǎn)贊!
      1