專利名稱:可記錄當(dāng)機(jī)時間的定時器的制作方法
技術(shù)領(lǐng)域:
本發(fā)明是有關(guān)一種定時器,且特別是有關(guān)于一種可記錄當(dāng)機(jī)時間的定時器。
背景技術(shù):
定時器最大的功用在于可以獨立計時,不受執(zhí)行指令的影響,其工作原理是每隔一段固定間隔時間就累加一次,因此可用定時器來計算測試的時間,作為系統(tǒng)可靠度實證測試(Reliability Demonstration Test)的參考值。
在累加定時器中,觸發(fā)累加的信號源稱為時脈(clock),時脈可以是來自本身振蕩電路的工作時脈,頻率相當(dāng)準(zhǔn)確,可做為計算時間的依據(jù)。但由于市面上的定時器均為一獨立的模塊,無法與測試系統(tǒng)作連接并精確同步計時,且當(dāng)系統(tǒng)于長時間測試時,由于外在因素或系統(tǒng)本身的失效造成系統(tǒng)當(dāng)機(jī),進(jìn)而無法實時地記錄正確的停機(jī)時間。由于定時器本身具有獨立電池供電,當(dāng)系統(tǒng)當(dāng)機(jī)時,定時器不會中斷,因而測試者無法得知正確的當(dāng)機(jī)時間。
有鑒于此,實有必要提供一種定時器,可在系統(tǒng)當(dāng)機(jī)時停止計時,并于重新激活系統(tǒng)之后累加計時。
發(fā)明內(nèi)容本發(fā)明的目的在于提供一種可記錄當(dāng)機(jī)時間的定時器,可在系統(tǒng)當(dāng)機(jī)時停止計時,并于重新激活系統(tǒng)之后累加計時。
本發(fā)明提出一種可記錄當(dāng)機(jī)時間的定時器,其包括一計數(shù)控制電路、譯碼電路、一顯示模塊電路以及一傳輸接口。計數(shù)控制電路響應(yīng)一初始計時信號以產(chǎn)生一計數(shù)信號,而譯碼電路耦接計數(shù)控制電路,用以接收該計數(shù)信號以產(chǎn)生一時間信號。此外,顯示模塊電路耦接譯碼電路,用以顯示該時間信號。另外,傳輸接口耦接計數(shù)控制電路至一系統(tǒng),其中該系統(tǒng)當(dāng)機(jī)時,由傳輸接口傳送一計數(shù)中斷信號至計數(shù)控制電路,以暫停該計數(shù)信號的產(chǎn)生。
依照本發(fā)明一實施例所述,上述計數(shù)控制電路具有一輸入端,連接至傳輸接口,該輸入端響應(yīng)計數(shù)中斷信號由第一邏輯位準(zhǔn)切換至第二邏輯位準(zhǔn)。其中,第一邏輯位準(zhǔn)為高電位,而第二邏輯位準(zhǔn)為低電位,或是第一邏輯位準(zhǔn)為低電位,而第二邏輯位準(zhǔn)為高電位。
依照本發(fā)明一實施例所述,上述可記錄當(dāng)機(jī)時間的定時器可包括一振蕩電路,耦接于計數(shù)控制電路,用以產(chǎn)生對應(yīng)該計數(shù)信號的參考時脈。
依照本發(fā)明一實施例所述,上述可記錄當(dāng)機(jī)時間的定時器可包括一第一開關(guān),耦接于計數(shù)控制電路,而該初始計時信號由觸發(fā)該第一開關(guān)所產(chǎn)生。
依照本發(fā)明一實施例所述,上述可記錄當(dāng)機(jī)時間的定時器可包括一第二開關(guān),耦接計于數(shù)控制電路,當(dāng)系統(tǒng)恢復(fù)正常時,通過觸發(fā)該第二開關(guān)以繼續(xù)計時。
依照本發(fā)明一實施例所述,上述可記錄當(dāng)機(jī)時間的定時器可包括一第三開關(guān),耦接于計數(shù)控制電路,當(dāng)系統(tǒng)恢復(fù)正常時,通過觸發(fā)該第三開關(guān)以重新計時。
依照本發(fā)明一實施例所述,上述可記錄當(dāng)機(jī)時間的定時器還可包括一第四開關(guān),耦接于計數(shù)控制電路,于測試期間,可隨時依測試需求設(shè)定或改變計時時間。
本發(fā)明因采用可記錄當(dāng)機(jī)時間的定時器,以偵測系統(tǒng)當(dāng)機(jī)時所傳出的中斷計時信號。當(dāng)系統(tǒng)當(dāng)機(jī)時,定時器會立即暫停計時信號的產(chǎn)生,以獲取系統(tǒng)當(dāng)機(jī)的時間點。等到系統(tǒng)恢復(fù)正常運作時,使用者可選擇繼續(xù)計時開關(guān)或重新計時開關(guān),以進(jìn)行計時的工作。
為對本發(fā)明的目的、構(gòu)造特征及其功能有進(jìn)一步的了解,茲配合附圖詳細(xì)說明如下
圖1繪示本發(fā)明可記錄當(dāng)機(jī)時間的定時器一實施例的示意圖。
圖2繪示圖1可記錄當(dāng)機(jī)時間的定時器的電路方塊圖。
具體實施方式請先參考圖1,為本發(fā)明可記錄當(dāng)機(jī)時間的定時器一實施例的示意圖。為了精確記錄系統(tǒng)的運作及當(dāng)機(jī)時間,本發(fā)明提出一種可記錄當(dāng)機(jī)時間的定時器100,其可藉由通用總線傳輸接口110接入一系統(tǒng)的連接端口(圖中未繪示)中,并傳送系統(tǒng)所發(fā)出的信號邏輯位準(zhǔn),來判斷系統(tǒng)是否正常運作或因外來因素而造成系統(tǒng)當(dāng)機(jī)。當(dāng)系統(tǒng)正常運作時,定時器100可累加計時并顯示時間于顯示模塊140上,以累計系統(tǒng)實際的開機(jī)時數(shù)(Power On Hour)。一旦系統(tǒng)當(dāng)機(jī)或失效時,定時器100能同步接收到中斷信號而暫停計時,以告知使用者系統(tǒng)當(dāng)機(jī)的時間點。以下針對定時器100內(nèi)部的電路及功能進(jìn)一步解說。
請參考圖2所示,為圖1可記錄當(dāng)機(jī)時間的定時器的電路方塊圖。該可記錄當(dāng)機(jī)時間的定時器100包括一傳輸接口110、一計數(shù)控制電路120、一譯碼電路130以及一顯示模塊電路140。其中,計數(shù)控制電路120主要是負(fù)責(zé)產(chǎn)生及控制計數(shù)信號,當(dāng)使用者按下開始鍵(開關(guān))102以產(chǎn)生一初始計時信號時,計數(shù)控制電路120響應(yīng)此初始計時信號以產(chǎn)生一計數(shù)信號,并將計數(shù)信號傳送至譯碼電路130,由譯碼電路130進(jìn)行譯碼,以得知計數(shù)信號所代表的數(shù)值。這些計數(shù)信號經(jīng)由譯碼電路130譯碼之后對應(yīng)產(chǎn)生一時間信號,并傳送至顯示模塊電路140,以顯示累計的計數(shù)時間。
在本實施例中,計數(shù)控制電路120可外接或內(nèi)建一振蕩電路(未繪示),用以產(chǎn)生一參考時脈,以作為計數(shù)信號的參考時脈。
此外,傳輸接口110耦接至計數(shù)控制電路120,用以提供外部電源信號。傳輸接口110例如是USB連接端口,而計數(shù)控制電路120的一輸入端122可接收由傳輸接口110一腳位所傳送的信號位準(zhǔn)。當(dāng)系統(tǒng)因失效或其它因素造成當(dāng)機(jī)時,傳輸接口110的腳位位準(zhǔn)由高邏輯電位變?yōu)榈瓦壿嬰娢?,同時造成計數(shù)控制電路120的輸入端122處在低電位,以告知計數(shù)控制電路120響應(yīng)此中斷計時信號。當(dāng)計數(shù)控制電路120得到此中斷計時信號之后,則暫停產(chǎn)生計數(shù)信號,以保持系統(tǒng)當(dāng)機(jī)時的計時值。本發(fā)明并不限定傳輸接口110的腳位由高電位變?yōu)榈碗娢?,亦可由低電位變?yōu)楦唠娢?,以告知計?shù)控制電路120響應(yīng)中斷計時信號。
當(dāng)系統(tǒng)失效解除,恢復(fù)到正常運作時,使用者可選擇繼續(xù)計時或重新計時。如圖2所示,當(dāng)使用者按壓繼續(xù)計時開關(guān)104時,送出信號至計數(shù)控制電路120中,以繼續(xù)累加計數(shù)信號,并顯示累加時間于顯示模塊140上。此外,當(dāng)使用者按壓重新計時開關(guān)106時,則送出歸零信號至計數(shù)控制電路120,以使計數(shù)信號回到零,并顯示初始時間于顯示模塊140上。另外,計數(shù)控制電路120更可通過初始時間設(shè)定開關(guān)108來定義初始計數(shù)信號,使其恢復(fù)到預(yù)定值,因此在測試期間,定時器100可配合測試的需求設(shè)定計時時間或改變計時時間。
由上述的說明可知,本發(fā)明利用可記錄當(dāng)機(jī)時間的定時器,來記錄系統(tǒng)當(dāng)機(jī)的準(zhǔn)確時間點,特別是用在長時間系統(tǒng)可靠度實證測試(reliabilitydemonstration test)上,可將定時器直接插置于測試系統(tǒng)上的一連接端口上并同步計時,以正確記錄系統(tǒng)當(dāng)機(jī)的時間。等到系統(tǒng)恢復(fù)正常運作時,使用者可選擇繼續(xù)計時開關(guān)或重新計時開關(guān),以進(jìn)行計時的工作。
權(quán)利要求
1.一種可記錄當(dāng)機(jī)時間的定時器,可記錄系統(tǒng)當(dāng)機(jī)的時間點,特別是用在長時間系統(tǒng)可靠度實證測試上,可將定時器直接插置于測試系統(tǒng)的一連接端口上并同步計時,以正確記錄系統(tǒng)當(dāng)機(jī)的時間,其特征在于該定時器包括一計數(shù)控制電路,響應(yīng)一初始計時信號以產(chǎn)生一計數(shù)信號;一譯碼電路,耦接該計數(shù)控制電路,用以接收該計數(shù)信號以產(chǎn)生一時間信號;一顯示模塊電路,耦接該譯碼電路,用以顯示該時間信號;一傳輸接口,耦接該計數(shù)控制電路至一系統(tǒng),其中該系統(tǒng)當(dāng)機(jī)時,由該傳輸接口傳送一計數(shù)中斷信號至該計數(shù)控制電路,以暫停該計數(shù)信號之產(chǎn)生;等到系統(tǒng)恢復(fù)正常運作時,使用者可選擇繼續(xù)計時開關(guān)或重新計時開關(guān),以進(jìn)行計時的工作。
2.如權(quán)利要求1所述的可記錄當(dāng)機(jī)時間的定時器,其特征在于該計數(shù)控制電路具有一輸入端,連接至該傳輸接口,該輸入端響應(yīng)該計數(shù)中斷信號由第一邏輯位準(zhǔn)切換至第二邏輯位準(zhǔn)。
3.如權(quán)利要求2所述的可記錄當(dāng)機(jī)時間的定時器,其特征在于該第一邏輯位準(zhǔn)為高電位,而該第二邏輯位準(zhǔn)為低電位。
4.如權(quán)利要求2所述的可記錄當(dāng)機(jī)時間的定時器,其特征在于該第一邏輯位準(zhǔn)為低電位,而該第二邏輯位準(zhǔn)為高電位。
5.如權(quán)利要求1所述的可記錄當(dāng)機(jī)時間的定時器,其特征在于該計數(shù)控制電路可外接或內(nèi)建一振蕩電路,用以產(chǎn)生對應(yīng)該計數(shù)信號的一參考時脈。
6.如權(quán)利要求1所述的可記錄當(dāng)機(jī)時間的定時器,其特征在于該定時器可包括一第一開關(guān),耦接于該計數(shù)控制電路,而該初始計時信號由觸發(fā)該第一開關(guān)所產(chǎn)生。
7.如權(quán)利要求1所述的可記錄當(dāng)機(jī)時間的定時器,其特征在于該定時器可包括一第二開關(guān),耦接于該計數(shù)控制電路,當(dāng)該系統(tǒng)恢復(fù)正常時,通過觸發(fā)該第二開關(guān)以繼續(xù)計時。
8.如權(quán)利要求1所述的可記錄當(dāng)機(jī)時間的定時器,其特征在于該定時器可包括一第三開關(guān),耦接于該計數(shù)控制電路,當(dāng)該系統(tǒng)恢復(fù)正常時,通過觸發(fā)該第三開關(guān)以重新計時。
9.如權(quán)利要求1所述的可記錄當(dāng)機(jī)時間的定時器,其特征在于該定時器可包括一第四開關(guān),耦接于該計數(shù)控制電路,于測試期間,可隨時依測試需求設(shè)定或改變計時時間。
10.如權(quán)利要求1所述的可記錄當(dāng)機(jī)時間的定時器,其特征在于該傳輸接口可為通用總線傳輸接口。
全文摘要
一種可記錄當(dāng)機(jī)時間的定時器,可記錄系統(tǒng)當(dāng)機(jī)的時間點,特別是用在長時間系統(tǒng)可靠度實證測試上,可將定時器直接插置于測試系統(tǒng)的一連接端口上并同步計時,以正確記錄系統(tǒng)當(dāng)機(jī)的時間。等到系統(tǒng)恢復(fù)正常運作時,使用者可選擇由當(dāng)機(jī)時的時間繼續(xù)計時或歸零重新計時,以進(jìn)行計時的工作。此定時器于運作期間,亦可隨時設(shè)定或改變計時時間,以配合測試的需求。
文檔編號G04F10/00GK101079157SQ200610035650
公開日2007年11月28日 申請日期2006年5月26日 優(yōu)先權(quán)日2006年5月26日
發(fā)明者蔡明霓 申請人:佛山市順德區(qū)順達(dá)電腦廠有限公司, 神達(dá)電腦股份有限公司