国产精品1024永久观看,大尺度欧美暖暖视频在线观看,亚洲宅男精品一区在线观看,欧美日韩一区二区三区视频,2021中文字幕在线观看

  • <option id="fbvk0"></option>
    1. <rt id="fbvk0"><tr id="fbvk0"></tr></rt>
      <center id="fbvk0"><optgroup id="fbvk0"></optgroup></center>
      <center id="fbvk0"></center>

      <li id="fbvk0"><abbr id="fbvk0"><dl id="fbvk0"></dl></abbr></li>

      一種控制信號(hào)生成電路的制作方法

      文檔序號(hào):6298488閱讀:312來源:國知局
      一種控制信號(hào)生成電路的制作方法
      【專利摘要】本發(fā)明公開了信號(hào)處理【技術(shù)領(lǐng)域】中的一種控制信號(hào)生成電路。本發(fā)明包括信號(hào)獲取電路、信號(hào)處理電路和邏輯輸出電路;所述信號(hào)獲取電路用于獲取所述第一設(shè)備的脈沖信號(hào);所述信號(hào)處理電路用于對(duì)所述脈沖信號(hào)的上升沿進(jìn)行延時(shí)操作得到第一信號(hào),并對(duì)所述脈沖信號(hào)的下降沿進(jìn)行提前操作得到第二信號(hào);所述邏輯輸出電路用于對(duì)所述脈沖信號(hào)、第一信號(hào)和第二信號(hào)進(jìn)行邏輯處理,得到相對(duì)于所述脈沖信號(hào)上升沿延時(shí)并且下降沿提前的第二設(shè)備的控制信號(hào)。本發(fā)明可應(yīng)用于多種人機(jī)互動(dòng)設(shè)備,適用范圍廣;實(shí)現(xiàn)過程簡單,不易受外接環(huán)境干擾,結(jié)果準(zhǔn)確;不使用價(jià)格昂貴的處理器,也不需要其他軟件,極大地降低了制造成本和軟件成本。
      【專利說明】一種控制信號(hào)生成電路
      【技術(shù)領(lǐng)域】
      [0001]本發(fā)明涉及信號(hào)處理【技術(shù)領(lǐng)域】,尤其涉及一種控制信號(hào)生成電路。
      【背景技術(shù)】
      [0002]電子產(chǎn)品廣泛存在于現(xiàn)代的生產(chǎn)和生活中,為人們的工作和生活提供了極大的便利。
      [0003]隨著科技的發(fā)展,出現(xiàn)了很多人機(jī)互動(dòng)類的電子設(shè)備。這類電子設(shè)備一般分為兩大部分。一部分設(shè)備為穿在使用者身上或需要使用者握持的部分,即運(yùn)動(dòng)設(shè)備,如LED燈、紅外燈、信號(hào)發(fā)射棒等,這一部分設(shè)備用于標(biāo)記使用者的操作;另一部分設(shè)備則固定放置在合適的位置,通過穿在使用者身上的設(shè)備或使用者握持的設(shè)備對(duì)使用者的操作或動(dòng)作進(jìn)行信號(hào)采集和信號(hào)處理,即固定設(shè)備。信號(hào)采集通常通過視頻捕捉實(shí)現(xiàn),如攝像頭或其它信號(hào)接收器。常見的人機(jī)互動(dòng)類的設(shè)備有運(yùn)動(dòng)模擬器、電視游戲機(jī)等。
      [0004]此類人機(jī)互動(dòng)設(shè)備在使用時(shí),通常是先打開運(yùn)動(dòng)設(shè)備,然后再打開固定設(shè)備采集和處理運(yùn)動(dòng)設(shè)備的信號(hào)。停止使用時(shí),要先關(guān)閉固定設(shè)備然后再關(guān)閉運(yùn)動(dòng)設(shè)備。即,運(yùn)動(dòng)設(shè)備打開后固定設(shè)備才打開,運(yùn)動(dòng)設(shè)備關(guān)閉前固定設(shè)備就要關(guān)閉。從信號(hào)的角度考慮就是,運(yùn)動(dòng)設(shè)備發(fā)出開始信號(hào)后固定設(shè)備才開始采集運(yùn)動(dòng)設(shè)備的信號(hào),運(yùn)動(dòng)設(shè)備關(guān)閉信號(hào)前固定設(shè)備就要停止采集運(yùn)動(dòng)設(shè)備的信號(hào)。
      [0005]該過程可以通過手動(dòng)實(shí)現(xiàn),也可以通過啟動(dòng)控制裝置配以對(duì)應(yīng)的軟件實(shí)現(xiàn)?,F(xiàn)有的啟動(dòng)控制裝置的使用方法是:利用芯片的輸入輸出口,跟據(jù)接收器設(shè)備的開關(guān)時(shí)間控制攝像頭設(shè)備的開關(guān),使其實(shí)現(xiàn)上述運(yùn)動(dòng)設(shè)備和固定設(shè)備的開關(guān)功能。但是這樣會(huì)占用其它設(shè)備的輸入輸出口,且需要單獨(dú)的處理器來實(shí)現(xiàn)該過程,這樣,既占用了本就不多的輸入輸出口,又增加了購置處理器的費(fèi)用,增加了人機(jī)互動(dòng)設(shè)備的制造成本,不利于人機(jī)互動(dòng)設(shè)備的普及。

      【發(fā)明內(nèi)容】

      [0006]為了解決現(xiàn)有人機(jī)互動(dòng)設(shè)備中存在的啟動(dòng)控制設(shè)備占用輸入輸出口、制造成本聞等不足,本發(fā)明提供了一種控制信號(hào)生成電路。
      [0007]本發(fā)明的技術(shù)方案是:一種控制信號(hào)生成電路,用于根據(jù)第一設(shè)備的脈沖信號(hào)生成第二設(shè)備的控制信號(hào),以使得第二設(shè)備相對(duì)于第一設(shè)備延時(shí)開啟并提前關(guān)閉;該控制信號(hào)生成電路包括:信號(hào)獲取電路、信號(hào)處理電路和邏輯輸出電路;
      [0008]所述信號(hào)獲取電路用于獲取所述第一設(shè)備的脈沖信號(hào);
      [0009]所述信號(hào)處理電路用于對(duì)所述脈沖信號(hào)的上升沿進(jìn)行延時(shí)操作得到第一信號(hào);并對(duì)所述脈沖信號(hào)的下降沿進(jìn)行提前操作得到第二信號(hào);
      [0010]所述邏輯輸出電路用于對(duì)所述脈沖信號(hào)、第一信號(hào)和第二信號(hào)進(jìn)行邏輯處理,得到相對(duì)于所述脈沖信號(hào)上升沿延時(shí)并且下降沿提前的第二設(shè)備的控制信號(hào)。
      [0011]優(yōu)選地,所述信號(hào)處理電路包括波形轉(zhuǎn)換電路、上升沿延時(shí)電路和下降沿提前電路;
      [0012]所述上升沿延時(shí)電路包括第一電位設(shè)置電路和第一比較電路;
      [0013]所述下降沿提前電路包括第二電位設(shè)置電路和第二比較電路;
      [0014]所述第一電位設(shè)置電路的輸出端與第一比較電路的第二輸入端連接;
      [0015]所述第二電位設(shè)置電路的輸出端與第二比較電路的第二輸入端連接;
      [0016]所述波形轉(zhuǎn)換電路的輸入端和所述信號(hào)獲取電路連接,所述波形轉(zhuǎn)換電路的輸出端分別與所述第一比較電路的第一輸入端和第二比較電路的第一輸入端連接。
      [0017]優(yōu)選地,所述波形轉(zhuǎn)換電路用于將所述脈沖信號(hào)的從上升沿到下降沿之間的波形轉(zhuǎn)換為幅值單調(diào)遞增的信號(hào),并將所述脈沖信號(hào)的從下降沿到上升沿之間的波形轉(zhuǎn)換為幅值單調(diào)遞減的信號(hào)。
      [0018]優(yōu)選地,所述第一電位設(shè)置電路包括第一電阻和第二電阻;所述第一電阻的第一端和電源連接;所述第一電阻的第二端和所述第二電阻的第一端連接;所述第二電阻的第二端接地;所述第二電阻的第一端與所述第一比較電路的第二輸入端連接;
      [0019]所述第二電位設(shè)置電路包括第三電阻和第四電阻;所述第三電阻的第一端和電源連接;所述第三電阻的第二端和所述第四電阻的第一端連接;所述第四電阻的第二端接地;所述第四電阻的第一端與所述第二比較電路的第二輸入端連接;
      [0020]所述第一比較電路包括第一比較器;所述第一比較器的第二輸入端與所述第一電位設(shè)置電路的輸出端連接;所述第一比較器的第一輸入端與所述波形轉(zhuǎn)換電路的輸出端連接;
      [0021 ] 所述第二比較電路包括第二比較器;所述第二比較器的第二輸入端與所述第二電位設(shè)置電路的輸出端連接;所述第二比較器第一輸入端與所述波形轉(zhuǎn)換電路的輸出端連接。
      [0022]優(yōu)選地,所述波形轉(zhuǎn)換電路包括第五電阻和第一電容;所述第五電阻的第一端和所述信號(hào)獲取電路連接;所述第五電阻的第二端和所述第一電容的第一端連接;所述第一電容的第二端接地;所述第一電容的第一端分別與所述第一比較電路的第一輸入端和第二比較電路的第一輸入端連接。
      [0023]優(yōu)選地,所述邏輯輸出電路包括第一邏輯電路和第二邏輯電路;
      [0024]所述第一邏輯電路用于對(duì)所述第一比較電路輸出的所述第一信號(hào)和第二比較電路輸出的所述第二信號(hào)進(jìn)行邏輯異或操作;
      [0025]所述第二邏輯電路用于對(duì)所述第一邏輯電路的輸出信號(hào)和所述脈沖信號(hào)進(jìn)行邏輯與操作;
      [0026]所述第一邏輯電路的第一輸入端和所述第一比較電路的輸出端連接;所述第一邏輯電路的第二輸入端和所述第二比較電路的輸出端連接;所述第二邏輯電路的第一輸入端和所述第一邏輯電路的輸出端連接;所述第二邏輯電路的第二輸入端和所述信號(hào)獲取電路連接。
      [0027]優(yōu)選地,所述電路進(jìn)一步包括:執(zhí)行電路,用于通過所述第二設(shè)備的控制信號(hào)對(duì)所述第二設(shè)備進(jìn)行控制。
      [0028]優(yōu)選地,所述執(zhí)行電路包括第六電阻和三極管;
      [0029]所述第六電阻的第一端和所述第二邏輯電路的輸出端連接;所述三極管的基極與所述第六電阻的第二端連接;所述三極管的集電極與所述第二設(shè)備連接;所述三極管的發(fā)射極接地。
      [0030]優(yōu)選地,所述第二電阻的第一端的電位低于所述第四電阻的第一端的電位;所述第四電阻的第一端的電位低于所述幅值單調(diào)遞增的信號(hào)。
      [0031]優(yōu)選地,所述第一設(shè)備為LED燈、紅外燈或傳感器;
      [0032]第二設(shè)備為攝像頭、音頻采集器、距離探測(cè)器或溫度探測(cè)器。
      [0033]本發(fā)明首先獲取所述第一設(shè)備的脈沖信號(hào),然后對(duì)所述脈沖信號(hào)的上升沿進(jìn)行延時(shí)操作得到第一信號(hào);并對(duì)所述脈沖信號(hào)的下降沿進(jìn)行提前操作得到第二信號(hào),延時(shí)操作開始的時(shí)間和提前操作結(jié)束的時(shí)間可以根據(jù)需要進(jìn)行靈活設(shè)定,可應(yīng)用于多種人機(jī)互動(dòng)設(shè)備,適用范圍廣;通過對(duì)延時(shí)操作和提前操作得到的第二信號(hào)進(jìn)行簡單的邏輯處理,就可得到相對(duì)于所述脈沖信號(hào)上升沿延時(shí)并且下降沿提前的第二設(shè)備的控制信號(hào),過程簡單,不易受外接環(huán)境干擾,結(jié)果準(zhǔn)確;不使用價(jià)格昂貴的處理器,也不需要其他軟件,極大地降低了制造成本和軟件成本。
      【專利附圖】

      【附圖說明】
      [0034]圖1是實(shí)施例1的電路結(jié)構(gòu)圖;
      [0035]圖2是實(shí)施例1的電路連接圖;
      [0036]圖3是實(shí)施例1的第一設(shè)備的波形圖;
      [0037]圖4是實(shí)施例1的第一設(shè)備的波形圖經(jīng)波形轉(zhuǎn)換得到的波形圖;
      [0038]圖5是實(shí)施例1的通過延時(shí)開始電路對(duì)圖4的波形進(jìn)行處理后的波形圖;
      [0039]圖6是實(shí)施例1的通過提前結(jié)束電路對(duì)圖4的波形進(jìn)行處理后的波形圖;
      [0040]圖7是實(shí)施例1的通過第一邏輯電路對(duì)圖5的波形和圖6的波形處理后得到波形圖;
      [0041]圖8是實(shí)施例1的通過第二邏輯電路對(duì)圖7的波形處理后得到波形圖;
      [0042]圖9是實(shí)施例2的電路連接圖。
      【具體實(shí)施方式】
      [0043]為使本發(fā)明實(shí)施例的目的、技術(shù)方案和優(yōu)點(diǎn)更加清楚,下面將結(jié)合本發(fā)明實(shí)施例中的附圖,對(duì)本發(fā)明實(shí)施例中的技術(shù)方案進(jìn)行清楚地描述,顯然,所描述的實(shí)施例是本發(fā)明一部分實(shí)施例,而不是全部的實(shí)施例?;诒景l(fā)明中的實(shí)施例,本領(lǐng)域普通技術(shù)人員在沒有做出創(chuàng)造性勞動(dòng)前提下所獲得的所有其他實(shí)施例,都屬于本發(fā)明保護(hù)的范圍。
      [0044]本發(fā)明提供了一種控制信號(hào)生成電路,以解決現(xiàn)有人機(jī)互動(dòng)設(shè)備中存在的啟動(dòng)控制設(shè)備占用輸入輸出口、制造成本聞等不足。
      [0045]本發(fā)明只對(duì)人機(jī)互動(dòng)設(shè)備的運(yùn)動(dòng)設(shè)備的開始時(shí)刻和結(jié)束時(shí)刻進(jìn)行控制,不對(duì)運(yùn)動(dòng)設(shè)備開啟后固定設(shè)備檢測(cè)到的運(yùn)動(dòng)設(shè)備的信號(hào)進(jìn)行處理。
      [0046]實(shí)施例1
      [0047]本實(shí)施例的技術(shù)方案是:一種控制信號(hào)生成電路,用于根據(jù)第一設(shè)備的脈沖信號(hào)生成第二設(shè)備的控制信號(hào),以使得第二設(shè)備相對(duì)于第一設(shè)備延時(shí)開啟并提前關(guān)閉;所述第一設(shè)備為LED燈、紅外燈或傳感器等信號(hào)接收或感應(yīng)設(shè)備;第二設(shè)備為攝像頭、音頻采集器(例如采集語音的設(shè)備)、距離探測(cè)器或溫度探測(cè)器等信號(hào)采集設(shè)備。該控制信號(hào)生成電路包括:
      [0048]1、信號(hào)獲取電路,用于獲取所述第一設(shè)備的脈沖信號(hào);
      [0049]2、信號(hào)處理電路,用于對(duì)所述脈沖信號(hào)的上升沿進(jìn)行延時(shí)操作得到第一信號(hào);并對(duì)所述脈沖信號(hào)的下降沿進(jìn)行提前操作得到第二信號(hào);
      [0050]3、邏輯輸出電路,用于對(duì)所述脈沖信號(hào)、第一信號(hào)和第二信號(hào)進(jìn)行邏輯處理,得到相對(duì)于所述脈沖信號(hào)上升沿延時(shí)并且下降沿提前的第二設(shè)備的控制信號(hào)。
      [0051]所述信號(hào)獲取電路分別與所述信號(hào)處理電路和邏輯輸出電路連接;所述信號(hào)處理電路和邏輯輸出電路連接。本實(shí)施例的電路結(jié)構(gòu)圖如圖1所示。
      [0052]本發(fā)明首先獲取所述第一設(shè)備的脈沖信號(hào),然后對(duì)所述脈沖信號(hào)的上升沿進(jìn)行延時(shí)操作得到第一信號(hào);并對(duì)所述脈沖信號(hào)的下降沿進(jìn)行提前操作得到第二信號(hào),延時(shí)操作開始的時(shí)間和提前操作結(jié)束的時(shí)間可以根據(jù)需要進(jìn)行靈活設(shè)定,可應(yīng)用于多種人機(jī)互動(dòng)設(shè)備,適用范圍廣;通過對(duì)延時(shí)操作和提前操作得到的第二信號(hào)進(jìn)行簡單的邏輯處理,就可得到相對(duì)于所述脈沖信號(hào)上升沿延時(shí)并且下降沿提前的第二設(shè)備的控制信號(hào),過程簡單,不易受外接環(huán)境干擾,結(jié)果準(zhǔn)確;不使用價(jià)格昂貴的處理器,也不需要其他軟件,極大地降低了制造成本和軟件成本。
      [0053]本實(shí)施例的所述信號(hào)獲取電路通常為和人機(jī)互動(dòng)設(shè)備的運(yùn)動(dòng)設(shè)備無線連接的信號(hào)接收器,通常為脈寬調(diào)制PWM信號(hào)。由于運(yùn)動(dòng)設(shè)備的狀態(tài)要么開啟,要么關(guān)閉,反應(yīng)到信號(hào)上PWM信號(hào)和方波信號(hào)類似,為了描述方便,本發(fā)明用標(biāo)準(zhǔn)方波信號(hào)代替PWM信號(hào),經(jīng)實(shí)驗(yàn)證明,PWM信號(hào)和方波信號(hào)應(yīng)用在本發(fā)明中的實(shí)際效果相同。
      [0054]方波信號(hào)要么是高電平,要么是低電平,高電平和低電平之間是瞬時(shí)變化的,無法通過方波信號(hào)的幅值對(duì)延時(shí)開始和提前結(jié)束進(jìn)行設(shè)置。所以,需要將方波信號(hào)轉(zhuǎn)換為幅值隨時(shí)間連續(xù)變化的波形。
      [0055]本實(shí)施例的所述信號(hào)處理電路包括波形轉(zhuǎn)換電路、上升沿延時(shí)電路和下降沿提前電路;
      [0056](I)所述上升沿延時(shí)電路包括第一電位設(shè)置電路和第一比較電路;
      [0057]所述第一電位設(shè)置電路的輸出端與第一比較電路的第二輸入端連接;
      [0058](2)所述下降沿提前電路包括第二電位設(shè)置電路和第二比較電路;
      [0059]所述第二電位設(shè)置電路的輸出端與第二比較電路的第二輸入端連接;
      [0060](3)所述波形轉(zhuǎn)換電路用于將所述脈沖信號(hào)(本實(shí)例中即方波信號(hào))的從上升沿到下降沿之間的波形轉(zhuǎn)換為幅值單調(diào)遞增的信號(hào);并將所述脈沖信號(hào)(本實(shí)例中即方波信號(hào))的從下降沿到上升沿之間的波形轉(zhuǎn)換為幅值單調(diào)遞減的信號(hào)。
      [0061]所述波形轉(zhuǎn)換電路的輸入端和所述信號(hào)獲取電路連接;所述波形轉(zhuǎn)換電路的輸出端分別與所述第一比較電路的第一輸入端和第二比較電路的第一輸入端連接。
      [0062]可選用如下的實(shí)際的器件實(shí)現(xiàn)上述所述信號(hào)處理電路的連接關(guān)系:
      [0063]所述波形轉(zhuǎn)換電路包括第五電阻R5和第一電容Cl ;所述第五電阻R5的第一端和所述信號(hào)獲取電路(即圖2中所示的信號(hào)接收器)連接;所述第五電阻R5的第二端和所述第一電容Cl的第一端連接;所述第一電容Cl的第二端接地;所述第一電容Cl的第一端分別與所述第一比較電路的信號(hào)輸入端(即第一比較器Al的第一端)和第二比較電路的信號(hào)輸入端(即第二比較器A2的第一端)連接。
      [0064]所述第一電位設(shè)置電路包括第一電阻Rl和第二電阻R2 ;所述第一電阻Rl的第一端和電源VDD連接;所述第一電阻Rl的第二端和所述第二電阻R2的第一端連接;所述第二電阻R2的第二端接地;所述第二電阻R2的第一端(即第一電位設(shè)置電路的輸出端)與所述第一比較電路的第二輸入端連接。第一電阻Rl的阻值和第二電阻R2的阻值根據(jù)延時(shí)開始時(shí)刻對(duì)應(yīng)的電信號(hào)的幅值占電信號(hào)的比例進(jìn)行設(shè)置,如,當(dāng)延時(shí)開始時(shí)刻對(duì)應(yīng)的電信號(hào)的幅值為電信號(hào)的一半時(shí),第一電阻Rl的阻值和第二電阻R2的阻值相同;當(dāng)延時(shí)開始時(shí)刻對(duì)應(yīng)的電信號(hào)的幅值為電信號(hào)的30%時(shí),第一電阻Rl和第二電阻R2的阻值比為7:3,其它情況類似。最終要實(shí)現(xiàn)所述第二電阻R2的第一端的電位低于所述第四電阻R4的第一端(SP第二電位設(shè)置電路的輸出端)的電位;所述第四電阻R4的第一端的電位低于所述幅值單調(diào)遞增的信號(hào)。
      [0065]所述第一比較電路包括第一比較器Al ;所述第一比較器Al的第二輸入端(即第一比較電路的第二輸入端)與所述第一電位設(shè)置電路的輸出端(即第二電阻R2的第一端)連接;所述第一比較器Al的第一輸入端(即第一比較電路的第一輸入端)與所述波形轉(zhuǎn)換電路的輸出端(即第一電容Cl的第一端)連接。
      [0066]所述第二電位設(shè)置電路包括第三電阻R3和第四電阻R4 ;所述第三電阻R3的第一端和電源VDD連接;所述第三電阻R3的第二端和所述第四電阻R4的第一端連接;所述第四電阻R4的第二端接地;所述第四電阻R4的第一端(即第二電位設(shè)置電路的輸出端)與所述第二比較電路的第二輸入端連接。第三電阻R3的阻值和第四電阻R4的阻值的設(shè)置過程和第一電阻Rl和第二電阻R2的設(shè)置過程相同。
      [0067]所述第二比較電路包括第二比較器A2 ;所述第二比較器A2的第二輸入端(即第二比較電路的第二輸入端)與所述第二電位設(shè)置電路的輸出端(即第四電阻R4的第一端)連接;所述第二比較器A2的第一輸入端(即第二比較電路的第一輸入端)與所述波形轉(zhuǎn)換電路的輸出端(即第一電容Cl的第一端)連接。
      [0068]本實(shí)施例的所述邏輯輸出電路包括第一邏輯電路和第二邏輯電路;
      [0069](I)所述第一邏輯電路用于對(duì)所述第一比較電路的輸出信號(hào)和第二比較電路的輸出信號(hào)進(jìn)行邏輯異或操作;
      [0070](2)所述第二邏輯電路用于對(duì)所述第一邏輯電路的輸出信號(hào)和所述信號(hào)獲取電路(即圖2中所示的信號(hào)接收器)獲取的脈沖信號(hào)(本實(shí)例中即方波信號(hào))進(jìn)行邏輯與操作;
      [0071]所述第一邏輯電路的第一輸入端和所述第一比較電路的輸出端連接;所述第一邏輯電路的第二輸入端和所述第二比較電路的輸出端連接;所述第二邏輯電路的第一輸入端和所述第一邏輯電路的輸出端連接;所述第二邏輯電路的第二輸入端和所述信號(hào)獲取電路的輸出端連接。
      [0072]可選用如下的實(shí)際的器件實(shí)現(xiàn)上述所述邏輯輸出電路的連接關(guān)系:
      [0073]所述第一邏輯電路包括異或門El ;所述異或門El的第一端和所述第一比較電路的輸出端(即第一比較器Al的輸出端)連接;所述異或門El的第二端和所述第二比較電路的輸出端(即第二比較器A2的輸出端)連接。
      [0074]所述第二邏輯電路包括與門E2 ;所述與門E2的第一端和所述第一邏輯電路的輸出端(即異或門El的輸出端)連接;所述與門E2的第二端和所述信號(hào)獲取電路的輸出端連接。此時(shí),所述與門E2的輸出端輸出的就是對(duì)應(yīng)所述信號(hào)獲取電路(即圖2中所示的信號(hào)接收器)獲取的脈沖信號(hào)(本實(shí)例中即方波信號(hào))的延時(shí)開始和提前結(jié)束信號(hào)。
      [0075]本實(shí)施例的一個(gè)實(shí)際的電路連接圖如圖2所示。
      [0076]以下通過方波信號(hào)在本實(shí)施例電路中的波形變化來說明本實(shí)施例得到對(duì)應(yīng)所述電信號(hào)的延時(shí)開始和提前結(jié)束信號(hào)的過程。
      [0077](I)獲取所述第一設(shè)備的脈沖信號(hào),即方波信號(hào),用Wl表示,如圖3所示。其中,縱坐標(biāo)f表示幅值;橫坐標(biāo)t表示時(shí)間;以下各圖中的相同標(biāo)記和圖3相同,不再贅述;
      [0078](2)通過波形轉(zhuǎn)換電路對(duì)方波信號(hào)進(jìn)行處理,得到的波形W2,如圖4所示;
      [0079](3)將波形W2經(jīng)過上升沿延時(shí)電路處理后得到波形W3,如圖5所示,其中,fI表示延時(shí)開始時(shí)刻tl對(duì)應(yīng)的幅值;
      [0080](4)將波形W2經(jīng)過下降沿提前電路處理后得到波形W4,如圖6所示,其中,f2表示提前結(jié)束時(shí)刻t2對(duì)應(yīng)的幅值;
      [0081](5)將波形W3和波形W4經(jīng)過第一邏輯電路處理后得到波形W5,如圖7所示;
      [0082](6)將波形W5和方波信號(hào)經(jīng)過第二邏輯電路處理后得到波形W6,如圖8所示。
      [0083]實(shí)施例3
      [0084]本實(shí)施例提供的控制信號(hào)生成電路進(jìn)一步還包括執(zhí)行電路;所述執(zhí)行電路用于通過所述第二設(shè)備的控制信號(hào)對(duì)所述第二設(shè)備進(jìn)行控制。
      [0085]所述執(zhí)行電路通常是開關(guān)元件或電動(dòng)元件。本實(shí)施例的所述執(zhí)行電路包括第六電阻和三極管;第六電阻R6用于對(duì)電流進(jìn)行限制;三極管Dl用于根據(jù)波形W6進(jìn)行動(dòng)作。
      [0086]所述第六電阻R6的第一端和所述第二邏輯電路的輸出端連接(即所述與門E2的輸出端)連接;所述第六電阻R6的第二端和所述三極管Dl的基極連接;所述三極管Dl的集電極與所述第二設(shè)備連接;所述三極管Dl的發(fā)射極接地。
      [0087]本實(shí)施例的一個(gè)實(shí)際的電路連接圖如圖9所示。其中,D2代表第二設(shè)備;電阻R7用于對(duì)流經(jīng)第二設(shè)備D2的電流進(jìn)行限制。圖9中其它器件的說明和實(shí)施例1中的對(duì)應(yīng)描述相同,此處不再贅述。
      [0088]本發(fā)明只需要對(duì)人機(jī)互動(dòng)設(shè)備中的運(yùn)動(dòng)設(shè)備的信號(hào)進(jìn)行信號(hào)處理和邏輯判斷就可對(duì)固定設(shè)備(被控設(shè)備)的開啟和關(guān)閉進(jìn)行控制??蓱?yīng)用于多種人機(jī)互動(dòng)設(shè)備,適用范圍廣;通過對(duì)延時(shí)操作和提前操作得到的第二信號(hào)進(jìn)行簡單的邏輯處理,就可得到相對(duì)于所述脈沖信號(hào)上升沿延時(shí)并且下降沿提前的第二設(shè)備的控制信號(hào),過程簡單,不易受外接環(huán)境干擾,結(jié)果準(zhǔn)確;不使用價(jià)格昂貴的處理器,也不需要其他軟件,極大地降低了制造成本和軟件成本。
      [0089]以上所述僅為本發(fā)明的較佳實(shí)施例而已,并非用于限定本發(fā)明的保護(hù)范圍。凡在本發(fā)明的精神和原則之內(nèi)所作的任何修改、等同替換、改進(jìn)等,均包含在本發(fā)明的保護(hù)范圍內(nèi)。
      【權(quán)利要求】
      1.一種控制信號(hào)生成電路,用于根據(jù)第一設(shè)備的脈沖信號(hào)生成第二設(shè)備的控制信號(hào),以使得第二設(shè)備相對(duì)于第一設(shè)備延時(shí)開啟并提前關(guān)閉;其特征是,該控制信號(hào)生成電路包括:信號(hào)獲取電路、信號(hào)處理電路和邏輯輸出電路; 所述信號(hào)獲取電路用于獲取所述第一設(shè)備的脈沖信號(hào); 所述信號(hào)處理電路用于對(duì)所述脈沖信號(hào)的上升沿進(jìn)行延時(shí)操作得到第一信號(hào);并對(duì)所述脈沖信號(hào)的下降沿進(jìn)行提前操作得到第二信號(hào); 所述邏輯輸出電路用于對(duì)所述脈沖信號(hào)、第一信號(hào)和第二信號(hào)進(jìn)行邏輯處理,得到相對(duì)于所述脈沖信號(hào)上升沿延時(shí)并且下降沿提前的第二設(shè)備的控制信號(hào)。
      2.如權(quán)利要求1所述的電路,其特征是,所述信號(hào)處理電路包括波形轉(zhuǎn)換電路、上升沿延時(shí)電路和下降沿提前電路; 所述上升沿延時(shí)電路包括第一電位設(shè)置電路和第一比較電路; 所述下降沿提前電路包括第二電位設(shè)置電路和第二比較電路; 所述第一電位設(shè)置電路的輸出端與第一比較電路的第二輸入端連接; 所述第二電位設(shè)置電路的輸出端與第二比較電路的第二輸入端連接; 所述波形轉(zhuǎn)換電路的輸入端和所述信號(hào)獲取電路連接,所述波形轉(zhuǎn)換電路的輸出端分別與所述第一比較電路的第一輸入端和第二比較電路的第一輸入端連接。
      3.如權(quán)利要求2所述的電路,其特征是,所述波形轉(zhuǎn)換電路用于將所述脈沖信號(hào)的從上升沿到下降沿之間的波形轉(zhuǎn)換為幅值單調(diào)遞增的信號(hào),并將所述脈沖信號(hào)的從下降沿到上升沿之間的波形轉(zhuǎn)換為幅值單調(diào)遞減的信號(hào)。
      4.如權(quán)利要求3所述的電路,其特征是,所述第一電位設(shè)置電路包括第一電阻和第二電阻;所述第一電阻的第一端和電源連接;所述第一電阻的第二端和所述第二電阻的第一端連接;所述第二電阻的第二端接地;所述第二電阻的第一端與所述第一比較電路的第二輸入端連接; 所述第二電位設(shè)置電路包括第三電阻和第四電阻;所述第三電阻的第一端和電源連接;所述第三電阻的第二端和所述第四電阻的第一端連接;所述第四電阻的第二端接地;所述第四電阻的第一端與所述第二比較電路的第二輸入端連接; 所述第一比較電路包括第一比較器;所述第一比較器的第二輸入端與所述第一電位設(shè)置電路的輸出端連接;所述第一比較器的第一輸入端與所述波形轉(zhuǎn)換電路的輸出端連接;所述第二比較電路包括第二比較器;所述第二比較器的第二輸入端與所述第二電位設(shè)置電路的輸出端連接;所述第二比較器第一輸入端與所述波形轉(zhuǎn)換電路的輸出端連接。
      5.如權(quán)利要求4所述的電路,其特征是,所述波形轉(zhuǎn)換電路包括第五電阻和第一電容;所述第五電阻的第一端和所述信號(hào)獲取電路連接;所述第五電阻的第二端和所述第一電容的第一端連接;所述第一電容的第二端接地;所述第一電容的第一端分別與所述第一比較電路的第一輸入端和第二比較電路的第一輸入端連接。
      6.如權(quán)利要求2至5中任一項(xiàng)所述的電路,其特征是,所述邏輯輸出電路包括第一邏輯電路和第二邏輯電路; 所述第一邏輯電路用于對(duì)所述第一比較電路輸出的所述第一信號(hào)和第二比較電路輸出的所述第二信號(hào)進(jìn)行邏輯異或操作; 所述第二邏輯電路用于對(duì)所述第一邏輯電路的輸出信號(hào)和所述脈沖信號(hào)進(jìn)行邏輯與操作; 所述第一邏輯電路的第一輸入端和所述第一比較電路的輸出端連接;所述第一邏輯電路的第二輸入端和所述第二比較電路的輸出端連接;所述第二邏輯電路的第一輸入端和所述第一邏輯電路的輸出端連接;所述第二邏輯電路的第二輸入端和所述信號(hào)獲取電路連接。
      7.如權(quán)利要求6所述的電路,其特征是,所述電路進(jìn)一步包括:執(zhí)行電路,用于通過所述第二設(shè)備的控制信號(hào)對(duì)所述第二設(shè)備進(jìn)行控制。
      8.如權(quán)利要求7所述的電路,其特征是,所述執(zhí)行電路包括第六電阻和三極管; 所述第六電阻的第一端和所述第二邏輯電路的輸出端連接;所述三極管的基極與所述第六電阻的第二端連接;所述三極管的集電極與所述第二設(shè)備連接;所述三極管的發(fā)射極接地。
      9.如權(quán)利要求4所述的電路,其特征是,所述第二電阻的第一端的電位低于所述第四電阻的第一端的電位;所述第四電阻的第一端的電位低于所述幅值單調(diào)遞增的信號(hào)。
      10.如權(quán)利要求1所述的電路,其特征是,所述第一設(shè)備為LED燈、紅外燈或傳感器; 第二設(shè)備為攝像頭、 音頻采集器、距離探測(cè)器或溫度探測(cè)器。
      【文檔編號(hào)】G05B19/042GK103744322SQ201310686423
      【公開日】2014年4月23日 申請(qǐng)日期:2013年12月13日 優(yōu)先權(quán)日:2013年12月13日
      【發(fā)明者】鄧雪冰, 林大鵬, 杜洋 申請(qǐng)人:青島歌爾聲學(xué)科技有限公司
      網(wǎng)友詢問留言 已有0條留言
      • 還沒有人留言評(píng)論。精彩留言會(huì)獲得點(diǎn)贊!
      1