基于rgb接口的lcd驅(qū)動(dòng)器的數(shù)據(jù)傳輸?shù)姆椒?br>
【專利摘要】基于RGB接口的LCD驅(qū)動(dòng)器的數(shù)據(jù)傳輸?shù)姆椒?,該方法包括:提供一同步時(shí)鐘(DOTCLOCK)信號(hào);發(fā)送端在同步時(shí)鐘(DOTCLOCK)信號(hào)的上升沿和下降沿向數(shù)據(jù)線(DB)傳輸數(shù)據(jù);所述LCD驅(qū)動(dòng)器響應(yīng)于所述同步時(shí)鐘(DOTCLOCK)信號(hào)在所述同步時(shí)鐘(DOTCLOCK)信號(hào)的相鄰的上升沿和下降沿或相鄰的下降沿和上升沿通過數(shù)據(jù)線(DB)接收數(shù)據(jù)。本發(fā)明還提供一時(shí)鐘邊沿選擇信號(hào),所述時(shí)鐘邊沿選擇信號(hào)用于控制LCD驅(qū)動(dòng)器同時(shí)利用所述同步時(shí)鐘信號(hào)(DOTCLOCK)的上升沿和下降沿或僅利用所述同步時(shí)鐘信號(hào)(DOTCLOCK)的上升沿或下降沿接收數(shù)據(jù)。
【專利說明】基于RGB接口的LCD驅(qū)動(dòng)器的數(shù)據(jù)傳輸?shù)姆椒?br>
【技術(shù)領(lǐng)域】
[0001] 本發(fā)明涉及一種數(shù)據(jù)傳輸方法,尤其涉及一種基于RGB接口的LCD驅(qū)動(dòng)器的數(shù)據(jù) 傳輸?shù)姆椒ā?br>
【背景技術(shù)】
[0002] 隨著液晶技術(shù)的日益成熟,液晶顯示器(LCD)在顯示技術(shù)中得到了越來越廣泛的 應(yīng)用?,F(xiàn)有的液晶顯示器常用的接口方式有MCU接口和RGB接口,采用RGB接口的IXD驅(qū)動(dòng) 器無需GRAM,而是直接將顯示的數(shù)據(jù)寫到屏上,數(shù)據(jù)傳輸速度快,因此RGB接口在大屏LCD 驅(qū)動(dòng)器中被廣泛應(yīng)用。
[0003] 但是,隨著手機(jī)等對(duì)顯示視頻或動(dòng)畫的需要日益增加,RGB接口也越來越多地被小 屏驅(qū)動(dòng)芯片所采用。RGB接口的連線一般有:幀同步信號(hào)(VSYNC),行同步信號(hào)(HSYNC),同 步數(shù)據(jù)時(shí)鐘(D0TCLK),數(shù)據(jù)使能(ENABLE),及數(shù)據(jù)線(DB),其中數(shù)據(jù)位傳輸有6位,16位和 18位之分。
[0004] 圖1示出了傳統(tǒng)的基于RGB接口的IXD驅(qū)動(dòng)器的工作時(shí)序圖,其中RGB接口的時(shí) 鐘和數(shù)據(jù)均采用串行傳輸方式,通常是發(fā)送端在時(shí)鐘上升沿發(fā)送數(shù)據(jù),接收端在下降沿采 樣數(shù)據(jù),或者是發(fā)送端在時(shí)鐘下降沿發(fā)送數(shù)據(jù),接收端在時(shí)鐘上升沿采樣數(shù)據(jù)。但是,隨著 多媒體業(yè)務(wù)和各種新功能的增加,例如,移動(dòng)電視,視頻多媒體等,對(duì)基于RGB接口的LCD驅(qū) 動(dòng)器的傳輸速率的要求也越來越高。
[0005] 為此,已經(jīng)提出了多種提高基于RGB接口的IXD驅(qū)動(dòng)器的傳輸速率的方案,其中傳 統(tǒng)的方案是在RGB接口的數(shù)據(jù)傳輸協(xié)議下,通過采用提高時(shí)鐘頻率或增加數(shù)據(jù)線寬度來完 成。然而,提高時(shí)鐘頻率會(huì)帶來信號(hào)完整性問題,而增加數(shù)據(jù)線寬度則會(huì)占用更多的引腳資 源,均會(huì)給IXD驅(qū)動(dòng)芯片的性能帶來不利影響并且增加了 IXD驅(qū)動(dòng)芯片制造成本。
[0006] 因此,如何在不改變時(shí)鐘頻率和數(shù)據(jù)線寬度的情況下,提高基于RGB接口的LCD驅(qū) 動(dòng)器的傳輸速率,是目前亟待解決的問題。
[0007] 公開于該發(fā)明【背景技術(shù)】部分的信息僅僅旨在加深對(duì)本發(fā)明的一般【背景技術(shù)】的理 解,而不應(yīng)當(dāng)被視為承認(rèn)或以任何形式暗示該信息構(gòu)成已為本領(lǐng)域技術(shù)人員所公知的現(xiàn)有 技術(shù)。
【發(fā)明內(nèi)容】
[0008] 本發(fā)明的目的在于,在不改變時(shí)鐘頻率和數(shù)據(jù)線寬度的情況下,提高基于RGB接 口的LCD驅(qū)動(dòng)器的傳輸速率,避免提高時(shí)鐘頻率帶來的信號(hào)完整性問題或增加數(shù)據(jù)線寬帶 來的占用更多引腳資源問題。
[0009] 為達(dá)到此目的,本發(fā)明提出了一種基于RGB接口的IXD驅(qū)動(dòng)器的數(shù)據(jù)傳輸?shù)姆椒ǎ?該方法包括:提供一同步時(shí)鐘(D0TCL0CK)信號(hào);發(fā)送端在同步時(shí)鐘(D0TCL0CK)信號(hào)的上升 沿和下降沿向數(shù)據(jù)線傳輸數(shù)據(jù);所述LCD驅(qū)動(dòng)器響應(yīng)于所述同步時(shí)鐘(D0TCL0CK)信號(hào)在所 述同步時(shí)鐘(D0TCL0CK)信號(hào)的相鄰的上升沿和下降沿或相鄰的下降沿和上升沿通過數(shù)據(jù) 線(DB)接收數(shù)據(jù)。
[0010] 優(yōu)選地,判斷所述同步時(shí)鐘信號(hào)的上升沿或下降沿是否到來,若是,則將數(shù)據(jù)線 (DB)上的當(dāng)前數(shù)據(jù)鎖存到輸出寄存器中;若否,則保持所述輸出寄存器中的數(shù)據(jù)。
[0011] 優(yōu)選地,判斷所述同步時(shí)鐘信號(hào)的上升沿或下降沿是否到來包括:判斷所述同步 時(shí)鐘(D0TCL0CK)信號(hào)的當(dāng)前采樣電平與前次采樣電平是否相同,如果不相同,則上升沿或 下降沿到來。
[0012] 優(yōu)選地,通過所述輸出寄存器判斷所述同步時(shí)鐘信號(hào)的上升沿或下降沿是否到 來。
[0013] 優(yōu)選地,所述輸出寄存器保存所述同步時(shí)鐘(D0TCL0CK)信號(hào)的相鄰的上升沿和下 降沿或相鄰的下降沿和上升沿通過數(shù)據(jù)線(DB)所接收數(shù)據(jù)。
[0014] 優(yōu)選地,還提供一時(shí)鐘邊沿選擇信號(hào),所述時(shí)鐘邊沿選擇信號(hào)用于控制IXD驅(qū)動(dòng) 器同時(shí)利用所述同步時(shí)鐘信號(hào)(D0TCL0CK)的上升沿和下降沿或僅利用所述同步時(shí)鐘信號(hào) (D0TCL0CK)的上升沿或下降沿接收數(shù)據(jù)。
[0015] 優(yōu)選地,當(dāng)所述時(shí)鐘邊沿選擇信號(hào)指示同時(shí)利用所述同步時(shí)鐘信號(hào)(D0TCL0CK)的 上升沿和下降沿接收數(shù)據(jù)的情況下,所述LCD驅(qū)動(dòng)器的輸出寄存器輸出所保存的上升沿和 下降沿?cái)?shù)據(jù)。
[0016] 優(yōu)選地,當(dāng)所述時(shí)鐘邊沿選擇信號(hào)指示僅利用所述同步時(shí)鐘信號(hào)(D0TCL0CK)的上 升沿或下降沿接收數(shù)據(jù)的情況下,所述LCD驅(qū)動(dòng)器的輸出寄存器輸出所保存的上升沿或下 降沿?cái)?shù)據(jù)。
[0017] 優(yōu)選地,還提供一時(shí)鐘邊沿選擇信號(hào),將所述時(shí)鐘邊沿選擇信號(hào)與所述同步時(shí)鐘 (D0TCL0CK)信號(hào)做邏輯運(yùn)算得到一輸出寄存器時(shí)鐘信號(hào),所述輸出寄存器時(shí)鐘信號(hào)用于控 制輸出寄存器在所述同步時(shí)鐘信號(hào)(D0TCL0CK)的上升沿和下降沿兩者接收數(shù)據(jù)或僅在上 升沿或下降沿接收數(shù)據(jù)。
[0018] 優(yōu)選地,判斷所述同步時(shí)鐘信號(hào)的上升沿或下降沿是否到來包括:判斷所述同步 時(shí)鐘(D0TCL0CK)信號(hào)的當(dāng)前采樣電平與前次采樣電平是否相同,如果不相同,則上升沿或 下降沿到來。
[0019] 優(yōu)選地,通過所述輸出寄存器判斷所述同步時(shí)鐘信號(hào)的上升沿或下降沿是否到 來。
[0020] 優(yōu)選地,當(dāng)輸出寄存器時(shí)鐘信號(hào)指示輸出寄存器在所述同步時(shí)鐘信號(hào)(D0TCL0CK) 的上升沿和下降沿兩者接收數(shù)據(jù)的情況下,所述輸出寄存器保存所述同步時(shí)鐘(D0TCL0CK) 信號(hào)的相鄰的上升沿和下降沿或相鄰的下降沿和上升沿通過數(shù)據(jù)線(DB)所接收數(shù)據(jù)。
[0021] 優(yōu)選地,當(dāng)輸出寄存器時(shí)鐘信號(hào)指示輸出寄存器在所述同步時(shí)鐘信號(hào)(D0TCL0CK) 的上升沿或下降沿接收數(shù)據(jù)的情況下,所述輸出寄存器保存所述同步時(shí)鐘(D0TCL0CK)信號(hào) 的上升沿或下降沿通過數(shù)據(jù)線(DB)所接收數(shù)據(jù)。
[0022] 優(yōu)選地,所述輸出寄存器為D類型寄存器。
[0023] 本發(fā)明在不改變時(shí)鐘頻率和數(shù)據(jù)線寬度的情況下,利用時(shí)鐘信號(hào)的上升沿和下降 沿兩者傳輸數(shù)據(jù),大大提高了基于RGB接口的LCD驅(qū)動(dòng)器的傳輸速率。而且從信號(hào)完整性角 度看,傳統(tǒng)RGB接口協(xié)議中的時(shí)鐘線頻率比數(shù)據(jù)線頻率高一倍,本發(fā)明沒有改變時(shí)鐘頻率 和數(shù)據(jù)線寬度,而是將數(shù)據(jù)線頻率提高一倍與時(shí)鐘線頻率相同,如此提高了總線傳輸速率, 且不會(huì)帶來板級(jí)系統(tǒng)設(shè)計(jì)的變化。
[0024] 通過納入本文的附圖以及隨后與附圖一起用于說明本發(fā)明的某些原理的具體實(shí) 施方式,本發(fā)明的方法和裝置所具有的其它特征和優(yōu)點(diǎn)將變得清楚或更為具體地得以闡 明。
【專利附圖】
【附圖說明】
[0025] 應(yīng)當(dāng)了解,所附附圖并非按比例地顯示了本發(fā)明的基本原理的圖示性的各種特征 的略微簡(jiǎn)化的畫法。本文所公開的本發(fā)明的具體設(shè)計(jì)特征包括例如具體尺寸、方向、位置和 外形將部分地由具體所要應(yīng)用和使用的環(huán)境來確定。
[0026] 圖1示出了傳統(tǒng)的基于RGB接口的IXD驅(qū)動(dòng)器的工作時(shí)序圖;
[0027] 圖2示出了根據(jù)本發(fā)明第一實(shí)施例的一種基于RGB接口的IXD驅(qū)動(dòng)器的數(shù)據(jù)傳輸 的方法的示意圖;
[0028] 圖3示出了根據(jù)本發(fā)明第二實(shí)施例的一種基于RGB接口的IXD驅(qū)動(dòng)器的數(shù)據(jù)傳輸 的方法的示意圖;
[0029] 圖4示出了根據(jù)本發(fā)明第三實(shí)施例的一種基于RGB接口的IXD驅(qū)動(dòng)器的數(shù)據(jù)傳輸 的方法的示意圖。
【具體實(shí)施方式】
[0030] 下面將詳細(xì)參考本發(fā)明的各實(shí)施例,其示例顯示在附圖和下文描述中。盡管結(jié)合 示例性實(shí)施例描述了本發(fā)明,但應(yīng)該理解,本說明書并未意欲將本發(fā)明限制于這些示例性 實(shí)施例。相反,本發(fā)明不僅意欲覆蓋這些示例性實(shí)施例,而且也覆蓋包含在由所附權(quán)利要求 書限定的本發(fā)明的實(shí)質(zhì)和范圍內(nèi)的各種替代物、修改、等價(jià)物和其他實(shí)施例。
[0031] 本發(fā)明提出了一種基于RGB接口的LCD驅(qū)動(dòng)器的數(shù)據(jù)傳輸?shù)姆椒ǎ摲椒ɡ猛?步時(shí)鐘信號(hào)D0TCL0CK的上升沿和下降沿兩者接收數(shù)據(jù),在保持時(shí)鐘頻率和數(shù)據(jù)寬度均不 變的前提下,提高基于RGB接口的LCD驅(qū)動(dòng)器的傳輸速率。
[0032] 所述基于RGB接口的IXD驅(qū)動(dòng)器的數(shù)據(jù)傳輸?shù)姆椒òǎ?br>
[0033] 提供一同步時(shí)鐘D0TCL0CK信號(hào),所述同步時(shí)鐘D0TCL0CK信號(hào)可由發(fā)送端提供,也 可由專門的時(shí)鐘發(fā)生器提供;
[0034] 發(fā)送端在同步時(shí)鐘D0TCL0CK信號(hào)的上升沿和下降沿向數(shù)據(jù)線DB傳輸數(shù)據(jù);
[0035] 所述IXD驅(qū)動(dòng)器響應(yīng)于所述同步時(shí)鐘D0TCL0CK信號(hào)在所述同步時(shí)鐘D0TCL0CK信 號(hào)的相鄰的上升沿和下降沿或相鄰的下降沿和上升沿通過數(shù)據(jù)線DB接收數(shù)據(jù)。
[0036] 與傳統(tǒng)的發(fā)送端僅利用同步時(shí)鐘D0TCL0CK信號(hào)的上升沿(或下降沿)傳輸數(shù)據(jù), 接收端僅利用同步時(shí)鐘D0TCL0CK信號(hào)的下降沿(或上升沿)接收數(shù)據(jù)(S卩,在一個(gè)時(shí)鐘周期 內(nèi)僅傳輸一個(gè)單位數(shù)據(jù)線寬度的數(shù)據(jù))的方案不同,在本發(fā)明的方法的發(fā)送端利用同步時(shí) 鐘D0TCL0CK信號(hào)上升沿和下降沿通過數(shù)據(jù)線DB向IXD驅(qū)動(dòng)器發(fā)送數(shù)據(jù),且IXD驅(qū)動(dòng)器利 用同步時(shí)鐘D0TCL0CK信號(hào)的上升沿和下降沿接收數(shù)據(jù)(S卩,在一個(gè)時(shí)鐘周期內(nèi)傳輸兩個(gè)單 位數(shù)據(jù)線寬度的數(shù)據(jù)),從而使LCD驅(qū)動(dòng)器的傳輸速率提高了一倍。這里"單位數(shù)據(jù)線數(shù)據(jù)" 是指數(shù)據(jù)線每次可傳輸?shù)臄?shù)據(jù)的位數(shù),例如,6位,16位或18位。
[0037] 所述IXD驅(qū)動(dòng)器響應(yīng)于所述同步時(shí)鐘D0TCL0CK信號(hào)在所述同步時(shí)鐘D0TCL0CK信 號(hào)的相鄰的上升沿和下降沿或相鄰的下降沿和上升沿通過數(shù)據(jù)線DB接收數(shù)據(jù)包括:LCD驅(qū) 動(dòng)器首先判斷所述同步時(shí)鐘信號(hào)的上升沿或下降沿是否到來,若是,則將數(shù)據(jù)線DB上的當(dāng) 前數(shù)據(jù)鎖存到輸出寄存器中;若否,則保持所述輸出寄存器中的數(shù)據(jù),從而輸出寄存器中保 存了通過在所述同步時(shí)鐘DOTCLOCK信號(hào)的相鄰的上升沿和下降沿或相鄰的下降沿和上升 沿傳輸?shù)臄?shù)據(jù),即所述輸出寄存器保存兩個(gè)單位數(shù)據(jù)線寬度的數(shù)據(jù)。根據(jù)本發(fā)明的各個(gè)實(shí) 施例,所述輸出寄存器的大小為數(shù)據(jù)線的寬度的兩倍,例如,為12位,32位或36位。
[0038] 其中,判斷所述同步時(shí)鐘信號(hào)的上升沿或下降沿是否到來可通過判斷電平來實(shí) 現(xiàn),即,判斷所述同步時(shí)鐘DOTCLOCK信號(hào)的當(dāng)前采樣電平與前次采樣電平是否相同,如果 不相同,則上升沿或下降沿到來。替代地,也可通過例如D類型觸發(fā)器的輸出寄存器來判斷 時(shí)鐘信號(hào)的上升沿或下降沿,在本實(shí)施例中,所述輸出寄存器可采用雙邊沿D類型觸發(fā)器, 在上升沿或下降沿時(shí),所述雙邊沿D類型觸發(fā)器都鎖存數(shù)據(jù)線上的數(shù)據(jù)。
[0039] 然后,輸出寄存器將保存的兩個(gè)單位數(shù)據(jù)線寬度的數(shù)據(jù)輸出至GRAM (圖形隨機(jī)存 取存儲(chǔ)器,graphics random access memory),從而實(shí)現(xiàn)了 IXD驅(qū)動(dòng)器在一個(gè)時(shí)鐘周期內(nèi)傳 輸兩個(gè)單位數(shù)據(jù)線寬度的數(shù)據(jù)。
[0040] 在一實(shí)施例中,所述基于RGB接口的IXD驅(qū)動(dòng)器的數(shù)據(jù)傳輸?shù)姆椒ㄟ€可提供有一 時(shí)鐘邊沿選擇信號(hào),所述時(shí)鐘邊沿選擇信號(hào)用于控制LCD驅(qū)動(dòng)器同時(shí)利用所述同步時(shí)鐘信 號(hào)DOTCLOCK的上升沿和下降沿或僅利用所述同步時(shí)鐘信號(hào)DOTCLOCK的上升沿或下降沿接 收數(shù)據(jù),所述時(shí)鐘邊沿選擇信號(hào)可由時(shí)鐘邊沿選擇器提供,在本實(shí)施例中,所述時(shí)鐘邊沿選 擇器可通過寄存器實(shí)現(xiàn)。
[0041] 其中,可根據(jù)需要對(duì)時(shí)鐘邊沿選擇器進(jìn)行設(shè)置,例如,在需要高速數(shù)據(jù)業(yè)務(wù)傳輸時(shí) 可將其設(shè)置成控制LCD驅(qū)動(dòng)器同時(shí)利用所述同步時(shí)鐘信號(hào)DOTCLOCK的上升沿和下降沿接 收數(shù)據(jù),以及進(jìn)行低速數(shù)據(jù)業(yè)務(wù)傳輸時(shí)將其設(shè)置成僅利用所述同步時(shí)鐘信號(hào)DOTCLOCK的 上升沿或下降沿接收數(shù)據(jù)。
[0042] 當(dāng)所述時(shí)鐘邊沿選擇信號(hào)指示LCD驅(qū)動(dòng)器同時(shí)利用所述同步時(shí)鐘信號(hào)DOTCLOCK 的上升沿和下降沿接收數(shù)據(jù)的情況下,所述輸出寄存器將所保存的上升沿和下降沿傳輸?shù)?數(shù)據(jù)(即,兩個(gè)單位數(shù)據(jù)線寬度的數(shù)據(jù))輸出至GRAM,從而實(shí)現(xiàn)LCD驅(qū)動(dòng)器的同時(shí)利用所述 同步時(shí)鐘信號(hào)DOTCLOCK的上升沿和下降沿接收數(shù)據(jù);當(dāng)所述時(shí)鐘邊沿選擇信號(hào)指示LCD驅(qū) 動(dòng)器僅利用所述同步時(shí)鐘信號(hào)(DOTCLOCK)的上升沿(或下降沿)接收數(shù)據(jù)的情況下,所述 LCD驅(qū)動(dòng)器的輸出寄存器將所保存的上升沿和下降沿傳輸?shù)臄?shù)據(jù)中的上升沿(或下降沿)數(shù) 據(jù)(即,一個(gè)單位數(shù)據(jù)線寬度的數(shù)據(jù))輸出至GRAM,從而實(shí)現(xiàn)LCD驅(qū)動(dòng)器僅利用所述同步時(shí) 鐘信號(hào)DOTCLOCK的上升沿或下降沿接收數(shù)據(jù)。因此,本發(fā)明通過提供的時(shí)鐘邊沿選擇信號(hào) 使得LCD驅(qū)動(dòng)器可按需配置數(shù)據(jù)傳輸速率,從而滿足不同傳輸業(yè)務(wù)的需要。
[0043] 在另一實(shí)施例中,所述基于RGB接口的IXD驅(qū)動(dòng)器的數(shù)據(jù)傳輸?shù)姆椒ㄟ€提供有一 時(shí)鐘邊沿選擇信號(hào),并且將所述時(shí)鐘邊沿選擇信號(hào)與所述同步時(shí)鐘DOTCLOCK信號(hào)做邏輯 運(yùn)算得到一輸出寄存器時(shí)鐘信號(hào),所述輸出寄存器時(shí)鐘信號(hào)用于控制輸出寄存器在所述同 步時(shí)鐘信號(hào)DOTCLOCK的上升沿和下降沿兩者接收數(shù)據(jù)或僅在上升沿或下降沿接收數(shù)據(jù)。 其中,所述時(shí)鐘邊沿選擇信號(hào)可由時(shí)鐘邊沿選擇器提供,在本實(shí)施例中,所述時(shí)鐘邊沿選擇 器可通過寄存器實(shí)現(xiàn);所述邏輯運(yùn)算可通過運(yùn)算器實(shí)現(xiàn)。
[0044] 其中,判斷所述同步時(shí)鐘信號(hào)的上升沿或下降沿是否到來可通過判斷電平來實(shí) 現(xiàn),即,判斷所述同步時(shí)鐘DOTCLOCK信號(hào)的當(dāng)前采樣電平與前次采樣電平是否相同,如果 不相同,則上升沿或下降沿到來。替代地,也可通過例如D類型觸發(fā)器的輸出寄存器來判斷 時(shí)鐘信號(hào)的上升沿或下降沿,在本實(shí)施例中,所述輸出寄存器可包括一上邊沿D類型觸發(fā) 器和一下邊沿D類型觸發(fā)器。
[0045] 當(dāng)輸出寄存器時(shí)鐘信號(hào)指示輸出寄存器在所述同步時(shí)鐘信號(hào)DOTCLOCK的上升沿 和下降沿兩者接收數(shù)據(jù)的情況下,所述輸出寄存器的上邊沿D類型觸發(fā)器和下邊沿D類型 觸發(fā)器都有效,且所述上邊沿D類型觸發(fā)器和下邊沿D類型觸發(fā)器分別鎖存所述同步時(shí)鐘 DOTCLOCK信號(hào)的相鄰的上升沿和下降沿或相鄰的下降沿和上升沿通過數(shù)據(jù)線DB所接收數(shù) 據(jù),即,所述輸出寄存器保存兩個(gè)單位數(shù)據(jù)線寬度的數(shù)據(jù),然后,所述輸出寄存器將所保存 的數(shù)據(jù)輸出至GRAM,從而實(shí)現(xiàn)了 LCD驅(qū)動(dòng)器在一個(gè)時(shí)鐘周期內(nèi)傳輸兩個(gè)單位數(shù)據(jù)線寬度的 數(shù)據(jù)。
[0046] 當(dāng)輸出寄存器時(shí)鐘信號(hào)指示輸出寄存器在所述同步時(shí)鐘信號(hào)DOTCLOCK的上升沿 (或下降沿)接收數(shù)據(jù)的情況下,所述輸出寄存器的上邊沿D類型觸發(fā)器和下邊沿D類型觸 發(fā)器中僅上邊沿D類型觸發(fā)器(或下邊沿D類型觸發(fā)器)有效,所述上邊沿D類型觸發(fā)器(或 下邊沿D類型觸發(fā)器)保存所述同步時(shí)鐘DOTCLOCK信號(hào)的上升沿(或下降沿)通過數(shù)據(jù)線 DB所接收數(shù)據(jù),S卩,所述輸出寄存器近保存一個(gè)單位數(shù)據(jù)線寬度的數(shù)據(jù),然后,所述輸出寄 存器將所保存的數(shù)據(jù)輸出至GRAM,從而實(shí)現(xiàn)了 LCD驅(qū)動(dòng)器在一個(gè)時(shí)鐘周期內(nèi)傳輸一個(gè)單位 數(shù)據(jù)線寬度的數(shù)據(jù)。
[0047] 以下通過各實(shí)施例,具體說明根據(jù)本發(fā)明的方法的優(yōu)選實(shí)施方式。
[0048] 圖2示出了根據(jù)本發(fā)明第一實(shí)施例的一種基于RGB接口的IXD驅(qū)動(dòng)器的數(shù)據(jù)傳輸 的方法的示意圖。如圖2所示,在同步時(shí)鐘DOTCLOCK信號(hào)的上升沿,發(fā)送端210向18位的 數(shù)據(jù)線DB上發(fā)送18位的數(shù)據(jù)DATA (-個(gè)單位數(shù)據(jù)線寬度的數(shù)據(jù));在接收端,輸出寄存器 222在獲得同步時(shí)鐘DOTCLOCK信號(hào)的上升沿后將通過IXD驅(qū)動(dòng)器220的RGB接口 221傳輸 的所述數(shù)據(jù)DATA鎖存到其前18位中。其中,所述輸出寄存器222為36位的D類型寄存器, 該輸出寄存器222中的前18位鎖存上升沿?cái)?shù)據(jù),其后18位用于鎖存下降沿傳輸?shù)臄?shù)據(jù)。
[0049] 在同步時(shí)鐘DOTCLOCK信號(hào)的下降沿,發(fā)送端210向所述數(shù)據(jù)線DB上發(fā)送數(shù)據(jù) DATA,在接收端,輸出寄存器222在獲得同步時(shí)鐘DOTCLOCK信號(hào)的下降沿后將通過IXD驅(qū) 動(dòng)器220的RGB接口 221傳輸?shù)乃鰯?shù)據(jù)DATA鎖存到其后18位中。
[0050] 然后,所述輸出寄存器222將其中所保存的數(shù)據(jù)(兩個(gè)單位數(shù)據(jù)線寬度的數(shù)據(jù))輸 出到GRAM中,即在一個(gè)上升沿和相鄰的下降沿中傳輸兩個(gè)單位數(shù)據(jù)線寬度的數(shù)據(jù)。
[0051] 圖3示出了根據(jù)本發(fā)明第二實(shí)施例的一種基于RGB接口的IXD驅(qū)動(dòng)器的數(shù)據(jù)傳 輸?shù)姆椒ǖ氖疽鈭D。與圖2所示的第一實(shí)施例相比,圖3所示的第二實(shí)施例的不同之處在 于:還提供有一時(shí)鐘邊沿選擇信號(hào),所述時(shí)鐘邊沿選擇信號(hào)控制所述輸出寄存器322在獲 得所述同步時(shí)鐘信號(hào)DOTCLOCK的上升沿和下降沿都鎖存數(shù)據(jù)或僅在獲得所述同步時(shí)鐘信 號(hào)DOTCLOCK的上升沿或下降沿鎖存數(shù)據(jù),所述時(shí)鐘邊沿選擇信號(hào)可由時(shí)鐘邊沿選擇器323 提供,所述時(shí)鐘邊沿選擇器323通過寄存器來實(shí)現(xiàn)。
[0052] 在所述時(shí)鐘邊沿選擇信號(hào)指示所述輸出寄存器322僅在獲得所述同步時(shí)鐘信號(hào) DOTCLOCK的上升沿鎖存數(shù)據(jù)的情況下,在同步時(shí)鐘DOTCLOCK信號(hào)的上升沿,發(fā)送端310向 數(shù)據(jù)線DB上發(fā)送數(shù)據(jù)DATA (-個(gè)單位數(shù)據(jù)線寬度的數(shù)據(jù));在接收端,輸出寄存器322在獲 得同步時(shí)鐘DOTCLOCK信號(hào)的上升沿后將通過IXD驅(qū)動(dòng)器320的RGB接口 321傳輸?shù)乃?數(shù)據(jù)DATA鎖存到其前18位中。
[0053] 在同步時(shí)鐘DOTCLOCK信號(hào)的下降沿,發(fā)送端310向所述數(shù)據(jù)線DB上發(fā)送數(shù)據(jù) DATA,在接收端,輸出寄存器322保持所鎖存的數(shù)據(jù)。
[0054] 然后,輸出寄存器322將其前18位中的數(shù)據(jù)(一個(gè)單位數(shù)據(jù)線寬度的數(shù)據(jù))輸出到 GRAM,即在一個(gè)上升沿和相鄰的下降沿中傳輸一個(gè)單位數(shù)據(jù)線寬度的數(shù)據(jù)。
[0055] 在所述時(shí)鐘邊沿選擇信號(hào)指示所述輸出寄存器322在獲得所述同步時(shí)鐘信號(hào) DOTCLOCK的上升沿和下降沿都鎖存數(shù)據(jù)的情況下,發(fā)送端310和IXD驅(qū)動(dòng)器320的操作與 第一實(shí)施例相同,此處將不再進(jìn)行詳細(xì)描述。
[0056] 圖4示出了根據(jù)本發(fā)明第三實(shí)施例的一種基于RGB接口的IXD驅(qū)動(dòng)器的數(shù)據(jù)傳 輸?shù)姆椒ǖ氖疽鈭D。與圖2所示的第一實(shí)施例相比,圖4所示的第三實(shí)施例的不同之處 在于:提供有一時(shí)鐘邊沿選擇信號(hào),通過運(yùn)算器424將所述時(shí)鐘邊沿選擇信號(hào)與同步時(shí)鐘 DOTCLOCK信號(hào)做邏輯運(yùn)算得到一輸出寄存器時(shí)鐘信號(hào),所述輸出寄存器時(shí)鐘信號(hào)用于控制 輸出寄存器422輸出在所述同步時(shí)鐘信號(hào)DOTCLOCK的上升沿和下降沿兩者所保存的數(shù)據(jù) 或僅輸出在上升沿或下降沿所保存的數(shù)據(jù)。所述時(shí)鐘邊沿選擇信號(hào)可由時(shí)鐘邊沿選擇器 423提供,所述時(shí)鐘邊沿選擇器423通過寄存器來實(shí)現(xiàn)。
[0057] 具體而言,在發(fā)送端410在所述同步時(shí)鐘DOTCLOCK信號(hào)的上升沿和下降沿向數(shù)據(jù) 線DB上發(fā)送數(shù)據(jù),并且輸出寄存器422鎖存了在所述同步時(shí)鐘DOTCLOCK信號(hào)上升沿和下 降沿通過IXD驅(qū)動(dòng)器420的RGB接口 421傳輸?shù)臄?shù)據(jù)(兩個(gè)單位數(shù)據(jù)線寬度的數(shù)據(jù))后(該 過程與第一實(shí)施例相同),若所述輸出寄存器時(shí)鐘信號(hào)指不所述輸出寄存器422輸出在所述 同步時(shí)鐘信號(hào)DOTCLOCK的上升沿和下降沿兩者所保存的數(shù)據(jù),則輸出寄存器422輸出其所 保存的全部數(shù)據(jù),即在一個(gè)上升沿和相鄰的下降沿中傳輸兩個(gè)單位數(shù)據(jù)線寬度的數(shù)據(jù)。
[0058] 若所述輸出寄存器時(shí)鐘信號(hào)指示所述輸出寄存器422僅輸出在上升沿或下降沿 所保存的數(shù)據(jù),則輸出寄存器422在一上升沿和相鄰的下降沿中輸出其所保存的上升沿?cái)?shù) 據(jù)(一個(gè)單位數(shù)據(jù)線寬度的數(shù)據(jù)),在下一上升沿和相鄰的下降沿中輸出其所保存的下降沿 數(shù)據(jù)(一個(gè)單位數(shù)據(jù)線寬度的數(shù)據(jù)),即在一個(gè)上升沿和相鄰的下降沿中傳輸一個(gè)單位數(shù)據(jù) 線寬度的數(shù)據(jù)。
[0059] 上文為了描繪和描述的目的,呈現(xiàn)了本發(fā)明的特定示例性實(shí)施例。這些示例性實(shí) 施例并非窮舉的,或?qū)⒈景l(fā)明限制為公開的精確形式,明顯地,根據(jù)上述教示的諸多修改和 變化都是可行的。選擇并描述這些示例性實(shí)施例是為了解釋本發(fā)明的特定原理及其實(shí)際應(yīng) 用,從而使本領(lǐng)域技術(shù)人員制造并使用本發(fā)明的各個(gè)示例性實(shí)施例,及其各種替代物和修 改。事實(shí)上本發(fā)明的范圍由所附的權(quán)利要求書及其等價(jià)物限定。
【權(quán)利要求】
1. 一種基于RGB接口的LCD驅(qū)動(dòng)器的數(shù)據(jù)傳輸?shù)姆椒ǎ摲椒òǎ? 提供一同步時(shí)鐘(DOTCLOCK)信號(hào); 發(fā)送端在同步時(shí)鐘(DOTCLOCK)信號(hào)的上升沿和下降沿向數(shù)據(jù)線(DB)傳輸數(shù)據(jù); 所述IXD驅(qū)動(dòng)器響應(yīng)于所述同步時(shí)鐘(DOTCLOCK)信號(hào)在所述同步時(shí)鐘(DOTCLOCK)信 號(hào)的相鄰的上升沿和下降沿或相鄰的下降沿和上升沿通過數(shù)據(jù)線(DB)接收數(shù)據(jù)。
2. 根據(jù)權(quán)利要求1所述的基于RGB接口的LCD驅(qū)動(dòng)器的數(shù)據(jù)傳輸?shù)姆椒?,其特征在于?判斷所述同步時(shí)鐘信號(hào)的上升沿或下降沿是否到來,若是,則將數(shù)據(jù)線(DB)上的當(dāng)前數(shù)據(jù) 鎖存到輸出寄存器中;若否,則保持所述輸出寄存器中的數(shù)據(jù)。
3. 根據(jù)權(quán)利要求2所述的基于RGB接口的LCD驅(qū)動(dòng)器的數(shù)據(jù)傳輸?shù)姆椒ǎ涮卣髟谟冢?判斷所述同步時(shí)鐘信號(hào)的上升沿或下降沿是否到來包括:判斷所述同步時(shí)鐘(DOTCLOCK) 信號(hào)的當(dāng)前采樣電平與前次采樣電平是否相同,如果不相同,則上升沿或下降沿到來。
4. 根據(jù)權(quán)利要求2所述的基于RGB接口的LCD驅(qū)動(dòng)器的數(shù)據(jù)傳輸?shù)姆椒?,其特征在于?通過所述輸出寄存器判斷所述同步時(shí)鐘信號(hào)的上升沿或下降沿是否到來。
5. 根據(jù)權(quán)利要求2所述的基于RGB接口的LCD驅(qū)動(dòng)器的數(shù)據(jù)傳輸?shù)姆椒?,其特征在于?所述輸出寄存器保存所述同步時(shí)鐘(DOTCLOCK)信號(hào)的相鄰的上升沿和下降沿或相鄰的下 降沿和上升沿通過數(shù)據(jù)線(DB)所接收數(shù)據(jù)。
6. 根據(jù)權(quán)利要求5所述的基于RGB接口的LCD驅(qū)動(dòng)器的數(shù)據(jù)傳輸?shù)姆椒?,其特征在于?還提供一時(shí)鐘邊沿選擇信號(hào),所述時(shí)鐘邊沿選擇信號(hào)用于控制LCD驅(qū)動(dòng)器同時(shí)利用所述同 步時(shí)鐘信號(hào)(DOTCLOCK)的上升沿和下降沿或僅利用所述同步時(shí)鐘信號(hào)(DOTCLOCK)的上升 沿或下降沿接收數(shù)據(jù)。
7. 根據(jù)權(quán)利要求6所述的基于RGB接口的LCD驅(qū)動(dòng)器的數(shù)據(jù)傳輸?shù)姆椒ǎ涮卣髟谟冢?當(dāng)所述時(shí)鐘邊沿選擇信號(hào)指示同時(shí)利用所述同步時(shí)鐘信號(hào)(DOTCLOCK)的上升沿和下降沿 接收數(shù)據(jù)的情況下,所述LCD驅(qū)動(dòng)器的輸出寄存器輸出所保存的上升沿和下降沿?cái)?shù)據(jù)。
8. 根據(jù)權(quán)利要求6所述的基于RGB接口的LCD驅(qū)動(dòng)器的數(shù)據(jù)傳輸?shù)姆椒?,其特征在于?當(dāng)所述時(shí)鐘邊沿選擇信號(hào)指示僅利用所述同步時(shí)鐘信號(hào)(DOTCLOCK)的上升沿或下降沿接 收數(shù)據(jù)的情況下,所述LCD驅(qū)動(dòng)器的輸出寄存器輸出所保存的上升沿或下降沿?cái)?shù)據(jù)。
9. 根據(jù)權(quán)利要求1所述的基于RGB接口的LCD驅(qū)動(dòng)器的數(shù)據(jù)傳輸?shù)姆椒ǎ涮卣髟谟冢?還提供一時(shí)鐘邊沿選擇信號(hào),將所述時(shí)鐘邊沿選擇信號(hào)與所述同步時(shí)鐘(DOTCLOCK)信號(hào)做 邏輯運(yùn)算得到一輸出寄存器時(shí)鐘信號(hào),所述輸出寄存器時(shí)鐘信號(hào)用于控制輸出寄存器在所 述同步時(shí)鐘信號(hào)(DOTCLOCK)的上升沿和下降沿兩者接收數(shù)據(jù)或僅在上升沿或下降沿接收 數(shù)據(jù)。
10. 根據(jù)權(quán)利要求9所述的基于RGB接口的LCD驅(qū)動(dòng)器的數(shù)據(jù)傳輸?shù)姆椒?,其?征在于,判斷所述同步時(shí)鐘信號(hào)的上升沿或下降沿是否到來包括:判斷所述同步時(shí)鐘 (DOTCLOCK)信號(hào)的當(dāng)前采樣電平與前次采樣電平是否相同,如果不相同,則上升沿或下降 沿到來。
11. 根據(jù)權(quán)利要求9所述的基于RGB接口的LCD驅(qū)動(dòng)器的數(shù)據(jù)傳輸?shù)姆椒?,其特征?于,通過所述輸出寄存器判斷所述同步時(shí)鐘信號(hào)的上升沿或下降沿是否到來。
12. 根據(jù)權(quán)利要求9所述的基于RGB接口的LCD驅(qū)動(dòng)器的數(shù)據(jù)傳輸?shù)姆椒?,其特征?于,當(dāng)輸出寄存器時(shí)鐘信號(hào)指示輸出寄存器在所述同步時(shí)鐘信號(hào)(DOTCLOCK)的上升沿和下 降沿兩者接收數(shù)據(jù)的情況下,所述輸出寄存器保存所述同步時(shí)鐘(DOTCLOCK)信號(hào)的相鄰的 上升沿和下降沿或相鄰的下降沿和上升沿通過數(shù)據(jù)線(DB)所接收數(shù)據(jù)。
13. 根據(jù)權(quán)利要求9所述的基于RGB接口的LCD驅(qū)動(dòng)器的數(shù)據(jù)傳輸?shù)姆椒?,其特征?于,當(dāng)輸出寄存器時(shí)鐘信號(hào)指示輸出寄存器在所述同步時(shí)鐘信號(hào)(DOTCLOCK)的上升沿或下 降沿接收數(shù)據(jù)的情況下,所述輸出寄存器保存所述同步時(shí)鐘(DOTCLOCK)信號(hào)的上升沿或下 降沿通過數(shù)據(jù)線(DB)所接收數(shù)據(jù)。
14. 根據(jù)權(quán)利要求4或11所述的基于RGB接口的LCD驅(qū)動(dòng)器的數(shù)據(jù)傳輸?shù)姆椒?,其?征在于,所述輸出寄存器為D類型寄存器。
【文檔編號(hào)】G06F3/147GK104063199SQ201310092494
【公開日】2014年9月24日 申請(qǐng)日期:2013年3月21日 優(yōu)先權(quán)日:2013年3月21日
【發(fā)明者】趙德林, 吳紅紅 申請(qǐng)人:格科微電子(上海)有限公司