具有記憶功能的中頻信號(hào)板的制作方法
【專利摘要】本發(fā)明涉及信號(hào)模擬器領(lǐng)域,公開了一種具有記憶功能的中頻信號(hào)板。所述提供的具有記憶功能的中頻信號(hào)板,以VPX 3U板卡作為載板,在載板上配置有NAND Flash存儲(chǔ)器和EEPROM存儲(chǔ)器,以分別存儲(chǔ)輸出信號(hào)波形和工作參數(shù)的存儲(chǔ)器,可以在掉電時(shí)不丟失中頻信號(hào)板的輸出信號(hào)波形和工作參數(shù),在重新上電后,無需人工操作,繼續(xù)輸出預(yù)設(shè)的模擬信號(hào)波形,減少了操作復(fù)雜度。
【專利說明】具有記憶功能的中頻信號(hào)板
[0001]
【技術(shù)領(lǐng)域】
[0002]本發(fā)明涉及信號(hào)模擬器領(lǐng)域,具體地,涉及一種具有記憶功能的中頻信號(hào)板。
[0003]
【背景技術(shù)】
[0004]信號(hào)模擬器為復(fù)雜電磁環(huán)境仿真系統(tǒng)的信號(hào)發(fā)生設(shè)備,將軟件系統(tǒng)的仿真結(jié)果經(jīng)過模擬器轉(zhuǎn)換成真實(shí)信號(hào)。模擬器能夠產(chǎn)生空間任意一點(diǎn)的電磁背景信號(hào),或特定通信、導(dǎo)航,雷達(dá)等信號(hào),并以天線向空間發(fā)送或以電纜直接注入被測(cè)試設(shè)備,完成仿真系統(tǒng)功能。其中,信號(hào)模擬器的核心部件為中頻信號(hào)板,其通過PCIE (Peripheral ComponentInterconnect-Express)總線或以太網(wǎng)線接收外部設(shè)備對(duì)工作頻點(diǎn)的參數(shù)(包括對(duì)工作頻率,幅度大小,信號(hào)形式和基帶數(shù)據(jù)等參數(shù))進(jìn)行設(shè)置,最終輸出模擬電磁環(huán)境的中頻信號(hào)。
[0005]VPX是由VITA組織制定的用以滿足惡劣環(huán)境下高可靠性、高帶寬要求的下一代高級(jí)計(jì)算平臺(tái)標(biāo)準(zhǔn),模塊間定義了 Serial Rapid1、PCI Express、Fibre Channel、InfiniBand、Hyper-Transport>1GB以太網(wǎng)等高速串行總線,傳輸速率可高達(dá)30Gbps,并且具有超強(qiáng)的數(shù)據(jù)處理能力,代表了電子開發(fā)系統(tǒng)的未來發(fā)展方向。VPX 3U板卡是一種3U尺寸大小的,配置有VPX連接器(包含有PO,Pl和P2三個(gè)連接器,其中PO連接器為公用連接器,提供維護(hù)管理總線、測(cè)試總線和電源信號(hào),Pl連接器提供32對(duì)差分對(duì)信號(hào)和8個(gè)單端信號(hào),P2為用戶自定義)的電路板,中頻信號(hào)板采用VPX 3U板卡作為載板,可以實(shí)現(xiàn)與多個(gè)接口類型不同的功能模塊(例如主控板為PCIE接口類型,頻率綜合板為SPI (SerialPeripheral Interface,串行外設(shè)接口)接口或 I2C (Inter-1ntegrated Circuit)接口)連接。
[0006]雖然目前的中頻信號(hào)板可以滿足基本工作需求,但是在掉電時(shí),中頻信號(hào)板容易丟失當(dāng)前的輸出信號(hào)波形和工作參數(shù),測(cè)試人員在上電重啟后,需要重新設(shè)置工作頻點(diǎn)參數(shù),操作較復(fù)雜。
【發(fā)明內(nèi)容】
[0007]針對(duì)上述目前中頻信號(hào)板的局限性,本發(fā)明提供了一種具有記憶功能的中頻信號(hào)板,以VPX 3U板卡作為載板,在載板上配置有用于存儲(chǔ)輸出信號(hào)波形和工作參數(shù)的存儲(chǔ)器,可以在掉電時(shí)不丟失中頻信號(hào)板的輸出信號(hào)波形和工作參數(shù),在重新上電后,無需人工操作,繼續(xù)輸出預(yù)設(shè)的模擬信號(hào)波形,減少了操作復(fù)雜度。
[0008]本發(fā)明采用的技術(shù)方案,提供了一種具有記憶功能的中頻信號(hào)板,包括載板和子板,載板上配置有FPGA芯片、FMC連接器和VPX連接器,子板插在FMC連接器上,并配置有DA芯片,其特征在于,還包括:所述FPGA芯片為EP2C8Q20817,所述FPGA芯片同時(shí)在載板上外掛有NAND Flash存儲(chǔ)器和EEPROM存儲(chǔ)器;NAND Flash存儲(chǔ)器用于存儲(chǔ)中頻信號(hào)板輸出的信號(hào)波形,EEPROM存儲(chǔ)器用于存儲(chǔ)中頻信號(hào)板的工作參數(shù)。NAND Flash存儲(chǔ)器和EEPROM存儲(chǔ)器連接FPGA芯片,實(shí)時(shí)記錄中頻信號(hào)板的輸出信號(hào)波形和工作參數(shù),在掉電后,保存的信號(hào)波形和工作參數(shù)不丟失,并在上電后,可將保存的信號(hào)波形和工作參數(shù)反饋入FPGA芯片,使中頻信號(hào)板繼續(xù)輸出預(yù)設(shè)的模擬信號(hào)波形,減少了操作復(fù)雜度。
[0009]具體的,所述FPGA芯片還連接有內(nèi)存插糟,內(nèi)存插槽(5)插入至少一根DDR3內(nèi)存條。內(nèi)存條可以存儲(chǔ)從天線截獲到的真實(shí)電磁環(huán)境下的信號(hào),以便中頻板可以回放,實(shí)現(xiàn)真實(shí)現(xiàn)場(chǎng)環(huán)境的模擬。
[0010]具體的,所述DA芯片為DAC5688。所述FMC連接器采用了兩對(duì)且每對(duì)配置有200個(gè)引腳的高引腳數(shù)連接器。所述載板上的FPGA芯片、FMC連接器,VPX連接器,NAND Flash存儲(chǔ)器和EEPROM存儲(chǔ)器均連接在I2C總線上。
[0011]綜上,采用本發(fā)明所述提供的具有記憶功能的中頻信號(hào)板,以VPX 3U板卡作為載板,在載板上配置有NAND Flash存儲(chǔ)器和EEPROM存儲(chǔ)器,以分別存儲(chǔ)輸出信號(hào)波形和工作參數(shù)的存儲(chǔ)器,可以在掉電時(shí)不丟失中頻信號(hào)板的輸出信號(hào)波形和工作參數(shù),在重新上電后,無需人工操作,繼續(xù)輸出預(yù)設(shè)的模擬信號(hào)波形,減少了操作復(fù)雜度。
【專利附圖】
【附圖說明】
[0012]為了更清楚地說明本發(fā)明實(shí)施例或現(xiàn)有技術(shù)中的技術(shù)方案,下面將對(duì)實(shí)施例或現(xiàn)有技術(shù)描述中所需要使用的附圖作簡(jiǎn)單地介紹,顯而易見地,下面描述中的附圖僅僅是本發(fā)明的一些實(shí)施例,對(duì)于本領(lǐng)域普通技術(shù)人員來講,在不付出創(chuàng)造性勞動(dòng)的前提下,還可以根據(jù)這些附圖獲得其他的附圖。
[0013]圖1是本發(fā)明實(shí)施例提供的具有記憶功能的中頻信號(hào)板結(jié)構(gòu)示意圖。
[0014]上述附圖中:1、載板 2、VPX連接器 3、FMC連接器4、子板5、內(nèi)存插槽6、內(nèi)存條。
【具體實(shí)施方式】
[0015]以下將參照附圖,通過實(shí)施例方式詳細(xì)地描述本發(fā)明提供的一種具有記憶功能的中頻信號(hào)板。在此需要說明的是,對(duì)于這些實(shí)施例方式的說明用于幫助理解本發(fā)明,但并不構(gòu)成對(duì)本發(fā)明的限定。
[0016]本文中描述的各種技術(shù)可以用于但不限于信號(hào)模擬器領(lǐng)域,還可以用于其它類似領(lǐng)域。
[0017]本文中術(shù)語“和/或”,僅僅是一種描述關(guān)聯(lián)對(duì)象的關(guān)聯(lián)關(guān)系,表示可以存在三種關(guān)系,例如,A和/或B,可以表示:單獨(dú)存在A,單獨(dú)存在B,同時(shí)存在A和B三種情況,本文中術(shù)語“或/和”是描述另一種關(guān)聯(lián)對(duì)象關(guān)系,表示可以存在兩種關(guān)系,例如,A或/和B,可以表示:單獨(dú)存在A,單獨(dú)存在A和B兩種情況,另外,本文中字符“/”,一般表示前后關(guān)聯(lián)對(duì)象是一種“或”關(guān)系。
[0018]實(shí)施例一,圖1示出了本實(shí)施例提供的具有記憶功能的中頻信號(hào)板結(jié)構(gòu)示意圖。所述具有記憶功能的中頻信號(hào)板,包括載板I和子板4,載板I上配置有FPGA(Field-Programmable Gate Array,現(xiàn)場(chǎng)可編程門陣列)芯片、FMC連接器3和VPX連接器2,子板4插在FMC連接器3上,并配置有DA芯片,其特征在于,還包括:所述FPGA芯片為EP2C8Q20817,所述FPGA芯片同時(shí)在載板I上外掛有NAND Flash存儲(chǔ)器和EEPROM存儲(chǔ)器;NAND Flash存儲(chǔ)器用于存儲(chǔ)中頻信號(hào)板輸出的信號(hào)波形,EEPROM存儲(chǔ)器用于存儲(chǔ)中頻信號(hào)板的工作參數(shù)。所述中頻信號(hào)板的VPX連接器中,PO和Pl連接器采用VPX標(biāo)準(zhǔn)定義,P2采用自定義,通過VPX連接器接收外部模塊發(fā)送的工作設(shè)置參數(shù),最終FPGA芯片接收工作設(shè)置參數(shù),對(duì)多個(gè)工作頻點(diǎn)的參數(shù)進(jìn)行設(shè)置,然后通過內(nèi)部多路DDS (Direct DigitalSynthesizer,直接數(shù)字式頻率合成器)實(shí)現(xiàn)多頻點(diǎn)同時(shí)輸出。此外,FPGA芯片還可以對(duì)多頻點(diǎn)的信號(hào)進(jìn)行相參,實(shí)現(xiàn)多通道相參雷達(dá)的信號(hào)模擬。所述NAND Flash (NAND閃存器)存儲(chǔ)器和 EEPROM(Electrically Erasable Programmable Read-Only Memory,帶電可擦可編程只讀存儲(chǔ)器)存儲(chǔ)器連接FPGA芯片,實(shí)時(shí)記錄中頻信號(hào)板的輸出信號(hào)波形和工作參數(shù),在掉電后,保存的信號(hào)波形和工作參數(shù)不丟失,并在上電后,可將保存的信號(hào)波形和工作參數(shù)反饋入FPGA芯片,使中頻信號(hào)板繼續(xù)輸出預(yù)設(shè)的模擬信號(hào)波形,減少了操作復(fù)雜度。
[0019]具體的,所述FPGA芯片還連接有內(nèi)存插糟,內(nèi)存插槽5插入至少一根DDR3(DoubleData Rate 3,第三代雙倍速率同步動(dòng)態(tài)隨機(jī)存儲(chǔ)器)內(nèi)存條。內(nèi)存條可以存儲(chǔ)從天線截獲到的真實(shí)電磁環(huán)境下的信號(hào),以便中頻板可以回放,實(shí)現(xiàn)真實(shí)現(xiàn)場(chǎng)環(huán)境的模擬。作為優(yōu)化的,在本實(shí)施例中,所述內(nèi)存插槽5提供兩個(gè)內(nèi)存卡槽,最大可支持16G DDR3緩存器,根據(jù)采樣率800Mbps技計(jì)算,中頻信號(hào)板能夠完成約10秒的信號(hào)回放。
[0020]具體的,所述DA芯片為DAC5688。子板4用于數(shù)模轉(zhuǎn)換,將數(shù)字信號(hào)轉(zhuǎn)換為模擬信號(hào),并輸出具有一定帶寬的中頻信號(hào),其中DAC5688芯片采樣率為800MHz,內(nèi)部2_8倍內(nèi)插,則DAC5688芯片的數(shù)據(jù)輸如速率為400M?100Mbps,可以得到較高的中心頻率。由于輸出中頻信號(hào)的帶寬受限于DAC芯片的輸入速率,為了提高輸出中頻信號(hào)的頻率范圍,可以更換具有更快采樣速率的子板。
[0021]所述FMC連接器3采用了兩對(duì)且每對(duì)配置有200個(gè)引腳的高引腳數(shù)連接器。載板I和子板4的連接遵循FMC標(biāo)準(zhǔn)定義,以便系統(tǒng)升級(jí)和功能擴(kuò)展。每對(duì)高引腳數(shù)連接器具有200個(gè)引腳,可以提供100對(duì)高速差分信號(hào),完全滿足一般4GHz采樣率的DA芯片(需用50對(duì)高速差分信號(hào)),所述FMC連接器3能夠滿足最高4GHz DA的功能擴(kuò)展。
[0022]所述載板I上的FPGA芯片、FMC連接器3、VPX連接器2、NAND Flash存儲(chǔ)器和EEPROM存儲(chǔ)器均連接在I2C總線上。通過I2C總線有助于對(duì)各個(gè)模塊的識(shí)別,便于對(duì)各個(gè)模塊的版本、批次和功能信息等進(jìn)行全局管理。
[0023]本實(shí)施例提供的具有記憶功能的中頻信號(hào)板,以VPX 3U板卡作為載板,在載板上配置有NAND Flash存儲(chǔ)器和EEPROM存儲(chǔ)器,以分別存儲(chǔ)輸出信號(hào)波形和工作參數(shù)的存儲(chǔ)器,可以在掉電時(shí)不丟失中頻信號(hào)板的輸出信號(hào)波形和工作參數(shù),在重新上電后,無需人工操作,繼續(xù)輸出預(yù)設(shè)的模擬信號(hào)波形,減少了操作復(fù)雜度。
[0024]如上所述,可較好的實(shí)現(xiàn)本發(fā)明。對(duì)于本領(lǐng)域的技術(shù)人員而言,根據(jù)本發(fā)明的教導(dǎo),設(shè)計(jì)出不同形式的具有記憶功能的中頻信號(hào)板并不需要?jiǎng)?chuàng)造性的勞動(dòng)。在不脫離本發(fā)明的原理和精神的情況下對(duì)這些實(shí)施例進(jìn)行變化、修改、替換、整合和變型仍落入本發(fā)明的保護(hù)范圍內(nèi)。
【權(quán)利要求】
1.一種具有記憶功能的中頻信號(hào)板,包括載板(I)和子板(4),載板(I)上配置有FPGA芯片、FMC連接器(3)和VPX連接器(2),子板(4)插在FMC連接器(3)上,并配置有DA芯片,其特征在于,還包括: 所述FPGA芯片為EP2C8Q20817,所述FPGA芯片同時(shí)在載板(I)上外掛有 NAND Flash存儲(chǔ)器和EEPROM存儲(chǔ)器; NAND Flash存儲(chǔ)器用于存儲(chǔ)中頻信號(hào)板的輸出信號(hào)波形,EEPROM存儲(chǔ)器用于存儲(chǔ)中頻信號(hào)板的工作參數(shù)。
2.如權(quán)利要求1所述的具有記憶功能的中頻信號(hào)板,其特征在于: 所述FPGA芯片還連接有內(nèi)存插糟(5),內(nèi)存插槽(5)插入至少一根DDR3內(nèi)存條。
3.如權(quán)利要求1所述的具有記憶功能的中頻信號(hào)板,其特征在于: 所述DA芯片為DAC5688。
4.如權(quán)利要求1所述的具有記憶功能的中頻信號(hào)板,其特征在于: 所述FMC連接器(3 )采用了兩對(duì)且每對(duì)配置有200個(gè)引腳的高引腳數(shù)連接器。
5.如權(quán)利要求1所述的具有記憶功能的中頻信號(hào)板,其特征在于: 所述載板(I)上的FPGA芯片、FMC連接器(3)、VPX連接器(2)、NAND Flash存儲(chǔ)器和EEPROM存儲(chǔ)器均連接在I2C總線上。
【文檔編號(hào)】G06F9/455GK104461995SQ201410679626
【公開日】2015年3月25日 申請(qǐng)日期:2014年11月24日 優(yōu)先權(quán)日:2014年11月24日
【發(fā)明者】肖燕, 夏思宇 申請(qǐng)人:成都盛軍電子設(shè)備有限公司