專利名稱:微型計算機的制作方法
技術領域:
本發(fā)明涉及微型計算機,尤其涉及具備象掩模ROM(只讀存儲器)和電可擦除及可寫的非易失半導體存儲器,如閃爍存儲器或EEPROM(電可擦除和可編程只讀存儲器)之類的存儲器件作為存儲區(qū)的微型計算機。
一般將微型計算機制成接收由用戶編程的代碼和按該代碼涉及的數(shù)據(jù),該代碼和數(shù)據(jù)必須根據(jù)用戶指令儲存(下文稱之為“用戶代碼/數(shù)據(jù)”),且計算機按照這個用戶代碼/數(shù)據(jù)操作。
由于微型計算機通常僅具有不能反復重寫的掩模ROM(下文中,有這樣配置的微型計算機稱之為“現(xiàn)有技術第一實例微型計算機”),故用戶代碼/數(shù)據(jù)不可避免地只能存入這樣的掩模ROM中。
因此,當用戶代碼/數(shù)據(jù)被修改時,具有現(xiàn)有技術第一實例配置的微型計算機必須用新的用戶代碼/數(shù)據(jù)重新制造,顯然,從成本著眼這種必要性是不利的。
為解決現(xiàn)有技術第一實例的這個問題,近年來推出的微型計算機具備象閃爍存儲器那樣的可寫存儲裝置,以替代掩模ROM(下文中,這樣的微型計算機稱之為現(xiàn)有技術第二實例)。與現(xiàn)有技術第二實例相應的微型計算機根據(jù)寫入存儲器(例如閃爍存儲器)的用戶代碼/數(shù)據(jù)進行工作,并且當用戶代碼/數(shù)據(jù)有修改時,這個變化能通過重寫閃爍存儲器的存儲信息來處理。
但在現(xiàn)有技術第二實例的配置中,隨著用戶代碼/數(shù)據(jù)量的增加,即應用規(guī)模的增加,出現(xiàn)了幾個問題。當應用規(guī)模增加時,存儲該用戶代碼/數(shù)據(jù)的存儲器尺寸也必須加大。眾所周知,閃爍存儲器中存儲單元的尺寸通常要比掩模ROM中的存儲單元的尺寸大得多,結果,若將所有用戶代碼/數(shù)據(jù)存入閃爍存儲器,則隨著應用規(guī)模的增加微型計算機芯片的尺寸擴大,伴隨的問題是芯片的成本相應增加。
未決日本專利No.266219/1993,作為第三實施例提出的微型計算機(下文稱之為現(xiàn)有技術第三實例),作為解決現(xiàn)有技術第一、第二實例的固有問題的一種裝置。
如
圖1所示,現(xiàn)有技術第三實例計算機具備掩模ROM和閃爍存儲器,并包括地址空間。在與現(xiàn)有技術第三實例相應的微型計算機中,把可能需要重寫的程序或數(shù)據(jù)存在閃爍存儲器中,而把不需要重寫的程序或數(shù)據(jù)存在掩模ROM中。進一步說,正象參考圖1將了解到的,用于重寫閃爍存儲器存儲信息的重寫控制程序存在掩模ROM中,與現(xiàn)有技術第三實例配置相一致的微型計算機中,萬一必須產生重寫存在閃爍存儲器中的存儲信息,其能根據(jù)存在掩模ROM中的重寫控制程序執(zhí)行重寫操作。參考圖1還能了解到,在現(xiàn)有技術第三實例中,不需要重寫的數(shù)據(jù)或程序和重寫控制程序保存在相同的地址空間內,并且能相互參考。
但是,當重寫控制程序被修改時,上述現(xiàn)有技術第三實例的微型計算機仍然有下列問題。
重寫控制程序通常要進行版本更新。正如通過參考圖1能了解到的,在現(xiàn)有技術第三實例中的重寫控制程序被安排在掩模ROM的導引地址的開始端,另外其駐留的地址空間與例如不需重寫的用戶代碼/數(shù)據(jù)中的存儲信息所駐留的地址空間相同,因此,如果重寫控制程序受到像升級那樣的修改且該程序升級后比修改前大得多,則現(xiàn)有技術第三實例微型計算機易發(fā)生這樣的問題,即當修改重寫控制程序時,至少是存放在掩模ROM中的用戶代碼/數(shù)據(jù)的區(qū)域將被重寫控制程序侵占。
此外,當發(fā)生重寫控制程序侵占用戶代碼/數(shù)據(jù)時,在例如用戶代碼/數(shù)據(jù)中指定的地址將發(fā)生變化。結果,在與現(xiàn)有技術第三實例相應的微型計算機中,即使沒有改變存儲信息的實際需要時,為了對付指定地址的修改,也必須改變用戶代碼/數(shù)據(jù)。換言之,在現(xiàn)有技術第三實例中存在這樣的問題,由于例如重寫控制程序的修改,即使是根本不需要改變的用戶代碼/數(shù)據(jù)也必須重新生成。
本發(fā)明的目的是提供一種以解決這些問題為目標的微型計算機,在重寫控制程序被修改的情況下,當沒有修正用戶代碼/數(shù)據(jù)的實際需要時,不需要生成新用戶代碼/數(shù)據(jù)。
本發(fā)明的發(fā)明者相信,在與現(xiàn)有技術第三實例相應的微型計算機中產生上述問題的原因是,用戶代碼/數(shù)據(jù)和用于重寫閃爍存儲器存儲信息的重寫控制程序放在相同的地址空間中,為了解決上述問題,已選擇將用戶代碼/數(shù)據(jù)和重寫控制程序安排在不同的地址空間中。
具體說,于下文中描述的本發(fā)明提供的微型計算機作為解決上述問題的裝置。
本發(fā)明涉及的微型計算機具備CPU、掩模ROM和電可擦除并可重寫非易失半導體存儲器。其中,重寫用戶代碼/數(shù)據(jù)存放于非易失半導體存儲器內,該重寫用戶代碼/數(shù)據(jù)是在可重寫的用戶代碼/數(shù)據(jù)中的信息。重寫控制程序是控制存放在非易失半導體存儲器中的存儲信息重寫的程序,而非重寫用戶代碼/數(shù)據(jù)是不需重寫的用戶代碼/數(shù)據(jù)中的信息,上述重寫控制程序和非重寫用戶代碼/數(shù)據(jù)均存放在掩模ROM中。其中,從CPU來看,非重寫用戶代碼/數(shù)據(jù)和重寫控制程序被安排在的不同地址空間中。
這里,在上述的微型計算機中,在根據(jù)用戶代碼/數(shù)據(jù)執(zhí)行操作過程的第一方式期間,CPU指定存放非重寫用戶代碼/數(shù)據(jù)駐留的地址空間;在非易失半導體存儲器的存儲信息被重寫的第二方式期間,CPU指定存放重寫控制程序的駐留地址空間;對實際應用來說,作為簡單的配置,本發(fā)明的微型計算機具有實際上不同的第一、第二掩模ROM作為掩模ROM。在按這種方法配置的微型計算機中,非重寫用戶代碼/數(shù)據(jù)存放在第一掩模ROM中,重寫控制程序存放在第二掩模ROM中。
本發(fā)明的微型計算機進一步具有方式信號輸入端、方式檢測器、控制寄存器和總線轉換開關。方式信號輸入端用于從外部輸入第二方式信號,該信號指出到第二方式的轉換。方式檢測器與方式信號輸入端以及第一和第二掩模ROM連接,在正常操作期間,方式檢測器是這樣的裝置,它除將第一掩模ROM設為允許外還將第二掩模ROM設為禁止,以建立第一方式。然后,當?shù)诙绞叫盘栞斎氲椒绞叫盘栞斎攵藭r,方式檢測器檢測第二方式信號,除將第一掩模ROM設為禁止外還將第二掩模ROM設為允許,以完成向第二方式的轉換??刂萍拇嫫髋c方式檢測器連接,并在第二方式期間,根據(jù)來自CPU的指示,重寫非易失半導體存儲器內容??偩€轉換開關與方式檢測器連接,在第一方式期間把非易失半導體存儲器的數(shù)據(jù)總線和地址總線連接到CPU的數(shù)據(jù)總線和地址總線,在第二方式期間把非易失半導體存儲器的數(shù)據(jù)總線和地址總線與來自控制寄存器的數(shù)據(jù)總線和地址總線連接。
若將這個微型計算機中非易失性半導體存儲器中存放的信息存放到存有非重寫用戶代碼/數(shù)據(jù)的地址空間中,并將控制寄存器中存放的信息存放到存有重寫控制程序的地址空間中,則在第二方式期間,可建立CPU不能直接涉及非易失半導體存儲器這樣的配置。
控制寄存器具備地址指針寄存器、寫緩沖寄存器和方式控制寄存器。地址指針寄存器用于在第二方式期間設置由CPU指定的非易失性半導體存儲器中的地址。在第二方式期間,寫緩沖寄存器放置從CPU寫入非易失半導體存儲器的數(shù)據(jù)。在第二方式期間,方式控制寄存器用以接收從CPU到該控制寄存器的命令,將其寫入非易失半導體存儲器,并控制置入寫緩沖寄存器中的數(shù)據(jù)按照在地址指針寄存器中設定的地址寫入非易失半導體存儲器。
用這個配置,能夠獨立管理各用戶代碼/數(shù)據(jù)和重寫控制程序,從而允許解決上文描述的現(xiàn)有技術第三實例中的問題。
根據(jù)本發(fā)明,用戶代碼/數(shù)據(jù)和重寫控制程序被安排在與上文描述的CPU中不同的地址空間,結果,當重寫控制程序受到修改時,盡管程序規(guī)模可能增加,重寫控制程序也不侵占用戶代碼/數(shù)據(jù)。
圖1說明與現(xiàn)有技術第三實例相應的微型計算機中CPU的地址空間;圖2是說明與本發(fā)明實施例相應的微型計算機配置的框圖;圖3是說明在第一方式期間,本發(fā)明實施例的微型計算機配置的示意性框圖;圖4說明在圖2配置中的CUP的地址空間;圖5是說明在第二方式期間,這個實施例的微型計算機配置的示意性框圖;圖6說明于圖4配置中CPU的地址空間;圖7是說明在第一方式期間,本發(fā)明實施例中CPU工作的流程圖8是說明在第二方式期間,本發(fā)明實施例中CPU工作的流程圖;參考圖2至圖8,下一步給出與本發(fā)明相應的微型計算機實施例的有關說明。
如圖2所示,與這個實施例相應的微型計算機具備CPU(中央處理單元)10、用戶ROM20、重寫控制ROM30、總線轉換開關40、閃爍控制寄存器50、閃爍存儲器60、方式檢測器70及方式信號輸入端80。
用戶ROM20是掩模ROM,用于存放非重寫用戶代碼/數(shù)據(jù)。在這種情況下用戶ROM20也可以是其它類型的ROM,如有小存儲單元尺寸的PROM(可編程只讀存儲器)。另外,非重寫用戶代碼/數(shù)據(jù)是在用戶代碼/數(shù)據(jù)中不需要重寫(換句話說,非重寫用戶代碼/數(shù)據(jù)能被固化)的那些信息。與非重寫用戶代碼/數(shù)據(jù)對比,重寫用戶代碼/數(shù)據(jù)是在用戶代碼/數(shù)據(jù)中除了非重寫用戶代碼/數(shù)據(jù)以外的那些可被重寫的信息。
重寫控制ROM30是掩模ROM,用于存放重寫控制程序,該程序是在存放于閃爍存儲器60中的信息必須被重寫的情況下控制重寫的程序。提供的這個重寫控制ROM30實際上不同于用戶ROM20,正如用戶ROM20的情況一樣,重寫控制ROM30也可以用除掩模ROM以外的其它ROM構成。
總線轉換開關40通過地址總線A-bus1和數(shù)據(jù)總線D-bus1與CPU10連接,總線轉換開關40也通過地址總線A-bus2和數(shù)據(jù)總線D-bus2與閃爍控制寄存器50連接,此外還通過地址總線A-bus3和數(shù)據(jù)總線D-bus3與閃爍存儲器60連接。提供的總線轉換開關40根據(jù)微型計算機是按照用戶代碼/數(shù)據(jù)在正常操作還是在重寫存入閃爍存儲器60的信息而將地址總線A-bus3和數(shù)據(jù)總線D-bus3轉換到閃爍存儲器60的連接目標。
在下列描述中為了方便起見,微型計算機根據(jù)用戶代碼/數(shù)據(jù)正在正常操作的情況稱之為第一方式,微型計算機正在重寫存入閃爍存儲器60的存儲信息的情況稱之為第二方式。
更詳細地說,在第一方式期間,總線轉換開關40把CPU10的地址總線A-bus1和數(shù)據(jù)總線D-bus1連接到引至閃爍存儲器60的地址總線A-bus3和數(shù)據(jù)總線D-bus3;另一方面,在第二方式期間,總線轉換開關40切換引至閃爍存儲器60的地址總線A-bus3和數(shù)據(jù)總線D-bus3,從地址總線A-bus1和數(shù)據(jù)總線D-bus1轉換到來自閃爍控制寄存器50的地址總線A-bus2和數(shù)據(jù)總線D-bus2。正如從圖2能了解到的,雙向總線是數(shù)據(jù)總線,單向總線是地址總線。
提供的閃爍控制寄存器50在第二方式期間接收并執(zhí)行來自CPU10的請求,例如將數(shù)據(jù)寫到閃爍存儲器60。更詳細地說,閃爍控制寄存器50具備一個地址指針寄存器、寫緩沖寄存器和方式控制寄存器。提供的地址指針寄存器用于設置被寫入閃爍存儲器60的地址;提供的寫緩沖寄存器用于設置被寫入閃爍存儲器60的數(shù)據(jù);提供的方式控制寄存器放置指示指令的規(guī)定值,象對閃爍存儲器60進行寫入或刪除這樣的指令。根據(jù)這樣的配置,當寫目標的地址已放入地址指針寄存器時,閃爍控制寄存器50在某適當?shù)臅r刻能通過總線開關40比較送到閃爍存儲器60的地址/數(shù)據(jù),被寫的數(shù)據(jù)放入地址緩沖寄存器,與寫命令相當?shù)闹捣湃敕绞娇刂萍拇嫫鳌?br>
提供的閃爍存儲器60存放重寫用戶代碼/數(shù)據(jù)。閃爍存儲器60僅是一個例子,這個存儲器也能由電可擦除并可重寫存儲器構成,如EEPROM或其它非易失半導體存儲器等。
當從方式信號輸入端80輸入指示轉換到第二方式的第二方式信號時,方式檢測器70檢測第二方式信號并作出響應,發(fā)出控制信號。
更詳細地說,方式檢測器70在第一方式期間,即直到檢測到第二方式信號,其將用戶ROM20置為允許狀態(tài),并將重寫控制ROM30和閃爍控制寄存器50置為禁止狀態(tài)。另外,方式檢測器70在第一方式期間,有效控制總線轉換開關40把地址總線A-bus1和數(shù)據(jù)總線D-bus1連接到地址總線A-bus3和數(shù)據(jù)總線D-bus3。
在檢測第二方式信號時,方式檢測器70將用戶ROM20置為禁止狀態(tài),并將重寫控制ROM30和閃爍控制寄存器50置為允許狀態(tài)。另外,方式檢測器70有效控制總線轉換開關40把地址總線A-bus3和數(shù)據(jù)總線D-bus3從地址總線A-bus1和數(shù)據(jù)總線D-bus1轉接到地址總線A-bus2和數(shù)據(jù)總線D-bus2。
在與這個實施例相應的、并有此配置的微型計算機中,CPU10在第一方式期間能訪問用戶ROM20而不能訪問重寫控制ROM30,在第二方式期間能訪問重寫控制ROM30而不能訪問用戶ROM20。另外,CPU10在第一方式期間能直接訪問閃爍存儲器60,而在第二方式期間僅能通過閃爍控制寄存器50訪問閃爍存儲器60。換句話說,CPU10在第一方式期間能觀察到閃爍存儲器60,而在第二方式期間則不能。正如從這些要點能了解到的,在本發(fā)明的實施例中,用戶代碼/數(shù)據(jù)和重寫控制程序被安排在不同的地址空間內。
下面提供在根據(jù)本實施例的各方式期間,本實施例微型計算機操作的有關說明。
首先如上文所述,在第一方式期間,用戶ROM20被置為允許狀態(tài),而重寫控制ROM30被置為禁止狀態(tài),通過總線轉換開關40選擇來自CPU的地址總線A-bus1和數(shù)據(jù)總線D-bus1,圖3簡要地說明了這種狀態(tài)。
在圖3所示的狀態(tài)中,CPU10根據(jù)存在用戶ROM10和閃爍存儲器60中的用戶代碼/數(shù)據(jù)執(zhí)行程序。例如在第一方式期間,CPU10的地址空間如圖4所示,存放在用戶ROM20中的非重寫用戶代碼/數(shù)據(jù)被安排在“0000H-3000H”區(qū)域中,存放在閃爍存儲器60中的重寫用戶代碼/數(shù)據(jù)被安排在“8000H-0FFFFH”區(qū)域中。換句話說,在第一方式期間,用戶ROM20和閃爍存儲器60處于所謂由CPU10“可見”的狀態(tài)。
如上文所述,在第二方式期間用戶ROM20處于禁止狀態(tài),重寫控制ROM30處于允許狀態(tài),總線轉換開關40從閃爍控制寄存器50選擇地址總線A-bus2和數(shù)據(jù)總線D-bus2。這種狀態(tài)簡要示于圖5。
在圖5所示的狀態(tài)中,CPU10根據(jù)存放在重寫控制ROM30中的重寫控制程序,擦除并重寫閃爍存儲器60的內容。如從圖5能了解到的,在這種情況下CPU10在第二方式期間不能直接訪問閃爍存儲器60,結果CPU10通過閃爍控制寄存50擦除或重寫存放在閃爍存儲器60中的內容。換句話說,在第二方式期間,僅僅是重寫控制ROM30和閃爍控制寄存器50被置為CPU10“可視”狀態(tài),而閃爍存儲器60被置為CPU10“不可視”狀態(tài)。另外,在第二方式期間CPU10的地址變化如圖6所示。存放在重寫ROM30中的重寫控制程序被安排到“0000H-3000H”區(qū)域中,閃爍控制寄存器50的存儲區(qū)域被安排在“4000H-8000H”之間。
正如從圖4和圖6中能了解到的那樣,在本實施例中用戶代碼/數(shù)據(jù)和重寫控制程序被安排在不同的地址空間。結果,當對存放在重寫控制ROM30中的重寫控制程序做升級或修改時,重寫控制程序不侵占用戶代碼/數(shù)據(jù)。
下面給出有關CPU10操作實際例子的說明。
CPU在第一方式期間的操作如圖7所示。
首先,第一方式期間CPU10通過訪問用戶ROM20執(zhí)行矢量讀取(步驟S101)。在這種情況下,矢量讀取涉及以下類型的操作CPU10把“0000H”輸出到地址總線A-bus1,并從地址空間的“0000H”中讀取兩字節(jié)數(shù)據(jù)(“復位矢量”);下一步,CPU把復位矢量指定的數(shù)值輸出到地址總線A-bus1,并在復位矢量該指定地址上讀取大于一個字節(jié)(命令代碼)的數(shù)據(jù),并執(zhí)行相應的命令代碼。象從其它矢量讀取的例子中了解到的情形一樣,在CPU10解除復位后從“0000H”執(zhí)行命令代碼的結構中,跳轉命令取代復位矢量存放在“0000H”,并且CPU10執(zhí)行這個跳轉命令。
下一步CPU執(zhí)行一般程序,同時查閱存放在用戶ROM20中的非重寫用戶代碼/數(shù)據(jù)和存放在閃爍存儲器60中的重寫用戶代碼/數(shù)據(jù)(步驟S102至步驟S107)。
另一方面,在第二方式期間的CPU的操作如圖8所示。
在第二方式期間,通過訪問重寫控制ROM30,CPU首先執(zhí)行矢量讀取。
然后,CPU繼續(xù)執(zhí)行程序(步驟S202)并且執(zhí)行存放在重寫控制ROM30中的重寫控制程序(步驟S203)。下一步,閃爍存儲器中將作為寫目標的地址被放入閃爍控制寄存器50(步驟S204),被寫的數(shù)據(jù)放入閃爍控制寄存器50,并發(fā)出寫命令(步驟S205)。然后重復執(zhí)行步驟S203到步驟S205的程序,直到閃爍存儲器60的寫操作完成。
雖然已經用專門術語對本發(fā)明優(yōu)選的實施例進行了描述,這種描述僅用于說明目的,還要了解在不脫離以下權利要求的精神和范圍的情況下做出的變化和改變。
權利要求
1.一種微型計算機包括—CPU;—電可擦除并可重寫的非易失半導體存儲器,用于存儲重寫的用戶代碼/數(shù)據(jù),其是可重寫的用戶代碼/數(shù)據(jù)中的信息;—掩模ROM,存儲非重寫用戶代碼/數(shù)據(jù),其是在上述的用戶代碼/數(shù)據(jù)和重寫控制程序中不需要重寫的信息,重寫控制程序用于控制存放在非易失半導體存儲器中內容的重寫;其特征在于上述非重寫用戶代碼/數(shù)據(jù)和上述重寫控制程序被安排在對上述CPU而言不同的地址空間中。
2.在根據(jù)權利要求1的微型計算機中,其特征在于上述的CPU包括—第一方式裝置,其為非重寫用戶代碼/數(shù)據(jù)所駐留的空間指定地址,并根據(jù)用戶代碼/數(shù)據(jù)執(zhí)行工作程序;—第二方式裝置,其為所述重寫控制程序所居留的所述地址空間指定地址,并重寫上述非易失半導體存儲器中的存儲信息。
3.在根據(jù)權利要求1的微型計算機中,其特征在于上述的掩模ROM包括—第一掩模ROM,用于存儲上述非重寫的用戶代碼/數(shù)據(jù);和—第二掩模ROM,用于存儲上述重寫控制程序;其中,上述第一、第二掩模ROM實際上是不同的ROM。
4.根據(jù)權利要求1的微型計算機,其特征在于包括—方式信號輸入端,用于從外部輸入第二方式信號,該信號指示變換到上述第二方式裝置;和—方式檢測器,其與上述方式信號輸入端和上述的第一、第二掩模ROM連接;方式檢測器通常既將上述第一掩模ROM置為允許狀態(tài),又將第二掩模ROM置為禁止狀態(tài),以建立上述第一方式;當上述第二方式信號輸入到上述方式信號輸入端時,方式檢測器檢測第二方式信號并通過禁止上述第一掩模ROM并使能上述第二掩模ROM而導致轉換到上述的第二方式。
5.根據(jù)權利要求1的微型計算機,其特征在于進一步包括—控制寄存器,它與上述的方式檢測器連接在一起,在上述第二方式期間,其根據(jù)上述CPU的指示,重寫上述非易失半導體存儲器的存儲信息;—總線開關,在上述第一方式期間,與上述方式檢測器連接,并為上述非易失半導體存儲器把數(shù)據(jù)總線和地址總線與來自上述CPU的數(shù)據(jù)總線和地址總線連接,在上述第二方式期間,與來自上述控制寄存器的數(shù)據(jù)總線和地址總線連接。
6.在根據(jù)權利要求1的微型計算機,其特征在于存儲在上述非易失半導體存儲器中的內容,其駐留在非重寫用戶代碼/數(shù)據(jù)所在的上述的地址空間中;存儲在上述控制寄存器中的內容,其駐留在重寫控制程序所在的上述的地址空間中;在上述第二方式期間,非易失半導體存儲器與上述CPU是隔離的且不直接查詢。
7.根據(jù)權利要求5的微型計算機,其特征在于上述的控制寄存器包括—地址指針寄存器,用于在所述第二方式期間,在所述非易失性半導體存儲器中設置由所述CPU指定的地址;—寫緩沖寄存器,用于設置數(shù)據(jù),該數(shù)據(jù)在上述第二方式期間從上述CPU被重新寫入非易失半導體存儲器中;—方式控制寄存器,用于把上述CPU的命令接收到上述控制寄存器,以寫入非易失半導體存儲器中,并根據(jù)設置在上述地址指針寄存器中的地址,控制存放在上述寫緩沖寄存器中的上述數(shù)據(jù)寫入上述非易失半導體存儲器中。
全文摘要
根據(jù)本發(fā)明的微型計算機,在正常操作和重寫控制期間,備有不同的地址空間。因此,當修改重寫控制程序時,在沒有實際修改用戶代碼/數(shù)據(jù)的情況下,可以避免新用戶代碼/數(shù)據(jù)的產生。換句話說,微型計算機在正常操作期間的用戶ROM與在重寫控制期間的重寫控制ROM之間進行轉換,并且用戶代碼/數(shù)據(jù)和重寫控制程序被安排在不同的地址空間中。
文檔編號G06F15/78GK1201192SQ9810230
公開日1998年12月9日 申請日期1998年5月29日 優(yōu)先權日1997年5月29日
發(fā)明者鷺勝一 申請人:日本電氣株式會社