精神散亂程度獲得方法及裝置的制造方法
【技術領域】
[0001]本發(fā)明涉及圖像處理技術領域,具體而言,涉及一種精神散亂程度獲得方法及裝置。
【背景技術】
[0002]精神散亂(Vikshipta)是注意力不集中,只偶爾穩(wěn)定聚焦的精神狀態(tài)。其注意力容易因或迷戀或排斥的事物跑神,然后恢復平靜,接著再次跑神。散亂的頭腦在日常生活中可以專注于一些事物,雖然偶爾走神,或被外物引開。但若精神散亂程度較高,則比較不容易集中注意力,對人的工作和生活造成較大的困擾,故需要一種精神散亂程度獲得方法。
[0003]而現階段精神散亂程度獲得方法對設備的精度要求較高,從而增加了精神散亂程度獲得的成本。
【發(fā)明內容】
[0004]有鑒于此,本發(fā)明實施例提供了一種精神散亂程度獲得方法及裝置,以改善現有技術中對設備的精度要求較高,增加精神散亂程度獲得成本的不足。
[0005]為實現上述目的,本發(fā)明實施例提供如下技術方案:
[0006]—種精神散亂程度獲得方法,所述方法包括:獲取心跳間隔的數據;獲得所述心跳間隔的數據的功率譜;獲得第一頻率范圍內的第一總功率;獲得第二頻率范圍內的第二總功率,其中,所述第一頻率范圍在所述第二頻率范圍之內;通過所述第一總功率與第二總功率的比值獲得精神散亂程度。
[0007]相應的,本發(fā)明實施例還提供了一種精神散亂程度獲得裝置,所述裝置包括:獲取模塊,用于獲取心跳間隔的數據;功率譜運算模塊,用于獲得所述心跳間隔的數據的功率譜;第一總功率運算模塊,用于獲得第一頻率范圍內的第一總功率;第二總功率運算模塊,用于獲得第二頻率范圍內的第二總功率;比值運算模塊,用于通過所述第一總功率與第二總功率的比值獲得精神散亂程度。
[0008]本發(fā)明實施例提供的精神散亂程度獲得方法及裝置,具有如下有益效果:
[0009]本發(fā)明實施例提供的精神散亂程度獲得方法及裝置獲得心跳間隔的數據,并根據心跳間隔的數據獲得上述數據的功率譜,然后計算第一頻率范圍內的第一總功率以及第二頻率范圍內的第二總功率,再通過所述第一總功率與第二總功率的比值獲得精神散亂程度。本發(fā)明實施例提供的方法能改善現有技術中對設備的精度要求較高,精神散亂程度的獲得成本較高的不足。
【附圖說明】
[0010]為了更清楚的說明本發(fā)明實施例或現有技術中的技術方案,下面將對實施例或現有技術描述中所需要使用的附圖作簡單的介紹,顯而易見地,下面描述中的附圖僅僅是本發(fā)明實施例的一些實施例,對于本領域普通技術人員來講,在不付出創(chuàng)造性勞動的前提下,還可以根據這些附圖獲得其他的附圖。
[0011]圖1示出了本發(fā)明實施例提供的一種精神散亂程度獲得方法及裝置的應用環(huán)境示意圖;
[0012]圖2示出了本發(fā)明實施例提供的數據分析終端的方框示意圖;
[0013]圖3是本發(fā)明第一實施例提供的精神散亂程度獲得方法的流程圖;
[0014]圖4是本發(fā)明第二實施例提供的精神散亂程度獲得方法的流程圖;
[0015]圖5是本發(fā)明第二實施例提供的心跳間隔獲得的方法的流程圖;
[0016]圖6是本發(fā)明第三實施例提供的精神散亂程度獲得裝置的結構示意圖;
[0017]圖7是本發(fā)明第三實施例提供的獲取模塊的結構示意圖。
【具體實施方式】
[0018]下面將結合本發(fā)明實施例中附圖,對本發(fā)明實施例中的技術方案進行清楚、完整地描述,顯然,所描述的實施例僅僅是本發(fā)明一部分實施例,而不是全部的實施例。以下對在附圖中提供的本發(fā)明的實施例的詳細描述并非旨在限制要求保護的本發(fā)明的范圍,而是僅僅表示本發(fā)明的選定實施例。基于本發(fā)明的實施例,本領域技術人員在沒有做出創(chuàng)造性勞動的前提下所獲得的所有其他實施例,都屬于本發(fā)明保護的范圍。
[0019]應注意到:相似的標號和字母在下面的附圖中表示類似項,因此,一旦某一項在一個附圖中被定義,則在隨后的附圖中不需要對其進行進一步定義和解釋。同時,在本發(fā)明實施例的描述中,術語“第一”、“第二”等僅用于區(qū)分描述,而不能理解為指示或暗示相對重要性。
[0020]如圖1所示,為本發(fā)明實施例提供的一種心臟相干指數的測量方法及裝置的應用環(huán)境示意圖,包括心跳間隔采集終端101和數據分析終端102,心跳間隔采集終端101為采集人體等生物的心跳間隔,具體可以是心電監(jiān)護儀或者采用采集人體的脈搏圖像,然后再通過光電容積描記法(Photoplethysmography,PPG)對脈搏圖像處理后獲得心跳間隔。數據分析終端102為具有數據分析能力的終端,可以是計算機、智能手機或者其他由具有數據分析能力的芯片構成的集成電路裝置。
[0021]如圖2所示,為所述數據分析終端102的方框示意圖。所述數據分析終端102包括:精神散亂程度獲得裝置、存儲器202、存儲控制器203、處理器204、外設接口、輸入輸出單元和顯示單元205。
[0022]所述存儲器202、存儲控制器203、處理器204、外設接口、輸入輸出單元和顯示單元205各元件相互之間直接或間接地電性連接,以實現數據的傳輸或交互。例如,這些元件相互之間可通過一條或多條通訊總線或信號線實現電性連接。所述目標檢測裝置包括至少一個可以軟件或固件(firmware)的形式存儲于所述存儲器202中或固化在所述數據分析終端102的操作系統(tǒng)(operating system,OS)中的軟件功能模塊。所述處理器204用于執(zhí)行存儲器202中存儲的可執(zhí)行模塊,例如所述目標檢測裝置包括的軟件功能模塊或計算機程序。
[0023]其中,存儲器202可以是,但不限于,隨機存取存儲器202(Random Access Memory,RAM),只讀存儲器202(Read Only Memory ,ROM),可編程只讀存儲器202 (ProgrammableRead-Only Memory,PR0M),可擦除只讀存儲器202(Erasable Programmable Read-OnlyMemory,EPR0M),電可擦除只讀存儲器202(Electric Erasable Programmable Read-OnlyMemory,EEPROM)等。其中,存儲器202用于存儲程序,所述處理器204在接收到執(zhí)行指令后,執(zhí)行所述程序,前述本發(fā)明實施例任一實施例揭示的流過程定義的服務器所執(zhí)行的方法可以應用于處理器204中,或者由處理器204實現。
[0024]處理器204可能是一種集成電路芯片,具有信號的處理能力。上述的處理器204可以是通用處理器204,包括中央處理器204(Central Processing Unit,簡稱CPU)、網絡處理器204(Network Processor,簡稱NP)等;還可以是數字信號處理器204(DSP)、專用集成電路(ASIC)、現成可編程門陣列(FPGA)或者其他可編程邏輯器件、分立門或者晶體管邏輯器件、分立硬件組件??梢詫崿F或者執(zhí)行本發(fā)明實施例中的公開的各方法、步驟及邏輯框圖。通用處理器204可以是微處理器204或者該處理器204也可以是任何常規(guī)的處理器204等。
[0025]所述外設接口將各種輸入/輸入裝置耦合至處理器204以及存儲器202。在一些實施例中,外設接口,處理器204以及存儲控制器203可以在單個芯片中實現。在其他一些實例中,他們可以分別由獨立的芯片實現。
[0026]顯示單元205在所述數據分析終端102與用戶之間提供一個交互界面(例如用戶操作界面)或用于顯示圖像數據給用戶參考。在本實施例中,所述顯示單元205可以是液晶顯示器或觸控顯示器。若為觸控顯示器,其可為支持單點和多點觸控操作的電容式觸控屏或電阻式觸控屏等。支持單點和多點觸控操作是指觸控顯示器能感應到來自該觸控顯示器上一個或多個位置處同時產生的觸控操作,并將該感應到的觸控操作交