插槽及主板的制作方法
【技術(shù)領(lǐng)域】
[0001]本實用新型涉及一種插槽及主板,特別涉及一種處理器插槽及應(yīng)用此插槽的主板。
【背景技術(shù)】
[0002]處理器,或稱中央處理器(central processing unit, CPU)是現(xiàn)今電子裝置中用來執(zhí)行程序、控制其他電子元件的元件。處理器的運作速率(以每秒指令數(shù)做為比較基準(zhǔn))越高,則處理器處理一個系統(tǒng)任務(wù)所花費的時間就越少,而使用者就會感覺電子裝置的運行越流暢。
[0003]然而中央處理器的每秒指令數(shù)受限于其時脈頻率,而可操作的時脈頻率又受限于被提供給中央處理器的電能的功率。因此如何調(diào)整提供給中央處理器更高的電能功率以得到更大的每秒指令數(shù)是一個待解決的問題。
【實用新型內(nèi)容】
[0004]由于如何提供給中央處理器更高的電能功率以得到更大的每秒指令數(shù)是一個待解決的問題。因此本實用新型提出了一種新的插槽結(jié)構(gòu)以及應(yīng)用此插槽的主板,以解決此一問題。
[0005]依據(jù)本實用新型一實施例的一種插槽,適于連接于主板,并用于將處理器可插拔地固定于主板,所述插槽具有多根第一區(qū)接腳與至少一根第二區(qū)接腳。當(dāng)處理器被連接于插槽時,第一區(qū)接腳用于將處理器電性連接到主板,而第二區(qū)接腳用于選擇性地將處理器電性連接到主板。
[0006]依據(jù)本實用新型一實施例的一種主板,具有本體與插槽。插槽連接于本體并用于將處理器可插拔地固定于本體。插槽具有多根第一區(qū)接腳與至少一根第二區(qū)接腳。當(dāng)處理器被連接于插槽時,第一區(qū)接腳用于將處理器電性連接到本體,而第二區(qū)接腳用于選擇性地將處理器電性連接到本體。
[0007]通過選擇性將處理器電性連接到主板本體的第二區(qū)接腳以選擇性地提供部分電能給處理器,本實用新型所展示的插槽可以依據(jù)使用者或電子裝置本身的需求,來提高處理器的性能,或是降低處理器的能耗(power consumpt1n)。
[0008]以上關(guān)于本【實用新型內(nèi)容】的說明及以下的實施方式的說明是用于示范與解釋本實用新型的精神與原理,并且提供本實用新型的專利權(quán)利要求范圍更進(jìn)一步的解釋。
【附圖說明】
[0009]圖1是依據(jù)本實用新型一實施例的插槽俯視示意圖。
[0010]圖2是依據(jù)本實用新型一實施例的主板系統(tǒng)功能方塊圖。
[0011]圖3A是依據(jù)本實用新型另一實施例的控制器于第二狀態(tài)的裝置示意圖。
[0012]圖3B是依據(jù)本實用新型另一實施例的控制器于第一狀態(tài)的裝置示意圖。
[0013]圖4是依據(jù)本實用新型另一實施例的主板的功能方塊圖。
[0014]其中附圖標(biāo)記為:
[0015]100、100’ 主板
[0016]110、110’ 本體
[0017]111功能電路
[0018]120、120’ 插槽
[0019]121第一區(qū)接腳
[0020]123、123a ?123d 第二區(qū)接腳
[0021]125、125’ 控制器
[0022]125a?125d控制單元
[0023]125s 開關(guān)
[0024]200處理器
【具體實施方式】
[0025]以下在實施方式中詳細(xì)敘述本實用新型的詳細(xì)特征以及優(yōu)點,其內(nèi)容足以使任何本領(lǐng)域技術(shù)人員了解本實用新型的技術(shù)內(nèi)容并據(jù)以實施,且根據(jù)本說明書所揭示的內(nèi)容、權(quán)利要求范圍及圖式,任何本領(lǐng)域技術(shù)人員可輕易地理解本實用新型相關(guān)的目的及優(yōu)點。以下的實施例是進(jìn)一步詳細(xì)說明本實用新型的觀點,但非以任何觀點限制本實用新型的范疇。
[0026]于本實用新型一實施例,請參照圖1與圖2,其中圖1是依據(jù)本實用新型一實施例的插槽俯視示意圖,而圖2是依據(jù)本實用新型一實施例的主板系統(tǒng)功能方塊圖。如圖1與圖2所示,主板100具有本體110與連接于本體110的插槽120。于一些實施例中,本體110具有一個以上的功能電路111,例如為一個或多個存儲器插槽、一個或多個延伸元件插槽、或是其他提供特定功能的電路。
[0027]插槽120是用來將處理器200可插拔地固定于主板100的本體110。于一個實施例中,插槽120具有多根第一區(qū)接腳121、至少一根的第二區(qū)接腳123與控制器125。并如圖2所示,當(dāng)處理器200被連接于插槽120時,第一區(qū)接腳121將處理器200電性連接至主板100的本體110的功能電路111。而第二區(qū)接腳123將處理器200電性連接至控制器125。于一個實施例中,第二區(qū)接腳123的數(shù)量不只一根,因此可以被依照功能或位置而被分類為第二區(qū)接腳123a、第二區(qū)接腳123b、第二區(qū)接腳123c與第二區(qū)接腳123d。雖然于圖1中,第一區(qū)接腳121的形狀不同于第二區(qū)接腳123a?123d的形狀,然而這樣的差別僅為了區(qū)分兩種不同的接腳,并非用來限定本實用新型中的接腳的形狀異同與否。
[0028]于一實施例中,前述第一區(qū)接腳121的數(shù)量為2011。而第二區(qū)接腳123的數(shù)量不大于81。于另一實施例,第二區(qū)接腳123的數(shù)量不大于72,也就是說第二區(qū)接腳123的數(shù)量介于I與72之間。于再一實施例中,第二區(qū)接腳的數(shù)量不小于74,也就是說第二區(qū)接腳123的數(shù)量介于74與81之間。
[0029]控制器125分別連接第二區(qū)接腳123與本體110。并且當(dāng)處理器200被連接于插槽120時,控制器125用來選擇性將部分或全部的第二區(qū)接腳123電性連接主板100的本體110的功能電路111。舉例來說,控制器125中具有控制單元125a、控制單元125b、控制單元125c與控制單元125d??刂茊卧?25a分別連接第二區(qū)接腳123a與功能電路111。控制單元125b分別連接第二區(qū)接腳123b與功能電路111??刂茊卧?25c分別連接第二區(qū)接腳123c與功能電路111??刂茊卧?25d分別連接第二區(qū)接腳123d與功能電路111。
[0030]也就是說,于一個狀態(tài)下,控制單元125a將第二區(qū)接腳123a電性連接至功能電路111,而其余的第二區(qū)接腳并不會被其余的控制單元電性連接至功能電路111。于另一個狀態(tài)下,控制單元125c將第二區(qū)接腳123c電性連接至功能電路111,控制單元125d將第二區(qū)接腳123d電性連接至功能電路111,而其余的第二區(qū)接腳并不會被其余的控制單元電性連接至功能電路111。于再一個狀態(tài)下,控制單元125a至125d將第二區(qū)接腳123a至123d都電性連接至功能電路111。
[0031]更具體來說,于一個實施例中,控制器125是依據(jù)一組控制信號來選擇性地將部分或全部的第二接腳電性連接主板100的本體110的功能電路111。其中所述的控制信號可以是基本輸入輸出系統(tǒng)(basic I/O system, B1S)所送來的B1S控制信號。舉例來說,當(dāng)使用者進(jìn)入B1S介面中,設(shè)定要提高處理器200的運作速率,則于本實施例中B1S會對插槽120的控制器125送出B1S控制信號。則控制器125中的控制單元125a至125d會依據(jù)B1S控制信號,決定將哪些第二區(qū)接腳電性連接至功能電路111。
[0032]于另一實施例中,控制信號可以是平臺控制集線器(platform controllerhub, PCH)所送來的通用輸入輸出(general purpose I/0,GP10)信號。舉例來說,當(dāng)主板100的本體110的特定存儲器插槽或特定的延伸