專利名稱:具有垂直位線的可重編程非易失性存儲(chǔ)器元件的三維陣列的制作方法
技術(shù)領(lǐng)域:
本申請(qǐng)的主題是可重編程非易失性存儲(chǔ)器單元陣列的結(jié)構(gòu)、使用和制造,更具體地是在半導(dǎo)體基板上形成的存儲(chǔ)器存儲(chǔ)元件的三維陣列。
背景技術(shù):
利用閃存的可重編程非易失性海量數(shù)據(jù)存儲(chǔ)系統(tǒng)的使用廣泛用于存儲(chǔ)計(jì)算機(jī)文件數(shù)據(jù)、相機(jī)圖片以及由其他類型的主機(jī)產(chǎn)生和/或使用的數(shù)據(jù)。閃存的流行形式是通過連接器可移除地連接到主機(jī)的卡。存在許多不同的商業(yè)上可得的閃存卡,例子是以商標(biāo) CompactFlash (CF)>MultiMediaCard(MMC)、Secure Digital (SD) >miniSD>microSD>Memory Stick, Memory Stick Micro、xD-Picture Card、SmartMedia 和 TransFlash 銷售的那些閃存卡。這些卡根據(jù)其規(guī)范具有特有的機(jī)械插頭和/或電接口,并且插入到被提供為主機(jī)的一部分或者與主機(jī)連接的配對(duì)插座中。廣泛使用的閃存系統(tǒng)的另一形式是閃存驅(qū)動(dòng)(flash drive),其是具有通過將其插入主機(jī)的USB插孔中而與主機(jī)連接的通用串行總線(USB)插頭的小型延長包裝中的手持存儲(chǔ)器系統(tǒng)。本申請(qǐng)的受讓人桑迪士克公司銷售在其Cruzer、Ultra和Extreme Contour 商標(biāo)下的閃存驅(qū)動(dòng)。在閃存系統(tǒng)的另一形式中,大量存儲(chǔ)器被永久地安裝在主機(jī)系統(tǒng)內(nèi),比如筆記本型計(jì)算機(jī)內(nèi),代替通常的盤驅(qū)動(dòng)海量數(shù)據(jù)存儲(chǔ)系統(tǒng)。這三種形式的海量數(shù)據(jù)存儲(chǔ)系統(tǒng)中的每一種通常包括相同類型的閃存陣列。它們每個(gè)通常還包含其自己的存儲(chǔ)器控制器和驅(qū)動(dòng)器,但是也有一些代替地至少部分由存儲(chǔ)器所連接到的主機(jī)執(zhí)行的軟件控制的唯存儲(chǔ)器系統(tǒng)(memory only system)。閃存通常形成在一個(gè)或多個(gè)集成電路芯片上,并且控制器形成在另一電路芯片上。但是在包括控制器的某些存儲(chǔ)器系統(tǒng)中、尤其是在嵌入在主機(jī)內(nèi)的存儲(chǔ)器系統(tǒng)中,存儲(chǔ)器、控制器和驅(qū)動(dòng)器通常形成在單個(gè)集成電路芯片上。存在在主機(jī)和閃存系統(tǒng)之間傳輸數(shù)據(jù)的兩種主要技術(shù)。在其之一中,由系統(tǒng)產(chǎn)生或接收的數(shù)據(jù)文件的地址被映射到為系統(tǒng)建立的連續(xù)邏輯地址空間的不同范圍中。地址空間的廣度通常足以覆蓋系統(tǒng)能夠處理的地址的全部范圍。作為一個(gè)例子,磁盤存儲(chǔ)驅(qū)動(dòng)器通過這樣的邏輯地址空間與計(jì)算機(jī)或其他主機(jī)系統(tǒng)通信。主機(jī)系統(tǒng)通過文件分配表(FAT) 保持跟蹤分配給其文件的邏輯地址,并且存儲(chǔ)器系統(tǒng)維持那些邏輯地址到存儲(chǔ)數(shù)據(jù)的物理存儲(chǔ)器地址的映射。商業(yè)上可得的大多數(shù)存儲(chǔ)卡和閃存盤利用這種類型的接口,因?yàn)槠淠7轮鳈C(jī)普遍與之接口連接(interface)的磁盤驅(qū)動(dòng)器的接口。在這兩種技術(shù)的第二種中,唯一地標(biāo)識(shí)電子系統(tǒng)產(chǎn)生的數(shù)據(jù)文件,且其數(shù)據(jù)由文件內(nèi)的偏移邏輯地尋址。然后在存儲(chǔ)器系統(tǒng)內(nèi)將這些文件標(biāo)識(shí)符直接映射到物理存儲(chǔ)器位置。在別處、比如專利申請(qǐng)公開no. US2006/0184720A1中描述和對(duì)比了這兩種類型的主機(jī)
/存儲(chǔ)器系統(tǒng)接口。閃存系統(tǒng)通常利用具有存儲(chǔ)器單元(cell)的陣列的集成電路,該存儲(chǔ)器單元根據(jù)存儲(chǔ)在其中的數(shù)據(jù)個(gè)別地儲(chǔ)存控制存儲(chǔ)器單元的閾值水平的電荷。導(dǎo)電的浮置柵極最普遍地提供為存儲(chǔ)器單元的用于存儲(chǔ)電荷的一部分,但是替換地使用介電電荷俘獲材料。對(duì)于用于大容量海量存儲(chǔ)系統(tǒng)的存儲(chǔ)器單元陣列,通常優(yōu)選NAND架構(gòu)。對(duì)于小容量存儲(chǔ)器,代替地通常使用諸如NOR的其他架構(gòu)??梢酝ㄟ^參考美國專利no. 5570315,5774397, 6046935,6373746,6456528,6522580,6643188,6771536,6781877 和 7342279 來得到作為閃存系統(tǒng)的一部分的NAND閃存陣列及其操作的例子。近年來,存儲(chǔ)在存儲(chǔ)器單元陣列中的數(shù)據(jù)的每位所需的集成電路面積量已經(jīng)顯著減小,并且目標(biāo)仍是進(jìn)一步將其降低。因此閃存系統(tǒng)的成本和尺寸正在減小。NAND陣列架構(gòu)的使用有助于此,但是也已采用其他方法來減小存儲(chǔ)器單元陣列的尺寸。這些其他方法之一是在半導(dǎo)體基板上形成在不同平面上彼此疊加的多個(gè)二維存儲(chǔ)器單元陣列,而不是更典型的單個(gè)陣列。在美國專利no. 7023739和7177191中給出了具有多個(gè)堆疊的NAND閃存單元陣列平面的集成電路的例子。另一類型的可再編程非易失性存儲(chǔ)器單元使用可變電阻存儲(chǔ)器元件,該可變電阻存儲(chǔ)器元件可以被設(shè)置為導(dǎo)電或不導(dǎo)電狀態(tài)(或者替換地,分別是低阻或高阻狀態(tài)),并且另外一些可以被設(shè)置到部分導(dǎo)電狀態(tài)并且維持在該狀態(tài)直到隨后被復(fù)位到初始狀況。可變電阻元件個(gè)別地連接在以二維陣列彼此交叉的兩個(gè)正交延伸導(dǎo)體(通常是位線和字線)之間。通常通過置于相交導(dǎo)體上的適當(dāng)電壓來改變這種元件的狀態(tài)。由于這些電壓還必須施加到大量其他未選電阻元件一一這是因?yàn)楫?dāng)所選元件的狀態(tài)被編程或讀取時(shí),這些未選電阻元件沿著相同的導(dǎo)體連接一一所以通常將二極管與可變電阻元件串聯(lián)以便降低可流經(jīng)其的泄漏電流。期望針對(duì)大量存儲(chǔ)器單元并行地進(jìn)行數(shù)據(jù)讀取和編程操作導(dǎo)致讀取或編程電壓被施加到很大量的其他存儲(chǔ)器單元。在專利申請(qǐng)公開no.US2009/0001344 Al中給出了可變電阻存儲(chǔ)器元件的陣列以及相關(guān)二極管的例子。
發(fā)明內(nèi)容
本申請(qǐng)針對(duì)存儲(chǔ)器元件的三維陣列,其中該陣列的位線垂直地定向。即,代替僅在公共的半導(dǎo)體基板上堆疊多個(gè)現(xiàn)有二維陣列(其中每個(gè)二維陣列具有其自己的位線),在分開的平面中彼此疊加地堆疊多個(gè)無位線二維陣列,但該多個(gè)無位線二維陣列然后共享穿過平面向上延伸的公共位線。這些位線是其電壓或電流依賴于正從存儲(chǔ)器讀取或正被編程到存儲(chǔ)器中的數(shù)據(jù)的位線。在該三維存儲(chǔ)器陣列中使用的存儲(chǔ)器元件優(yōu)選是可變電阻存儲(chǔ)器元件。S卩,個(gè)別存儲(chǔ)器元件的電阻(以及因此相反的電導(dǎo))通常因跨越該元件所連接到的正交相交導(dǎo)體所置放的電壓而改變。依賴于可變電阻元件的類型,狀態(tài)可以響應(yīng)于跨越其的電壓、經(jīng)過其的電流水平、跨越其的電場(chǎng)量、施加到其的熱度水平等而改變。對(duì)于一些可變電阻元件材料, 正是電壓、電流、電場(chǎng)、熱度等施加到該元件的時(shí)間量確定其導(dǎo)電狀態(tài)何時(shí)改變以及改變發(fā)生所沿的方向。在這些狀態(tài)改變操作之間,存儲(chǔ)器元件的電阻保持不變,因此是非易失性的。以上概括的三維陣列架構(gòu)可以用從具有不同屬性和工作特性的各種這樣的材料中選擇的存儲(chǔ)器元件材料來實(shí)現(xiàn)??梢灾貜?fù)地將存儲(chǔ)器元件的電阻以及因此其可檢測(cè)的存儲(chǔ)狀態(tài)從初始水平設(shè)置到另一水平然后復(fù)位回到初始水平。對(duì)于某些材料,施加以在一個(gè)方向上改變其狀態(tài)的電壓、電流、電場(chǎng)、熱度等的量或持續(xù)時(shí)間不同于施加以在另一方向上改變的量或時(shí)間(不對(duì)稱的)。利用兩個(gè)可檢測(cè)狀態(tài),每個(gè)存儲(chǔ)器元件存儲(chǔ)一位數(shù)據(jù)。利用某些材料,通過指定多于兩個(gè)穩(wěn)定電阻水平作為存儲(chǔ)器元件的可檢測(cè)狀態(tài),可將多于一位數(shù)據(jù)存儲(chǔ)在每個(gè)存儲(chǔ)器元件中。在此的三維陣列架構(gòu)在其可以工作的方式方面非常通用。此三維架構(gòu)還允許限制未被尋址(未選擇的)電阻存儲(chǔ)器元件的廣度和數(shù)量,其中在其他被尋址(選擇的)存儲(chǔ)器元件上進(jìn)行讀取和編程操作期間,跨越該未被尋址電阻存儲(chǔ)器元件施加了不期望的電壓水平。干擾未被尋址存儲(chǔ)器元件的狀態(tài)的風(fēng)險(xiǎn)以及經(jīng)過未被尋址存儲(chǔ)器元件的泄漏電流的水平可以從在使用相同存儲(chǔ)器元件材料的其他陣列中已經(jīng)歷的那些顯著減小。泄漏電流是不期望的,因?yàn)樗鼈兛梢愿膹谋粚ぶ反鎯?chǔ)器元件讀取的表觀電流,由此使得難以準(zhǔn)確地讀取被尋址(選擇的)存儲(chǔ)器元件的狀態(tài)。泄漏電流是不期望的還因?yàn)樗鼈冊(cè)黾恿岁嚵屑橙〉恼w功率,因此不期望地導(dǎo)致必須使得電力供應(yīng)比所期望的更大。由于在被尋址存儲(chǔ)器元件的編程和讀取期間已經(jīng)被施加了電壓的未被尋址存儲(chǔ)器元件的相對(duì)小的范圍,因此具有本文的三維架構(gòu)的陣列可制作為包括更大量的存儲(chǔ)器元件而不在讀取時(shí)引入誤差以及超過合理的電力供應(yīng)性能。另外,本文的三維架構(gòu)允許可變電阻存儲(chǔ)器元件在位線和字線導(dǎo)體的正交交叉點(diǎn)處連接而不需要二極管或其他非線性元件與可變電阻元件串聯(lián)。在可變電阻存儲(chǔ)器元件的現(xiàn)有陣列中,二極管通常與每個(gè)存儲(chǔ)器元件串聯(lián)以便在該元件未被選擇不過仍具有跨越其放置的電壓差(比如這可能在未選存儲(chǔ)器元件連接到位線或字線、該位線或字線攜帶用于與相同的這些線連接的所選存儲(chǔ)器元件的電壓時(shí)發(fā)生)時(shí)降低經(jīng)過該元件的泄漏電流。不存在對(duì)二極管的需要顯著降低了陣列的復(fù)雜性以及因此減少了制造其所需的處理步驟的數(shù)目。實(shí)際上,本文的存儲(chǔ)器元件的三維陣列的制造比使用相同類型的存儲(chǔ)器元件的其他三維陣列簡單得多。具體地,需要更少數(shù)量的掩膜(mask)來形成陣列的每個(gè)平面的元件。形成具有三維陣列的集成電路所需的處理步驟的總數(shù)因此減少,且得到的集成電路的成本也降低。創(chuàng)新性的三維可變電阻元件存儲(chǔ)器系統(tǒng)的各個(gè)方面、優(yōu)點(diǎn)、特征和細(xì)節(jié)被包括在接下來的其示例例子的描述中,該描述應(yīng)結(jié)合附圖考慮。為了所有目的將在此參考的所有專利、專利申請(qǐng)、論文、其他出版物、文獻(xiàn)和事物通過對(duì)其全部引用合并于此。對(duì)于在任何所并入的出版物、文獻(xiàn)或事物與本申請(qǐng)之間的術(shù)語的定義或使用的任何不一致或沖突的程度,應(yīng)該以本申請(qǐng)的為準(zhǔn)。
圖1是可變電阻存儲(chǔ)器元件的三維陣列的一部分的等效電路,其中該陣列具有垂直位線,圖2是利用圖1的存儲(chǔ)器單元陣列的可重編程非易失性存儲(chǔ)器系統(tǒng)的示意框圖, 并且其指示存儲(chǔ)器系統(tǒng)與主機(jī)系統(tǒng)的連接;圖3提供圖1的添加有某結(jié)構(gòu)的三維陣列的兩個(gè)平面和基板的平面圖;圖4是圖3的平面之一的一部分的放大圖,經(jīng)注釋以示出在其中編程數(shù)據(jù)的影響;圖5是圖3的平面之一的一部分的放大圖,經(jīng)注釋以示出從其讀取數(shù)據(jù)的影響;圖6例示示例的存儲(chǔ)器存儲(chǔ)元件;
圖7是根據(jù)其實(shí)現(xiàn)方式的第一具體例子圖1所示的三維陣列的一部分的等距視圖;圖8是根據(jù)其實(shí)現(xiàn)方式的第二具體例子圖1所示的三維陣列的一部分的截面;圖9-14例示形成圖8的三維陣列例子的過程;以及圖15是根據(jù)其實(shí)現(xiàn)方式的第三具體例子圖1所示的三維陣列的一部分的截面。
具體實(shí)施例方式首先參考圖1,三維存儲(chǔ)器10的架構(gòu)以這樣的存儲(chǔ)器的一部分的等效電路的形式示意并概括地例示。這是以上概述的三維陣列的具體例子。標(biāo)準(zhǔn)三維矩形坐標(biāo)系統(tǒng)11用于參照,向量X、y和ζ的每個(gè)的方向與其他兩個(gè)正交。優(yōu)選在半導(dǎo)體基板13中形成用于將內(nèi)部存儲(chǔ)器元件選擇性地與外部數(shù)據(jù)電路連接的電路。在此具體例子中,利用選擇或切換器件Ay的二維陣列,其中χ給出器件在χ方向上的相對(duì)位置,y給出其在y方向上的相對(duì)位置。作為例子,個(gè)別器件Qxy可以是選擇門或者選擇晶體管。全局位線(GBLx)在y方向上延長,并且具有在χ方向上的由下標(biāo)指示的相對(duì)位置。全局位線(GBLx)可個(gè)別地與在χ方向上具有相同位置的選擇器件Q的源極或漏極連接,但在讀取以及亦通常在編程期間,一次僅一個(gè)與特定全局位線連接的選擇器件導(dǎo)通。 個(gè)別選擇器件Q的源極或漏極中的另一個(gè)與局部位線(LBLxy)之一連接。局部位線在ζ方向上垂直地延長,并且在χ(行)和y (列)方向上形成規(guī)則的二維陣列。為了將一組(在此例子中指定為一行)局部位線與相應(yīng)的全局位線連接,控制柵極線SGy在χ方向上延長并且與在y方向上具有共同位置的單個(gè)行的選擇器件Qxy的控制端 (柵極)連接。因此,依賴于哪個(gè)控制柵極線SGy接收將其連接到的選擇器件導(dǎo)通的電壓, 選擇器件Qxy—次將跨越χ方向的(在Y方向上具有相同位置的)一行局部位線(LBLxy)連接到全局位線(GBLx)中的相應(yīng)全局位線。其余的控制柵極線接收將其所連接的選擇器件保持截止的電壓??梢宰⒁獾剑?yàn)閮H一個(gè)選擇器件(Qxy)與每個(gè)局部位線(LBLxy) —起使用,因此可以使得該陣列跨越半導(dǎo)體基板的在χ和y兩個(gè)方向上的間距非常小,因此存儲(chǔ)器存儲(chǔ)元件的密度大。在位于基板13以上在ζ方向上的不同距離處的多個(gè)平面中形成存儲(chǔ)器存儲(chǔ)元件 Mzxy0在圖1中例示了兩個(gè)平面1和2,但是通常將存在更多的平面,比如4個(gè)、6個(gè)或甚至更多。在距離ζ處的每個(gè)平面中,字線WLzy在χ方向上延長并且在y方向上在局部位線(LBLxy) 之間間隔開。每個(gè)平面的字線WLzy個(gè)別地與字線的任一側(cè)的局部位線LBLxy中的毗鄰兩個(gè)交叉。個(gè)別存儲(chǔ)器存儲(chǔ)元件Mzxy連接在與這些個(gè)別的交差點(diǎn)毗鄰的一個(gè)局部位線LBLxy和一個(gè)字線WLzy之間。因此個(gè)別存儲(chǔ)器元件Mzxy可以通過在存儲(chǔ)器元件連接于其間的局部位線LBLxy和字線WLzy上放置適當(dāng)?shù)碾妷簛韺ぶ贰T撾妷罕贿x擇以提供致使存儲(chǔ)器元件的狀態(tài)從現(xiàn)有狀態(tài)改變到期望的新狀態(tài)所需的電刺激(electrical stimulus)。這些電壓的電平、持續(xù)時(shí)間和其他特性依賴于對(duì)該存儲(chǔ)器元件使用的材料。三維存儲(chǔ)器單元結(jié)構(gòu)的每個(gè)“平面”通常由至少兩層形成,其中定位有導(dǎo)電字線 WLzy的一層,以及將平面彼此電隔離的電介質(zhì)材料的另一層。依賴于例如存儲(chǔ)器元件Mzxy的結(jié)構(gòu),每個(gè)平面中也可以存在另外的層。在半導(dǎo)體基板上一個(gè)在一個(gè)上地堆疊各平面,局部位線LBLxy與該局部位線延伸穿過的每個(gè)平面的存儲(chǔ)元件Mzxy連接。
圖2是可以使用圖1的三維存儲(chǔ)器10的示例存儲(chǔ)器系統(tǒng)的框圖。連接數(shù)據(jù)輸入-輸出電路21以在圖1的全局位線GBLx上并行地提供(在編程期間)和接收(在讀取期間)表示存儲(chǔ)在被尋址的存儲(chǔ)元件Mzxy中的數(shù)據(jù)的模擬電量。電路21通常包含感測(cè)放大器,用于在讀取期間將這些電量轉(zhuǎn)換成數(shù)字?jǐn)?shù)據(jù)值,該數(shù)字?jǐn)?shù)據(jù)值然后通過線路23傳送到存儲(chǔ)器系統(tǒng)控制器25。相反,要被編程到陣列10中的數(shù)據(jù)由控制器25發(fā)送到輸入-輸出電路21,然后該輸入-輸出電路21通過在全局位線GBLx上放置適當(dāng)?shù)碾妷簛韺⒃摂?shù)據(jù)編程到被尋址的存儲(chǔ)器元件中。對(duì)于二進(jìn)制操作,一個(gè)電壓電平通常被放置在全局位線GBLx 上以表示二進(jìn)制“ 1 ”,并且另一電壓電平被放置在全局位線GBLx上以表示二進(jìn)制“0”。存儲(chǔ)器元件通過由相應(yīng)的字線選擇電路27和局部位線電路四放置在字線WLzy和選擇柵極控制線SGy上的電壓而被尋址以用于讀取或編程。在圖1的具體三維陣列中,位于所選字線和在一個(gè)實(shí)例中通過選擇器件Qxy連接到全局位線GBLx的局部位線LBLxy中的任意一個(gè)之間的存儲(chǔ)器元件可以由經(jīng)過選擇電路27和四施加的適當(dāng)電壓而被尋址以用于編程或讀取。存儲(chǔ)器系統(tǒng)控制器25通常從主機(jī)系統(tǒng)31接收數(shù)據(jù)和向其發(fā)送數(shù)據(jù)。控制器25 經(jīng)常包含用于臨時(shí)存儲(chǔ)這樣的數(shù)據(jù)和操作信息的若干隨機(jī)存取存儲(chǔ)器(RAM) 34。還在控制器25和主機(jī)31之間交換命令、狀態(tài)信號(hào)和正被讀取或編程的數(shù)據(jù)的地址。存儲(chǔ)器系統(tǒng)與各種主機(jī)系統(tǒng)一起工作。它們包括計(jì)算機(jī)(PC)、膝上型和其他便攜計(jì)算機(jī)、蜂窩電話、個(gè)人數(shù)字助理(PDA)、數(shù)字相機(jī)、數(shù)字?jǐn)z像機(jī)和便攜式音頻播放器。主機(jī)通常包括接受存儲(chǔ)器系統(tǒng)的配合存儲(chǔ)器系統(tǒng)插頭35的用于一種或多種類型的存儲(chǔ)卡或閃存盤的內(nèi)置插座33,但是一些主機(jī)需要使用存儲(chǔ)卡被插入到其中的適配器,并且其他的主機(jī)需要在其之間使用線纜?;蛘?,存儲(chǔ)器系統(tǒng)可以被置于主機(jī)系統(tǒng)中作為其集成部分。存儲(chǔ)器系統(tǒng)控制器25將從主機(jī)接收到的命令傳送到解碼器/驅(qū)動(dòng)器電路37。類似地,將存儲(chǔ)器系統(tǒng)產(chǎn)生的狀態(tài)信號(hào)從電路37傳輸?shù)娇刂破?5。在控制器控制幾乎所有存儲(chǔ)器操作的情況下,電路37可以是簡單的邏輯電路,或者電路37可以包括狀態(tài)機(jī),以控制實(shí)行給定命令所需的重復(fù)存儲(chǔ)器操作中的至少一些。從電路37施加由解碼命令得到的控制信號(hào)到字線選擇電路27、局部位線選擇電路四和數(shù)據(jù)輸入-輸出電路21。攜帶陣列10 內(nèi)的要被存取的存儲(chǔ)器元件的物理地址的地址線39也自控制器連接到電路27和四以便實(shí)行來自主機(jī)的命令。該物理地址對(duì)應(yīng)于從主機(jī)系統(tǒng)31接收的邏輯地址,由控制器25和 /或解碼器/驅(qū)動(dòng)器37進(jìn)行轉(zhuǎn)換。結(jié)果,電路四通過在選擇器件Qxy的控制元件上放置適當(dāng)?shù)碾妷阂詫⑺x的位線(LBLxy)與全局位線(GBLx)連接來部分地尋址陣列10內(nèi)的指定的存儲(chǔ)元件。尋址通過電路27向陣列的字線WLzy施加適當(dāng)?shù)碾妷憾瓿伞1M管圖2的存儲(chǔ)器系統(tǒng)利用圖1的三維存儲(chǔ)器元件陣列10,但是該系統(tǒng)不限于僅使用該陣列架構(gòu)。給定的存儲(chǔ)器系統(tǒng)可以替換地將此類型的存儲(chǔ)器與包括閃存(比如具有 NAND存儲(chǔ)器單元陣列架構(gòu)的閃存)、磁盤驅(qū)動(dòng)器或者某些其他類型的存儲(chǔ)器的另一其他類型相組合。其他類型的存儲(chǔ)器可以具有其自己的控制器或者在某些情況下可以與三維存儲(chǔ)器單元陣列10共享控制器25,特別是如果處于一操作級(jí)的兩種類型的存儲(chǔ)器之間存在兼容性。盡管圖1的陣列中的每個(gè)存儲(chǔ)器元件Mzxy可以個(gè)別被尋址用于根據(jù)到來的數(shù)據(jù)改變其狀態(tài)或者用于讀取其現(xiàn)有的存儲(chǔ)狀態(tài),但是當(dāng)然優(yōu)選以多個(gè)存儲(chǔ)器元件為單位并行編程和讀取該陣列。在圖1的三維陣列中,在一個(gè)平面上的一行存儲(chǔ)器元件可以并行被編程和讀取。并行操作的存儲(chǔ)器元件的數(shù)量依賴于連接到所選字線的存儲(chǔ)器元件的數(shù)量。在一些陣列中,字線可以被分段(未在圖1中示出)以使得沿著存儲(chǔ)器元件的長度連接的存儲(chǔ)器元件的總數(shù)量中的僅一部分——即連接到所選一段的存儲(chǔ)器元件——可以被尋址用于并行操作。其數(shù)據(jù)已變?yōu)閺U棄(obsolete)的先前編程的存儲(chǔ)器元件可以被尋址和從其中它們先前被編程的狀態(tài)重新編程。因此,正被并行地重新編程的存儲(chǔ)器元件的狀態(tài)將通常在其之間具有不同的開始狀態(tài)。這對(duì)于許多存儲(chǔ)器元件材料是可接受的,但是通常優(yōu)選地在重新編程一群組存儲(chǔ)器元件之前將其復(fù)位到共同狀態(tài)。出于此目的,可以將存儲(chǔ)器元件分組為塊,其中每塊存儲(chǔ)器元件同時(shí)被復(fù)位到公共狀態(tài)、優(yōu)選是被編程狀態(tài)之一,以準(zhǔn)備隨后用于對(duì)每塊存儲(chǔ)器元件編程。如果正使用的存儲(chǔ)器元件材料特征在于從第一狀態(tài)改變到第二狀態(tài)的時(shí)間比其從第二狀態(tài)改變回第一狀態(tài)花費(fèi)的時(shí)間少得多,則優(yōu)選選擇復(fù)位操作以致使進(jìn)行花費(fèi)更長時(shí)間的轉(zhuǎn)變。然后編程比復(fù)位進(jìn)行得快。更長的復(fù)位時(shí)間通常不是問題,因?yàn)閺?fù)位除了廢棄的數(shù)據(jù)什么都不包含的存儲(chǔ)器元件的塊在較高比例的情況下通常在后臺(tái)中完成,因此不會(huì)不利地影響存儲(chǔ)器系統(tǒng)的編程性能。通過使用存儲(chǔ)器元件的塊復(fù)位,可以以與當(dāng)前閃存單元陣列類似的方式操作可變電阻存儲(chǔ)器元件的三維陣列。將存儲(chǔ)器元件的塊復(fù)位到共同狀態(tài)對(duì)應(yīng)于將閃存單元的塊擦除到已擦除狀態(tài)。本文中存儲(chǔ)器元件的個(gè)別塊可以進(jìn)一步被劃分為多頁存儲(chǔ)器元件,其中一頁存儲(chǔ)器元件被一起編程和讀取。這類似于閃存中頁的使用。個(gè)別頁的存儲(chǔ)器元件被一起編程和讀取。當(dāng)然,當(dāng)編程時(shí),要存儲(chǔ)由復(fù)位狀態(tài)表示的數(shù)據(jù)的那些存儲(chǔ)器元件不從復(fù)位狀態(tài)改變。一頁中需要改變到另一狀態(tài)以便表示正存儲(chǔ)的數(shù)據(jù)的那些存儲(chǔ)器元件通過編程操作來改變其狀態(tài)。在圖3中例示了使用這種塊和頁的例子,圖3提供了圖1的陣列的平面1和2的平面示意圖。以二維示出跨越每個(gè)平面延伸的不同字線穿過各平面延伸的局部位線 LBLxy。個(gè)別塊由在這些平面的單個(gè)平面中連接到一個(gè)字線或者如果字線被分割則是字線的一段的兩側(cè)的存儲(chǔ)器元件構(gòu)成。因此在陣列的每個(gè)平面中存在非常大量的這種塊。在圖3 所示的塊中,連接到一個(gè)字線WL12的兩側(cè)的每個(gè)存儲(chǔ)器元件M114、M124、M134、M115、M1m和M135形成該塊。當(dāng)然,將存在沿著字線的長度連接的更多的存儲(chǔ)器元件,但是為了簡化僅例示了其中的一些。每個(gè)塊的存儲(chǔ)器元件連接在單個(gè)字線和不同的局部位線之間,即,對(duì)于圖3所示的塊,連接在字線札12和各自的局部位線LBL12、LBL22, LBL32> LBL13、LBL23和LBL33之間。還在圖3中例示了頁。在所述的具體實(shí)施例中,每個(gè)塊存在兩頁。一頁由沿著該塊的字線的一側(cè)的存儲(chǔ)器元件形成,另一頁由沿著字線的相對(duì)側(cè)的存儲(chǔ)器元件形成。在圖 3中標(biāo)記的示例頁由存儲(chǔ)器元件M114、M1M和M134形成。當(dāng)然,一頁通常將具有非常大數(shù)量的存儲(chǔ)器元件以便能夠一次編程和讀取大量的數(shù)據(jù)。為了說明的簡化,僅包括了圖3的頁的存儲(chǔ)器元件中的一些?,F(xiàn)在將描述當(dāng)作為圖2的存儲(chǔ)器系統(tǒng)中的陣列10工作時(shí)圖1和3的存儲(chǔ)器陣列的示例復(fù)位、編程和讀取操作。對(duì)于這些例子,每個(gè)存儲(chǔ)器元件Mzxy被認(rèn)為包括非易失性存儲(chǔ)器材料,非易失性存儲(chǔ)器材料可以通過跨越存儲(chǔ)器元件施加不同極性的電壓(或電流) 或者具有相同極性但不同量值和/或持續(xù)時(shí)間的電壓來在不同電阻水平的兩個(gè)穩(wěn)定狀態(tài)之間切換。例如可以通過使電流在一個(gè)方向上流經(jīng)元件而將一類材料置于高阻狀態(tài),并且
12通過使電流在另一方向上流經(jīng)元件而將其置于低阻狀態(tài)?;蛘撸谑褂孟嗤碾妷簶O性切換的情況下,一個(gè)元件可能需要較高電壓和較短時(shí)間來切換到高阻狀態(tài),并需要較低電壓和較長時(shí)間來切換到較低電阻狀態(tài)。這些是指示一位數(shù)據(jù)的存儲(chǔ)的個(gè)別存儲(chǔ)器元件的兩個(gè)存儲(chǔ)器狀態(tài),依賴于存儲(chǔ)器元件的狀態(tài),其是“0”或“ 1 ”。為了復(fù)位(擦除)一塊存儲(chǔ)器元件,該塊中的存儲(chǔ)器元件被置于其高阻狀態(tài)。遵循在當(dāng)前閃存陣列中使用的慣例,該狀態(tài)將被指定為邏輯數(shù)據(jù)狀態(tài)“ 1 ”,但是替換地其可以被指定為“0”。如圖3中的例子所示,一塊包括電連接到一個(gè)字線WL或其片段的所有存儲(chǔ)器元件。塊是陣列中被一起復(fù)位的存儲(chǔ)器元件的最小單位。其可以包括數(shù)千個(gè)存儲(chǔ)器元件。如果在字線的一側(cè)上的一行存儲(chǔ)器元件包括其中的例如1000個(gè)存儲(chǔ)器元件,則一塊將具有來自字線的任一側(cè)的兩行的2000個(gè)存儲(chǔ)器元件。使用圖3所示的塊作為例子,可以采取以下步驟來復(fù)位一塊的所有存儲(chǔ)器元件1.通過圖2的電路21將所有全局位線(圖1和3的陣列中的GBLpGBL2和GBL3) 設(shè)置到0伏。2.將該塊的一個(gè)字線的任一側(cè)上的至少兩個(gè)選擇柵極線設(shè)置到H’伏,使得y方向上的字線的每側(cè)上的局部位線通過其選擇器件連接到其各自的全局位線并因此達(dá)到0伏。 使得電壓H’足夠高——像在1-3伏的范圍中的某個(gè)電壓,通常是2伏——以導(dǎo)通選擇器件 Qxy。圖3所示的塊包括字線WL12,使得該字線的任一側(cè)上的選擇柵極線S(i2和(圖1)被圖2的電路四設(shè)置到H’伏,以便導(dǎo)通選擇器件Q12、Q22、Q32、Q13、Qu和Q33。這致使在χ方向上延伸的兩個(gè)毗鄰行中的局部位線LBL12、LBL22、LBL32、LBL13、LBL23和LBL33中的每個(gè)連接到全局位線GBI^GBL2和GBL3中的相應(yīng)全局位線。在y方向上彼此毗鄰的局部位線中的兩個(gè)連接到單個(gè)全局位線。那些局部位線然后被設(shè)置到全局位線的0伏。其余的局部位線優(yōu)選保持未連接并且其電壓浮置。3.將正被復(fù)位的塊的字線設(shè)置到H伏。此復(fù)位電壓值依賴于存儲(chǔ)器元件中的切換材料,并且可以在一伏的一小部分到幾伏之間。該陣列的所有其他字線——包括所選平面1的其他字線和其他未選平面上的所有字線——被設(shè)置到0伏。在圖1和3的陣列中, 字線WL12被置于H伏,而陣列中的所有其他字線全部通過圖2的電路27被置于0伏。結(jié)果是跨越該塊的每個(gè)存儲(chǔ)器元件放置H伏。在圖3的示例塊中,這包括存儲(chǔ)器元件M114、M124、M134、M115、M1m和M1:35。對(duì)于正被用作例子的存儲(chǔ)器材料類型,經(jīng)過這些存儲(chǔ)器元件的得到的電流將還沒有處于高阻狀態(tài)的其任意一個(gè)置于該復(fù)位狀態(tài)??梢宰⒁獾?,因?yàn)閮H一個(gè)字線具有非0電壓,所以將沒有雜散電流流動(dòng)。該塊的該一個(gè)字線上的電壓可以致使電流僅經(jīng)過該塊的存儲(chǔ)器元件流到地。也沒有可以將任何未選和電浮置的局部位線驅(qū)動(dòng)到H伏的任何東西,因此將不存在跨越該塊以外的陣列的任何其他存儲(chǔ)器元件的電壓差。因此,沒有跨越其他塊中的未選存儲(chǔ)器元件施加可以致使它們被不注意地干擾或復(fù)位的電壓。還可以注意到,可以通過將字線和毗鄰選擇柵極的任意組合分別設(shè)置到H或者H’ 來同時(shí)復(fù)位多個(gè)塊。在此情況下,這樣做的唯一代價(jià)是同時(shí)復(fù)位增加的數(shù)量的存儲(chǔ)器元件所需的電流量增加。這影響了所需的電力供應(yīng)的大小。優(yōu)選同時(shí)編程一頁存儲(chǔ)器元件以便增加存儲(chǔ)器系統(tǒng)操作的并行性。在圖4中提供了圖3所示的頁的擴(kuò)展版本,其添加注釋以例示編程操作。該頁的各個(gè)存儲(chǔ)器元件初始處于其復(fù)位狀態(tài),這是因?yàn)槠鋲K的所有存儲(chǔ)器元件先前已經(jīng)被復(fù)位。在此采用該復(fù)位狀態(tài)來表示邏輯數(shù)據(jù)“1”。對(duì)于根據(jù)正被編程到該頁中的到來的數(shù)據(jù)而要存儲(chǔ)邏輯數(shù)據(jù)“0”的這些存儲(chǔ)器元件中的任意存儲(chǔ)器元件,這些存儲(chǔ)器元件被切換到其低阻狀態(tài)即其設(shè)置狀態(tài) (set state),而該頁的其余的存儲(chǔ)器元件保持在復(fù)位狀態(tài)。為了編程一頁,僅導(dǎo)通一行選擇器件,導(dǎo)致僅一行局部位線連接到全局位線。該連接交替地允許該塊的兩頁的存儲(chǔ)器元件在兩個(gè)相繼的編程周期中被編程,然后這使得在復(fù)位和編程單元中的存儲(chǔ)器元件的數(shù)量相等。參考圖3和圖4,描述在所指示的一頁存儲(chǔ)器元件M114、Mm和Mim內(nèi)的示例編程操作,如下1.置于全局位線上的電壓是根據(jù)存儲(chǔ)器系統(tǒng)接收的用于編程的數(shù)據(jù)的樣式。在圖4的例子中,GBL1攜帶邏輯數(shù)據(jù)位“1”,GBL2攜帶邏輯位“0”,GBL3攜帶邏輯位“1”。這些位線分別被設(shè)置到相應(yīng)的電壓Μ、Η和Μ,如所示,其中M電平電壓高但不足以編程存儲(chǔ)器元件,H電平足夠高以使存儲(chǔ)器元件進(jìn)入編程狀態(tài)。M電平電壓可以是在0伏和H之間約為H 電平電壓的一半。例如,M電平可以是0.7伏,H電平可以是1.5伏。用于編程的H電平不必與用于復(fù)位或讀取的H電平相同。在此情況下,根據(jù)接收的數(shù)據(jù),存儲(chǔ)器元件M114和M134 將仍處于其復(fù)位狀態(tài),而存儲(chǔ)器元件Mm正被編程。因此,通過以下步驟,編程電壓僅施加到此頁的存儲(chǔ)器元件M124。2.將正被編程的頁的字線設(shè)置到0伏,在此情況下是所選字線WL12。這是該頁的存儲(chǔ)器元件連接到的唯一字線。所有平面上的其他字線的每個(gè)被設(shè)置到M電平。通過圖2 的電路27施加這些字線電壓。3.將在所選字線以下以及任一側(cè)的選擇柵極線之一設(shè)置到H電壓電平,以便選擇一頁用于編程。對(duì)于圖3和圖4所示的頁,H電壓被置于選擇柵極線以便導(dǎo)通選擇器件仏2、(^2和932 (圖1)。所有其他選擇柵極線、此例子中即線SG1 被設(shè)置到0伏以便保持其選擇器件截止。通過圖2的電路四施加選擇柵極線電壓。這將一行局部位線連接到全局位線,并且使所有其他局部位線浮置。在此例子中,該行局部位線LBL12、LB“2和 LBL32通過被導(dǎo)通的選擇器件連接到各自的全局位線GBLp GBL2和GBL3,而該陣列的所有其他局部位線(LBL)被保持浮置。對(duì)于上述的示例存儲(chǔ)器元件材料,此操作的結(jié)果是,發(fā)送編程電流Irare通過 (through)存儲(chǔ)器元件M124,由此致使該存儲(chǔ)器元件從復(fù)位改變到設(shè)置(編程)狀態(tài)。相同情形將發(fā)生于連接在所選字線WL12和已被施加了編程電壓電平H的局部位線(LBL)之間的其他存儲(chǔ)器元件(未示出)。施加以上列出的編程電壓的相對(duì)時(shí)序的例子是首先將在一頁上的所有全局位線 (GBL)、所選的選擇柵極線(SG)、所選字線和在所選字線的任一側(cè)的兩個(gè)毗鄰字線全部設(shè)置到電壓電平M。在此之后,在編程周期(cycle)的持續(xù)時(shí)間,根據(jù)被編程的數(shù)據(jù),所選的GBL 升高到電壓電平H,而同時(shí)所選字線的電壓降到0伏。平面1中的除了所選字線WL12以外的字線以及未選的其他平面中的所有字線可以被弱驅(qū)動(dòng)到M、某個(gè)較低電壓或者被允許浮置以便降低必須由作為圖2的電路27的部分的字線驅(qū)動(dòng)器所傳遞的電力。通過使除了所選行之外的所有局部位線(在此例子中除了 LBL12、LBL22和LBL32之外的所有局部位線)浮置,可以通過連接在浮置位線和毗鄰字線之間的處于其低阻狀態(tài)的(編程的)存儲(chǔ)器元件將電壓松散地耦合到被允許浮置的所選平面1的靠外側(cè)的字線以及其他平面的字線。這些所選平面的靠外側(cè)的字線和未選平面中的字線盡管被允許浮置,但是可以最終通過編程的存儲(chǔ)器元件的組合被驅(qū)動(dòng)上升至電壓M。在編程操作期間通常存在寄生電流,該寄生電流可以增加必須通過所選字線和全局位線提供的電流。在編程期間,存在兩個(gè)寄生電流源,一個(gè)到不同塊中的毗鄰頁,另一個(gè)到相同塊中的毗鄰頁。第一個(gè)的例子是圖4所示的來自在編程期間已經(jīng)升高到電壓電平H 的局部位線LBL22的寄生電流IP1。存儲(chǔ)器元件Mim連接在該電壓和在其字線WL11上的電壓電平M之間。該電壓差可以致使寄生電流-Ipi流動(dòng)。因?yàn)樵诰植课痪€LBL12或者LBh2與字線WL11之間沒有這樣的電壓差,所以沒有這樣的寄生電流流經(jīng)存儲(chǔ)元件M113或M133的任一個(gè),結(jié)果這些存儲(chǔ)器元件根據(jù)正被編程的數(shù)據(jù)保持在復(fù)位狀態(tài)。其他寄生電流可以類似地從相同的局部位線LBL22流到其他平面中的毗鄰字線。 這些電流的存在可能限制在存儲(chǔ)器系統(tǒng)中可以包括的平面的數(shù)量,這是因?yàn)榭傠娏骺赡茈S著平面的數(shù)量而增加。對(duì)于編程的限制是在存儲(chǔ)器電力供應(yīng)的電流容量,因此平面的最大數(shù)量是電力供應(yīng)的大小和平面的數(shù)量之間的折衷。在大多數(shù)情況下通??梢允褂?-8個(gè)平面的數(shù)量。在編程期間的另一寄生電流源是到相同塊中的毗鄰頁。被使得浮置的局部位線 (除了連接到被編程的行的存儲(chǔ)器元件的局部位線之外的所有局部位線)將趨向于通過任意平面上的任意編程的存儲(chǔ)器元件被驅(qū)動(dòng)到未選字線的電平電壓M。這又可以致使寄生電流在所選平面中從處于M電壓電平的這些局部位線流到處于0伏的所選字線。對(duì)于此的例子由圖4中所示的電流IP2、‘和Ip4給出。通常,這些電流將比以上討論的另一寄生電流 Ipi小得多,這是因?yàn)檫@些電流僅流經(jīng)處于其導(dǎo)電狀態(tài)的與所選平面中的所選字線毗鄰的那些存儲(chǔ)器元件。上述編程技術(shù)確保所選頁被編程(局部位線處于H,所選字線處于0),并且毗鄰的未選字線處于M。如之前所述,其他未選字線可以被弱驅(qū)動(dòng)到M或者初始被驅(qū)動(dòng)到M然后使其浮置。或者,也可以使在遠(yuǎn)離所選字線(例如離開5個(gè)字線以上)的任意平面中的字線未充電(處于地)或者浮置,這是因?yàn)榱飨蛩鼈兊募纳娏魇侨绱说鸵灾屡c已識(shí)別的寄生電流相比可以忽略,因?yàn)樗鼈儽仨毩鹘?jīng)五個(gè)或更多導(dǎo)通的器件(處于其低阻狀態(tài)的器件) 的一串聯(lián)組合。這可以降低通過對(duì)大量字線充電引起的電力消耗。盡管以上描述假設(shè)被編程的頁的每個(gè)存儲(chǔ)器元件將藉助編程脈沖的一次施加而達(dá)到其期望的導(dǎo)通值,但是替換地也可以使用在NOR或NAND閃存技術(shù)中常用的編程-驗(yàn)證技術(shù)。在此過程中,對(duì)于給定頁的完整編程操作包括一系列個(gè)別的編程操作,其中在每個(gè)編程操作內(nèi)出現(xiàn)導(dǎo)通電阻方面的較小改變。在每個(gè)編程操作之間散布的是驗(yàn)證(讀取)操作,其確定各個(gè)存儲(chǔ)器元件是否已經(jīng)達(dá)到與正在存儲(chǔ)器元件中被編程的數(shù)據(jù)一致的電阻或電導(dǎo)(conductance)的期望的編程水平。對(duì)于每個(gè)存儲(chǔ)器元件,當(dāng)其被驗(yàn)證達(dá)到電阻或電導(dǎo)的期望值時(shí),針對(duì)其的編程/驗(yàn)證的序列終止。在所有被編程的存儲(chǔ)器元件被驗(yàn)證已經(jīng)達(dá)到其期望的編程值時(shí),則該頁存儲(chǔ)器元件的編程完成。在美國專利No. 5172338中描述了此技術(shù)的例子。主要參考圖5,描述對(duì)一頁存儲(chǔ)器元件、比如存儲(chǔ)器元件M114、M124和M134的狀態(tài)的并行讀取。示例的讀取過程的步驟如下
1.將所有全局位線GBL和所有字線WL設(shè)置到電壓VK。電壓Vk僅是方便的基準(zhǔn)電壓,并且可以是任意數(shù)量的值,但是通常將在0和1伏之間。通常,對(duì)于發(fā)生重復(fù)讀取的操作模式,將陣列中的所有字線設(shè)置到Vk以便降低寄生讀取電流是方便的,即使這需要對(duì)所有字線充電。但是,作為替換,僅需要將所選字線(圖5中的WL12)、處于與所選字線相同位置的每個(gè)其他平面中的字線以及所有平面中緊接毗鄰的字線升高到VK。2.通過在與所選字線毗鄰的控制線上放置電壓來導(dǎo)通一行選擇器件以便界定要讀取的頁。在圖1和圖5的例子中,電壓被施加到控制線S(i2以便導(dǎo)通選擇器件仏2、Q22和 Q32。這將一行局部位線LBL12、LBL22和LBL32連接到其各自的全局位線GBL1. GBL2和GBL3。 這些局部位線然后連接到存在于圖2的電路21中的各個(gè)感測(cè)放大器(SA),并且采取它們連接到的全局位線的電勢(shì)VK。允許所有其他局部位線LBL浮置。3.將所選字線(WL12)設(shè)置到電壓VK±VSenSe。基于感測(cè)放大器選擇Vsense的符號(hào)(sign),并且其具有大約0.5伏的量值。所有其他字線上的電壓保持相同。4.對(duì)于時(shí)間T,感測(cè)流入(VK+VSenSe)或流出(VfVsense)每個(gè)感測(cè)放大器的電流。這些是示出為正流經(jīng)圖5的例子的被尋址的存儲(chǔ)器元件的電流IK1、IK2和Ik3,它們與各個(gè)存儲(chǔ)器元件M114、M124和Mim的編程狀態(tài)成比例。然后通過連接到相應(yīng)的全局位線GBLp GBL2和GBL3的電路21內(nèi)的感測(cè)放大器的二進(jìn)制輸出給出存儲(chǔ)器元件M114、M124和Mim的狀態(tài)。然后這些感測(cè)放大器輸出經(jīng)過線23(圖幻發(fā)送到控制器25,控制器25然后將讀取的數(shù)據(jù)提供給主機(jī)31。5.通過從選擇柵極線(SG2)移除電壓來截止選擇器件0!12、Q22和仏2),以便將局部位線與全局位線斷開,并且將所選字線(WL12)返回到電壓VK。在這樣的讀操作期間的寄生電流具有兩個(gè)不期望的效果。如像編程那樣,寄生電流使得對(duì)存儲(chǔ)器系統(tǒng)電力供應(yīng)的需求增加。另外,可能存在寄生電流,其錯(cuò)誤地包含于經(jīng)過正被讀取的尋址的存儲(chǔ)器元件的電流中。因此,如果這樣的寄生電流足夠大,則這可能導(dǎo)致錯(cuò)誤的讀取結(jié)果。如在編程情況中那樣,除了所選行(圖5的例子中的LB12、LB22和LB32)之外的所有局部位線是浮置的。但是浮置的局部位線的電勢(shì)可能通過任意平面中的處于其編程(低阻)狀態(tài)并連接在浮置位線和處于Vk的字線之間的任意存儲(chǔ)器元件驅(qū)動(dòng)到VK。在數(shù)據(jù)讀取期間不存在與編程情況下(圖4)的Ipi相當(dāng)?shù)募纳娏?,這是因?yàn)樗x局部位線和毗鄰的未選擇的字線兩者都處于\。但是,寄生電流可能流經(jīng)連接在浮置局部位線和所選字線之間的低電阻存儲(chǔ)器元件。這些電流可與編程期間的電流IP2、IP3* IP4(圖4)相當(dāng),在圖5 中示出為IP5、Ire和IP7。這些電流的每個(gè)可以在量值上等于經(jīng)過尋址的存儲(chǔ)器元件的最大讀取電流。但是,這些寄生電流正從處于電壓Vk的字線流到處于電壓VK±Vsense的所選字線而不流經(jīng)感測(cè)放大器。這些寄生電流將不流經(jīng)感測(cè)放大器所連接到的所選局部位線(圖 5中的LB12、LBa和LB32)。盡管它們對(duì)功率消耗有貢獻(xiàn),但是這些寄生電流并不因此引入感測(cè)誤差。盡管鄰近的字線應(yīng)該處于Vr以最小化寄生電流,但是如在編程情況下那樣,可期望弱驅(qū)動(dòng)這些字線或甚至允許它們浮置。在一個(gè)變型中,所選字線和鄰近字線可以被預(yù)充電到Vk然后被允許浮置。當(dāng)感測(cè)放大器被通電(energized)時(shí),其可以將它們充電到 Vk使得這些線上的電勢(shì)由來自感測(cè)放大器的基準(zhǔn)電壓(與來自字線驅(qū)動(dòng)器的基準(zhǔn)電壓相
16反)準(zhǔn)確地設(shè)置。這可以在將所選字線充電到vK±vsense之前發(fā)生,但是直到此充電瞬變 (transient)完成之前不測(cè)量感測(cè)放大器電流。在存儲(chǔ)器陣列10內(nèi)還可以包括參考單元以促進(jìn)任何或所有的公共數(shù)據(jù)操作(擦除、編程或讀取)。參考單元是其中電阻被設(shè)置到特定值的結(jié)構(gòu)上幾乎盡可能與數(shù)據(jù)單元一致的單元。它們可用于去除或跟蹤與溫度、工藝非均勻性、重復(fù)編程、時(shí)間或者在存儲(chǔ)器的操作期間可能變化的其他單元屬性相關(guān)聯(lián)的數(shù)據(jù)單元的電阻漂移。通常它們被設(shè)置為具有高于存儲(chǔ)器元件在一個(gè)數(shù)據(jù)狀態(tài)中的最高可接受低阻值(比如導(dǎo)通電阻)、以及低于存儲(chǔ)器元件在另一數(shù)據(jù)狀態(tài)中的最低可接受高阻值(比如截止電阻)的電阻。參考單元可以對(duì)于平面或者整個(gè)陣列是“全局的”,或者可以被包含在每個(gè)塊或頁內(nèi)。在一個(gè)實(shí)施例中,在每頁內(nèi)可以包含多個(gè)參考單元。這種單元的數(shù)量可以是僅幾個(gè)(少于10個(gè)),或者可以高達(dá)每頁內(nèi)的單元的總數(shù)的百分之幾。在此情況下,通常在與頁內(nèi)的數(shù)據(jù)獨(dú)立的單獨(dú)操作中復(fù)位和寫參考單元。例如,它們可以在工廠中被設(shè)置一次,或者可以在存儲(chǔ)器陣列的操作期間被設(shè)置一次或多次。在上述的復(fù)位操作期間,所有的全局位線被設(shè)置為低,但是這可以修改為僅將與正被復(fù)位的存儲(chǔ)器元件相關(guān)聯(lián)的全局位線設(shè)置到低值,而將與參考單元相關(guān)聯(lián)的全局位線設(shè)置到中間值,因此防止它們被復(fù)位?;蛘?,為了復(fù)位給定塊內(nèi)的參考單元,與參考單元相關(guān)聯(lián)的全局位線被設(shè)置為低值,而與數(shù)據(jù)單元相關(guān)聯(lián)的全局位線被設(shè)置到中間值。在編程期間,反轉(zhuǎn)此過程,并且將與參考單元相關(guān)聯(lián)的全局位線升高到高值以將參考單元設(shè)置到期望的導(dǎo)通電阻,而存儲(chǔ)器元件保持在復(fù)位狀態(tài)。 通常,將改變編程電壓或次數(shù)以將參考單元編程到與編程存儲(chǔ)器元件時(shí)相比較高的導(dǎo)通電阻。例如,如果選擇每頁中的參考單元的數(shù)量為數(shù)據(jù)存儲(chǔ)存儲(chǔ)器元件的數(shù)量的1%, 則可以將它們沿著每個(gè)字線物理地布置,使得每個(gè)參考單元與其相鄰者相隔100個(gè)數(shù)據(jù)單元,并且與讀取參考單元相關(guān)的感測(cè)放大器可以將其參考信息與讀取數(shù)據(jù)的居間的感測(cè)放大器共享??梢栽诰幊唐陂g使用參考單元以確保以足夠的余量(margin)編程數(shù)據(jù)。關(guān)于在頁內(nèi)使用參考單元的進(jìn)一步的信息可以在美國專利no. 6222762、6538922、6678192和 7237074中找到。在一個(gè)具體實(shí)施例中,參考單元可以用于近似地消除陣列中的寄生電流。在此情況下,參考單元的電阻值被設(shè)置為復(fù)位狀態(tài)的值而不是如之前所述的在復(fù)位狀態(tài)和數(shù)據(jù)狀態(tài)之間的值。每個(gè)參考單元中的電流可以通過其相關(guān)聯(lián)的感測(cè)放大器來測(cè)量,并且從相鄰數(shù)據(jù)單元中減去此電流。在此情況下,參考單元正逼近(approximate)在所跟蹤的存儲(chǔ)器陣列的區(qū)域中流動(dòng)的且類似于在數(shù)據(jù)操作期間在陣列的該區(qū)域中流動(dòng)的寄生電流的寄生電流??梢栽趦蓚€(gè)步驟操作(測(cè)量參考單元中的寄生電流,隨后從在數(shù)據(jù)操作期間獲得的值中減去其值)中或者與數(shù)據(jù)操作同時(shí)應(yīng)用此校正。其中能夠進(jìn)行同時(shí)操作的一種方式是使用參考單元來調(diào)整毗鄰感測(cè)放大器的時(shí)序或參考電平。此例子在美國專利no. 7324393 中示出。在可變電阻存儲(chǔ)器元件的傳統(tǒng)二維陣列中,通常包括與交叉的位線和字線之間的存儲(chǔ)器元件串聯(lián)的二級(jí)管。二極管的主要目的是降低在復(fù)位(擦除)、編程和讀取存儲(chǔ)器元件期間寄生電流的數(shù)量和量值。本文的三維陣列的顯著優(yōu)點(diǎn)是與其他類型的陣列相比,得到的寄生電流較少,并且因此對(duì)陣列的操作具有降低的負(fù)面影響。
二極管還可以與三維陣列的個(gè)別存儲(chǔ)器元件串聯(lián),就像目前在可變電阻存儲(chǔ)器元件的其他陣列中進(jìn)行的那樣,以便進(jìn)一步降低寄生電流的數(shù)量,但是這樣做存在缺點(diǎn)。主要是,制造工藝變得更復(fù)雜。然后需要添加的掩膜和添加的制造步驟。此外,因?yàn)楣鑠-n 二極管的形成通常需要至少一個(gè)高溫步驟,則字線和位線不能由具有低熔點(diǎn)的金屬、比如在集成電路制造中常用的鋁制成,這是因?yàn)樵陔S后的高溫步驟期間,其可能熔化。使用金屬或者包括金屬的合成材料是優(yōu)選的,這是因?yàn)槠鋵?dǎo)電性比由于被暴露于這種高溫而通常用于位線和字線的其導(dǎo)電摻雜的多晶硅材料高。具有作為個(gè)別存儲(chǔ)器元件的部分形成的二極管的、電阻切換存儲(chǔ)器元件的陣列的例子在專利申請(qǐng)公開no. US2009/0001344A1中給出。由于本文中的三維陣列中的寄生電流數(shù)量降低,因此可以管理寄生電流的總量值而不用使用這樣的二極管。除了更簡單的制造工藝之外,不存在二極管允許雙極性操作; 即,其中用于將存儲(chǔ)器元件從其第一狀態(tài)切換到其第二存儲(chǔ)器狀態(tài)的電壓極性與用于將存儲(chǔ)器元件從其第二存儲(chǔ)器狀態(tài)切換到其第一存儲(chǔ)器狀態(tài)的電壓極性相反的操作。雙極性操作相比單極性操作(與從存儲(chǔ)器元件的第二存儲(chǔ)器狀態(tài)切換到第一存儲(chǔ)器狀態(tài)相同極性的電壓被用于將存儲(chǔ)器元件從其第一存儲(chǔ)器狀態(tài)切換到第二存儲(chǔ)器狀態(tài))的優(yōu)點(diǎn)是用于切換存儲(chǔ)器元件的電力的降低以及存儲(chǔ)器元件的可靠性的改進(jìn)。像在由金屬氧化物和固體電解質(zhì)材料制成的存儲(chǔ)器元件中那樣,在其中導(dǎo)電絲極的形成和破壞是用于切換的物理機(jī)制的存儲(chǔ)器元件中可以見到雙極性操作的這些優(yōu)點(diǎn)。寄生電流的水平隨著平面的數(shù)量以及沿著每個(gè)平面內(nèi)的個(gè)別字線連接的存儲(chǔ)器元件的數(shù)量而增加。但是,因?yàn)槊總€(gè)平面上的字線的數(shù)量并不顯著影響寄生電流量,所以平面可以個(gè)別地包括大量字線??梢酝ㄟ^將字線分段成更少數(shù)量的存儲(chǔ)器元件的部分來進(jìn)一步管理由于沿著個(gè)別字線的長度連接的大量存儲(chǔ)器元件得到的寄生電流。然后,對(duì)沿著每個(gè)字線的一段連接的存儲(chǔ)器元件而不是沿著字線的整個(gè)長度連接的存儲(chǔ)器元件的總數(shù)進(jìn)行擦除、編程和讀取操作。在此所述的可重編程的非易失性存儲(chǔ)器陣列具有許多優(yōu)點(diǎn)。每單位半導(dǎo)體基板面積可以存儲(chǔ)的數(shù)字?jǐn)?shù)據(jù)的量高??梢砸悦總€(gè)存儲(chǔ)的數(shù)據(jù)位的更低成本來制造。對(duì)于整個(gè)平面堆疊僅需要一些掩膜而不是對(duì)于每個(gè)平面需要單獨(dú)的掩膜組。相比于不使用垂直局部位線的其他多平面結(jié)構(gòu),與基板的局部位線連接的數(shù)量顯著減少。該架構(gòu)消除了每個(gè)存儲(chǔ)器單元具有與電阻存儲(chǔ)器元件串聯(lián)的二極管的需要,由此進(jìn)一步簡化了制造工藝并使能夠使用金屬導(dǎo)線。此外,操作該陣列所需的電壓比在當(dāng)前商業(yè)上的閃存中所使用的電壓低得多。因?yàn)槊總€(gè)電流路徑的至少一半是垂直的,所以在大交叉點(diǎn)陣列中存在的電壓降顯著減小。由于更短的垂直組件引起的電流路徑的減小的長度意味著在每個(gè)電流路徑上存在近似一半數(shù)量的存儲(chǔ)器單元,因此泄漏電流減少,且在數(shù)據(jù)編程或讀取操作期間被干擾的未選單元的數(shù)量也減少。例如,如果在傳統(tǒng)的陣列中存在與一字線相關(guān)聯(lián)的N個(gè)單元以及與相等長度的位線相關(guān)聯(lián)的N個(gè)單元,則存在與每個(gè)數(shù)據(jù)操作相關(guān)聯(lián)的或者“接觸的”2N個(gè)單元。在本文所述的垂直局部位線架構(gòu)中,存在與位線相關(guān)聯(lián)的η個(gè)單元(η是平面的數(shù)量并且通常是諸如4或8的小數(shù)字),或者Ν+η個(gè)單元與一數(shù)據(jù)操作相關(guān)。對(duì)于大的N,這意味著受數(shù)據(jù)操作影響的單元的數(shù)量近似是傳統(tǒng)三維陣列中的一半??捎糜诖鎯?chǔ)器存儲(chǔ)元件的材料用于圖1的陣列中的非易失性存儲(chǔ)器儲(chǔ)存元件Mzxy的材料可以是硫族化物、金屬氧化物或者響應(yīng)于施加的外部電壓或者經(jīng)過該材料的電流而呈現(xiàn)電阻的穩(wěn)定、可逆轉(zhuǎn)變 (shift)的大量材料中的任意一種。金屬氧化物的特征在于當(dāng)初始沉積時(shí)是絕緣的。一種合適的金屬氧化物是氧化鈦 (TiOx)。先前報(bào)告的使用此材料的存儲(chǔ)器元件在圖6中例示。在此情況下,在退火過程中更改近似化學(xué)計(jì)量(near-StOiChiOmetriC)Ti02塊材料以接近底部形成一缺氧層(或具有氧空位的層)。頂部鉬電極,利用其高功函數(shù)(work function),為電子創(chuàng)建高電勢(shì)Pt/TiA 阻擋。結(jié)果,在適度電壓(一伏以下)下,非常低的電流將流經(jīng)此結(jié)構(gòu)。底部Pt/Ti02_x阻擋通過氧空位(0+2)的存在而降低,并且表現(xiàn)為低電阻接觸(歐姆接觸(ohmic contact)). (已知Ti02中的氧空位擔(dān)當(dāng)η型摻雜物,從而變換經(jīng)導(dǎo)電摻雜的半導(dǎo)體中的絕緣氧化物)。 得到的復(fù)合結(jié)構(gòu)(composite structure)處于不導(dǎo)電(高阻)狀態(tài)。但是當(dāng)跨越該結(jié)構(gòu)施加大的負(fù)電壓(比如1. 5伏)時(shí),氧空位朝向頂部電極漂移, 結(jié)果,電勢(shì)阻擋PVTiO2減少,并且相對(duì)高的電流可以流經(jīng)該結(jié)構(gòu)。于是該器件處于其低阻 (導(dǎo)電)狀態(tài)。他人報(bào)告的實(shí)驗(yàn)已示出導(dǎo)電在Ti02的類似細(xì)絲的區(qū)域中發(fā)生(可能沿著顆粒邊界)。通過跨越圖6的結(jié)構(gòu)施加大的正電壓來斷開導(dǎo)電路徑。在此正偏壓下,氧空位移動(dòng)遠(yuǎn)離頂部PVTiO2阻擋的附近,并且“斷開”細(xì)絲。器件返回到其高阻狀態(tài)。導(dǎo)電和不導(dǎo)電狀態(tài)兩者都是非易失性的。通過施加在0. 5伏左右的電壓來感測(cè)存儲(chǔ)器存儲(chǔ)元件的導(dǎo)電性可以容易地確定存儲(chǔ)器元件的狀態(tài)。盡管此具體導(dǎo)電機(jī)制可能不適用于所有金屬氧化物,但是作為一群組,它們具有類似的行為當(dāng)施加適當(dāng)電壓時(shí)發(fā)生從低導(dǎo)電狀態(tài)到高導(dǎo)電狀態(tài)的轉(zhuǎn)變,并且兩個(gè)狀態(tài)是非易失性的。其他材料的例子包括 HfOx、ZrOx, W0x、NiOx、CoOx, CoalOx、MnOx, ZnMn2O4, ZnOx, TaOx, NbOx, HfSiOx, HfAlOx0適合的頂部電極包括具有高功函數(shù)(通常> 4. 5eV)、 能夠與金屬氧化物接觸吸取氧以在接觸處形成氧空位的金屬。一些例子是TaCN、TiCN、Ru、 Ru0、Pt、富Ti的TiOx、TiAlN、TaAlN、TiSiN、Ir0n2。用于底部電極的合適的材料是任何導(dǎo)電富氧材料,比如Ti(O) N、Ta(O) N、TiN和TaN。電極的厚度通常是Inm或更大。金屬氧化物的厚度通常在5nm到50nm的范圍內(nèi)。適合于存儲(chǔ)器存儲(chǔ)元件的另一類材料是固體電解質(zhì),但是因?yàn)樗鼈冊(cè)诔练e時(shí)導(dǎo)電,因此需要形成個(gè)別存儲(chǔ)器元件并且使它們彼此隔離。固體電解質(zhì)有些類似于金屬氧化物,并且假設(shè)導(dǎo)電機(jī)制是在頂部和底部電極之間的金屬細(xì)絲的形成。在此結(jié)構(gòu)中,通過將來自一個(gè)電極(可氧化的電極)的離子溶解到單元的主體(固體電解質(zhì))中來形成該細(xì)絲。 在一個(gè)例子中,固體電解質(zhì)包含銀離子或者銅離子,并且可氧化的電極優(yōu)選是在過渡金屬硫化物或者硒化物材料中添加的金屬,比如Ax((MB2)h,其中A是Ag或者Cu,B是S或者 Se, M是諸如Ta、V或者Ti的過渡金屬,χ范圍從大約0. 1到大約0. 7。這樣的化合物最小化將不需要的材料氧化到固體電解質(zhì)中。這樣的化合物的一個(gè)例子是A^i(TaM)1Y替換的化合物材料包括a-Agl。另一電極(惰性或者中性電極)應(yīng)該是良好電導(dǎo)體,同時(shí)保持在固體電解質(zhì)材料中不可溶解。例子包括諸如W、Ni、Mo、Pt、金屬硅化物等的材料和化合物。固體電解質(zhì)材料的例子是Ta0、Gek或者GeS。適合用作固體電解質(zhì)單元的其他系統(tǒng)是Cu/Ta0/W、Ag/GeSe/ff, Cu/GeSe/W、Cu/GeS/ff 和 Ag/GeS/W,其中第一材料是可氧化的電極,中間的材料是固體電解質(zhì),第三個(gè)材料是惰性(中性)電極。固體電解質(zhì)的典型厚度是在30nm和IOOnm之間。近年來,碳已經(jīng)作為非易失性存儲(chǔ)器材料被廣泛研究。作為非易失性存儲(chǔ)器元件, 碳通常以兩種形式使用,導(dǎo)電的(類石墨碳,grapheme like-carbon)和絕緣的(非晶碳, amorphous carbon)。兩種類型的碳材料的區(qū)別是碳化學(xué)鍵的內(nèi)容,所謂的sp2和sp3雜化 (hybridization) 0在sp3組態(tài)中,碳價(jià)電子被保持在強(qiáng)共價(jià)鍵中,結(jié)果,sp3雜化是不導(dǎo)電的。其中sp3組態(tài)占主導(dǎo)的碳膜通常被稱為四面體非晶碳,或者類金剛石碳。在sp2組態(tài)中, 不是所有的碳價(jià)電子都保持在共價(jià)鍵中。弱緊束縛電子(Phi鍵)有助于導(dǎo)電,使得大多數(shù) sp2組態(tài)成為導(dǎo)電碳材料。碳電阻切換非易失性存儲(chǔ)器的操作是基于以下事實(shí)可能通過向碳結(jié)構(gòu)施加適當(dāng)?shù)碾娏?或電壓)脈沖將sp3組態(tài)轉(zhuǎn)變?yōu)閟p2組態(tài)。例如,當(dāng)跨越材料施加非常短(l-5ns)的高振幅電壓脈沖時(shí),電導(dǎo)在材料sp2改變?yōu)閟p3形式(“復(fù)位”狀態(tài))中時(shí)大大降低。已經(jīng)提出如下理論由此脈沖產(chǎn)生的高的局部溫度導(dǎo)致材料中的無序化,并且如果脈沖非常短,則碳在非晶狀態(tài)(sp3雜化)中“淬火(quench)”。另一方面,當(dāng)在復(fù)位狀態(tài)下時(shí),施加較低的電壓達(dá)更長時(shí)間( 300nSeC)導(dǎo)致材料的部分改變?yōu)閟p2形式(“設(shè)置”狀態(tài))。碳電阻切換非易失性存儲(chǔ)器元件具有類似電容器的配置,其中頂部和底部電極由像W、Pd、Pt和TaN的高溫熔點(diǎn)金屬制成。近來已經(jīng)明顯注意到碳納米管(CNT)作為非易失性存儲(chǔ)器材料的應(yīng)用。(單壁)碳納米管是碳的空心柱形,通常是碳原子厚的卷曲式且自閉合的薄片,具有大約是l-2nm的典型直徑以及幾百倍大的長度。這樣的納米管可以展示出非常高的導(dǎo)電性,并且關(guān)于與集成電路制造的兼容性已經(jīng)做出各種提議。已提出在在惰性結(jié)合混合料(binder matrix)中封裝“短的”CNT以形成CNT構(gòu)造。可以使用旋涂或噴涂將這些CNT構(gòu)造沉積在硅晶片上, 并且在應(yīng)用時(shí),CNT具有關(guān)于彼此的隨機(jī)取向。當(dāng)跨越此構(gòu)造施加電場(chǎng)時(shí),CNT趨向于彎曲 (flex)或者使其自身對(duì)準(zhǔn),使得該構(gòu)造的導(dǎo)電性改變。從低到高電阻以及相反的切換機(jī)制不好理解。如在其他基于碳的電阻切換非易失性存儲(chǔ)器中那樣,基于CNT的存儲(chǔ)器具有類似電容器的配置,頂部和底部電極由諸如上述那些高熔點(diǎn)金屬制成。適合于存儲(chǔ)器存儲(chǔ)元件的另一類材料是相變材料。優(yōu)選的相變材料群組包括硫?qū)倩锊AВǔJ腔衔颎exSbyTez,其中優(yōu)選χ = 2,y = 2和ζ = 5。GeSb也被發(fā)現(xiàn)是有用的。其他材料包括AghSbTe、GeTe、GaSb、BaSbTe、InSbTe和這些基本元素的各種其他組合。 厚度通常在Inm到500nm的范圍內(nèi)。一般接受的對(duì)于切換機(jī)制的解釋是當(dāng)施加高能量脈沖達(dá)非常短的時(shí)間以致使材料的一區(qū)域熔化時(shí),材料在非晶狀態(tài)(其是低導(dǎo)電狀態(tài))下“淬火”。當(dāng)施加較低能量脈沖達(dá)更長時(shí)間使得溫度維持在結(jié)晶溫度以上但是在熔化溫度以下時(shí),該材料結(jié)晶以形成高導(dǎo)電性的多晶相。通常使用與熱絲電極(heater electrode)集成的次石印柱(sub-lithographic pillar)制造這些器件。通常,經(jīng)歷了相變的局部區(qū)域可以被設(shè)計(jì)為對(duì)應(yīng)于在步長邊緣或者其中材料橫過在低熱導(dǎo)材料中蝕刻的槽的區(qū)域上的轉(zhuǎn)變。 接觸電極可以是厚度從Inm到500nm的諸如TiN、W、WN和TaN的任意高熔點(diǎn)金屬。將注意到,大多數(shù)上述例子中的存儲(chǔ)器材料利用在其任一側(cè)上的電極(其組成經(jīng)特別選擇)。在其中字線(WL)和/或局部位線(LBL)也通過與存儲(chǔ)器材料直接接觸形成這些電極的本文中的三維存儲(chǔ)器陣列的實(shí)施例中,這些線優(yōu)選由上述導(dǎo)電材料制成。在對(duì)于兩個(gè)存儲(chǔ)器元件電極中的至少一個(gè)使用另外的導(dǎo)電區(qū)段的實(shí)施例中,這些區(qū)段因此由用于存儲(chǔ)器元件電極的上述材料制成。
引導(dǎo)(steering)元件通常被并入可控制電阻型存儲(chǔ)器存儲(chǔ)元件中。引導(dǎo)元件可以是晶體管或者二極管。盡管本文所述的三維架構(gòu)的一優(yōu)點(diǎn)是這樣的引導(dǎo)元件不是必需的,但是可以存在其中期望包括引導(dǎo)元件的特定配置。二極管可以是p-n結(jié)(不必有硅)、 金屬/絕緣體/絕緣體/金屬(MIIM)或者肖特基(Schottky)型金屬/半導(dǎo)體觸點(diǎn),但是替換地可以是固體電解質(zhì)元件。此類型的二極管的特性是對(duì)于存儲(chǔ)器陣列中的校正操作, 在每個(gè)地址操作期間,其需要被“接通”和“切斷”。直到存儲(chǔ)器元件被尋址,二極管才處于高阻狀態(tài)(“截止”狀態(tài)),并且對(duì)電阻存儲(chǔ)器元件“屏蔽”干擾電壓。為了訪問電阻存儲(chǔ)器元件,需要三個(gè)不同的操作a)將二極管從高電阻轉(zhuǎn)換為低電阻,b)通過施加跨越二極管的電壓或者經(jīng)過二極管的電流來編程、讀取或復(fù)位(擦除)存儲(chǔ)器元件,以及c)復(fù)位(擦除)二極管。在一些實(shí)施例中,這些操作中的一個(gè)或多個(gè)可以組合成同一步驟??梢酝ㄟ^向包括二極管的存儲(chǔ)器元件施加反向電壓來實(shí)現(xiàn)復(fù)位該二極管,這可以致使二極管細(xì)絲崩潰并且二極管返回到高阻狀態(tài)。為了簡化,以上描述考慮了在每個(gè)單元中存儲(chǔ)一個(gè)數(shù)據(jù)值的最簡單情況每個(gè)單元被復(fù)位或者被設(shè)置,并且持有一位數(shù)據(jù)。但是,本申請(qǐng)的技術(shù)不限于此簡單情況。通過使用導(dǎo)通電阻的各個(gè)值以及設(shè)計(jì)感測(cè)放大器以能夠在幾個(gè)這樣的值之間進(jìn)行區(qū)分,每個(gè)存儲(chǔ)器元件可以在多級(jí)單元(MLC)中保持多位數(shù)據(jù)。這種操作的原理在之前參考的美國專利申請(qǐng)no. 5172338中描述。應(yīng)用于存儲(chǔ)器元件的三維陣列的MLC技術(shù)的例子包括Kozicki等人的題為“Multi-bit Memory Using Programmable Metallization Cell Technology(使用可編程金屬化單元技術(shù)的多位存儲(chǔ)器)”的論文,Proceedings of the International / conference on Electronic Devices and Memory, 2005 ip 6 ^ 12-17 H, 第 48-53 頁以及 Schrogmeier 等人的"Time Discrete Voltage Sensing and Iterative Programming Control for a 4F2 Multilevel CBRAM" (2007 ^ Symposium on VL SI Circuits)。三維陣列的具體結(jié)構(gòu)例子現(xiàn)在描述用于實(shí)現(xiàn)圖1的三維存儲(chǔ)器元件陣列的三種替換的半導(dǎo)體結(jié)構(gòu)。圖7中例示的第一例子被配置為使用當(dāng)首先沉積時(shí)不導(dǎo)電的存儲(chǔ)器元件(NVM)材料。以上討論的類型的金屬氧化物具有此特性。如關(guān)于圖6說明的,響應(yīng)于在材料的相對(duì)側(cè)的電極上放置適當(dāng)?shù)碾妷?,在那些電極之間形成導(dǎo)電細(xì)絲。這些電極是陣列中的位線和字線。另外,因?yàn)樵摬牧鲜遣粚?dǎo)電的,所以不需要將字線和位線的交叉點(diǎn)處的存儲(chǔ)器元件相互隔離。可以通過材料的單個(gè)連續(xù)層實(shí)現(xiàn)數(shù)個(gè)存儲(chǔ)器元件,這在圖7的情況中是y方向上沿著垂直位線的相對(duì)兩側(cè)垂直地取向并穿過所有平面向上延伸的NVM材料條帶(strip)。 圖7的結(jié)構(gòu)的顯著優(yōu)點(diǎn)是可以通過使用單個(gè)掩膜同時(shí)界定一組平面中的所有字線和在其之下的絕緣條帶,因此極大地簡化了制造工藝。參考圖7,示出了三維陣列的四個(gè)平面101、103、105和107的一小部分。與圖1的等效電路的那些對(duì)應(yīng)的圖7的陣列的元件由相同的附圖標(biāo)記標(biāo)識(shí)。將注意到,圖7示出圖 1的兩個(gè)平面1和2加上在其頂部之上的另外兩個(gè)平面。所有的平面具有相同水平柵極圖案、電介質(zhì)和存儲(chǔ)器存儲(chǔ)元件(NVM)材料。在每個(gè)平面中,金屬字線(WL)在χ方向上延長并且在y方向上間隔開。每個(gè)平面包括將其字線與在其以下的平面的字線(或在平面101 的情形下,其下方的基板電路組件)隔離的絕緣電介質(zhì)層。穿過每個(gè)平面延伸的是在垂直的Z方向上延長并在x-y方向上形成規(guī)則陣列的金屬局部位線(LBL) “柱”的集合。每個(gè)位線柱連接到硅基板中的一組全局位線(GBL)之一,這些全局位線穿過在基板中形成的選擇器件(Qxy)的、以與柱間隔相同的間距在y方向上伸展(run),這些選擇器件的柵極由在χ方向上延長的選擇柵極線(SG)驅(qū)動(dòng),這些選擇柵極線也形成在基板中。切換器件Qxy可以是傳統(tǒng)的CMOS晶體管(或者垂直npn晶體管),并使用與用于形成其他傳統(tǒng)電路相同的工藝來制造。在代替MOS晶體管使用npn晶體管的情況下,用在χ方向上延長的基極接觸電極線來替換選擇柵極線(SG)。感測(cè)放大器、輸入-輸出(I-O)電路、控制電路和任何其他所需的外圍電路也制造在基板中但是未在圖7中示出。對(duì)于在χ方向上的每行局部位線柱存在一個(gè)選擇柵極線(SG),對(duì)于每個(gè)單獨(dú)的局部位線(LBL)存在一個(gè)選擇器件⑶。非易失性存儲(chǔ)器元件(NVM)材料的每個(gè)垂直條帶被夾在垂直局部位線(LBL)和在所有平面中垂直地堆疊的多個(gè)字線(WL)之間。優(yōu)選地,NVM材料在χ方向上存在于局部位線(LBL)之間。存儲(chǔ)器存儲(chǔ)元件M位于字線(WL)和局部位線(LBL)的每個(gè)相交處。在上述金屬氧化物用于存儲(chǔ)器存儲(chǔ)元件材料的情況下,在相交的局部位線(LBL)和字線(WL)之間的NVM材料的小區(qū)域通過施加到相交線的適當(dāng)?shù)碾妷涸趯?dǎo)電(設(shè)置)和不導(dǎo)電(復(fù)位) 狀態(tài)之間可控制地交替。還可能存在在LBL和平面間的電介質(zhì)之間形成的寄生NVM元件。通過將電介質(zhì)條帶的厚度選擇為大(與NVM材料層的厚度(即局部位線和字線之間的間隔)相比),可以使得通過使同一垂直字線堆疊中的字線之間的電壓不同引起的場(chǎng)足夠小,以使寄生元件永遠(yuǎn)不傳導(dǎo)極大量的電流。類似地,在其他實(shí)施例中,如果毗鄰LBL之間的操作電壓保持在編程閾值以下,則可以使不導(dǎo)電的NVM材料位于毗鄰局部位線之間之處。用于制造圖7的結(jié)構(gòu)的工藝的概況如下1.按傳統(tǒng)方式在硅基板上形成包括選擇器件Q、全局位線GBL、選擇柵極線SG和在該陣列外圍的其他電路的支持電路,并且將此電路的頂部表面平坦化,比如通過利用置于該電路上方的蝕刻終止材料層來蝕刻。2.交替的電介質(zhì)(絕緣體)層和金屬層形成為彼此疊加并且至少在其中形成有選擇器件Q的基板區(qū)域上方的薄片。在圖7的例子中,形成四個(gè)這樣的薄片。3.然后通過使用在這些薄片頂部上方形成的具有在χ方向上延長的并且在y方向上間隔開的狹縫的掩膜來蝕刻(隔離)這些薄片。所有材料被向下移除到蝕刻終止,以便形成圖7中的溝槽,其中稍后在該溝槽中形成局部位線(LBL)柱和NVM材料。在溝槽的底部還通過蝕刻終止材料層來蝕刻接觸孔以允許對(duì)在隨后形成的柱的位置處的選擇器件Q 的漏極的訪問(access)。溝槽的形成還界定了字線(WL)在y方向上的寬度。4.沿著這些溝槽的側(cè)壁并跨越在溝槽以上的結(jié)構(gòu)在薄層中沉積非易失性存儲(chǔ)器 (NVM)材料。這使得NVM材料沿著每個(gè)溝槽的相對(duì)側(cè)壁并與暴露至溝槽中的字線(WL)表面相接觸。5.然后在這些溝槽中沉積金屬以便與非易失性存儲(chǔ)器(NVM)材料接觸。使用在y 方向上具有狹縫的掩膜來圖案化(pattern)金屬。通過經(jīng)此掩膜的蝕刻移除金屬材料而留下局部位線(LBL)柱。還可以移除在柱之間的χ方向上的非易失性存儲(chǔ)器(NVM)材料。然后用電介質(zhì)材料填充在χ方向上的柱之間的間隔并將其平坦化回到結(jié)構(gòu)的頂部。
22
圖7的構(gòu)造的顯著優(yōu)點(diǎn)是僅需要通過單個(gè)掩膜的一個(gè)蝕刻操作來一次形成穿過各平面的材料的所有層的溝槽。但是,工藝局限性可能限制以此方式可以一起被蝕刻的平面的數(shù)量。如果所有層的總厚度太大,則可能需要在連續(xù)的步驟中形成溝槽。蝕刻第一數(shù)量的層,在第一數(shù)量的刻成溝槽的層的頂部已形成第二數(shù)量的層之后,頂部層經(jīng)歷第二蝕刻步驟以在其之中形成與底部層中的溝槽對(duì)準(zhǔn)的溝槽。對(duì)于具有非常大數(shù)量的層的實(shí)現(xiàn)方式,甚至可以將此序列重復(fù)更多次。實(shí)現(xiàn)圖1的三維存儲(chǔ)器單元陣列的第二例子由圖8例示,并且關(guān)于圖9-14概括形成此結(jié)構(gòu)的過程。此結(jié)構(gòu)被配置為使用當(dāng)沉積在該結(jié)構(gòu)上時(shí)導(dǎo)電或不導(dǎo)電的用于非易失性存儲(chǔ)器儲(chǔ)存元件的任意類型的材料,比如上述的那些。NVM元件與LBL隔離并且被夾在底部金屬電極和字線之間。底部電極與LBL電接觸,而字線通過絕緣體與LBL電隔離。在局部位線(LBL)和字線(WL)的相交處的NVM元件在1和ζ方向上彼此電隔離。圖8示出僅在局部位線(LBL)的一側(cè)的、此第二結(jié)構(gòu)例子的三個(gè)平面111、113和 115的每個(gè)的一部分。在形成平面時(shí),使用兩個(gè)掩膜化步驟在該平面中界定字線(WL)和存儲(chǔ)器存儲(chǔ)元件(Mxy)。在界定了群組中的最后的平面之后,全局地界定在ζ方向上與該群組的每個(gè)平面交叉的局部位線。圖8的結(jié)構(gòu)的重要特征在于,存儲(chǔ)元件Mxy在其各自的字線以下,而不是像在圖7的例子中那樣用作字線(WL)和垂直局部位線(LBL)之間的絕緣體。此外,底部電極接觸每個(gè)存儲(chǔ)元件Mxy的下表面,并且在y方向上橫向延伸到局部位線 (LBL)。經(jīng)過存儲(chǔ)器單元之一的導(dǎo)電性經(jīng)過位線,橫向沿著底部電極,在ζ方向上垂直地經(jīng)過存儲(chǔ)元件Mxy的切換材料(以及可選地經(jīng)過阻擋金屬層,如果其存在的話),并到達(dá)所選字線(WL)。這允許對(duì)存儲(chǔ)元件Mzxy使用導(dǎo)電切換材料,這在圖7的例子中將使垂直地彼此重疊的不同平面中的字線電短路。如圖8所示,字線(WL)沿局部位線(LBL)的y方向突然停止,并且不具有像在圖7的例子中的情況那樣在相同的ζ位置處夾在字線和局部位線之間的非易失性存儲(chǔ)器(NVM)材料。存儲(chǔ)元件Mxy類似地與局部位線(LBL)間隔,通過底部電極電連接到其處。用于形成存儲(chǔ)元件Mzxy在x-y方向上處于規(guī)則的陣列中的圖8的三維結(jié)構(gòu)的一個(gè)平面的工藝的概況如下a.在連續(xù)的電介質(zhì)(絕緣體)層上形成包含底部電極、切換材料和(可選地)阻擋金屬的條帶的堆疊的平行集合,其中各堆疊在y方向上延長并在χ方向上間隔開。此中間結(jié)構(gòu)示出在圖9中。形成此結(jié)構(gòu)的工藝包括依次沉積底部絕緣體(以將器件與層111 中的基板以及與層113和115中的下平面相隔離)、導(dǎo)電材料(例如鈦)的底部電極、切換 NVM材料層、頂部電極阻擋金屬(例如鉬)的層,之后是光致抗蝕劑材料的第一層。將光致抗蝕劑圖案化為一組水平線和在y方向上伸展的間隔。減小光致抗蝕劑線的寬度(將光致抗蝕劑“變細(xì)”)以減小掩膜材料的線的寬度,以便堆疊之間的間隔大于線的寬度。這是為了補(bǔ)償可能的隨后的切換元件的行在不同平面之間的未對(duì)準(zhǔn),并且允許公共垂直局部位線在所有平面中同時(shí)與底部電極相接觸。這還減小了切換元件的尺寸(及因此的電流)。使用光致抗蝕劑作為掩膜,蝕刻堆疊,在底部絕緣層上終止。然后移除光致抗蝕劑,并且用另一絕緣體填充行之間的空隙(未在圖9中示出)并且將得到的結(jié)構(gòu)平坦化。b.參考圖10-12,堆疊被分離以形成各個(gè)存儲(chǔ)器元件的x-y陣列,每個(gè)包含接合在 y方向上的兩個(gè)毗鄰存儲(chǔ)器元件的底部電極。
1.在該結(jié)構(gòu)上方沉積電介質(zhì)(絕緣體)層。2.圖案化在χ方向上伸展的光致抗蝕劑的平行線,并蝕刻頂部絕緣體層以從此層形成圖10所示的的平行隔離條帶II。該蝕刻終止在阻擋金屬處(或者如果沒有阻擋金屬則終止在存儲(chǔ)器材料處),并且絕緣體填充堆疊之間的空隙(未示出)。3.用具有與絕緣體Il不同的蝕刻特性的第二絕緣體(12)填充因此形成的陣列的暴露區(qū)域,然后將其平坦化。結(jié)果例示在圖11中。4.其后,通過使用暴露的12作為掩膜的選擇性蝕刻來移除所有剩余的II。然后沿著12的邊緣形成間隔物,如圖12所示。5.使用這些間隔物和12條帶作為掩膜,蝕刻透過平行的堆疊(包括底部電極條帶),由此通過底部電極條帶之間的溝槽將底部電極條帶隔離,以便每個(gè)條帶僅接觸兩個(gè)毗鄰的存儲(chǔ)器元件Mzxy。作為對(duì)于形成用作蝕刻掩膜的一部分的間隔物的替換,代替地可以形成光致抗蝕劑掩膜。但是,存在這樣的光致抗蝕劑掩膜未對(duì)準(zhǔn)的可能性,并且其間距可能不能像利用間隔物獲得的一樣小。6.然后第三絕緣體層被沉積在該結(jié)構(gòu)上方并進(jìn)入剛剛蝕刻的溝槽中,并且回蝕 (etch back)第三絕緣體層以略微高于暴露的切換材料的高度,由此留下第三絕緣體13。結(jié)果示出在圖12 (沿著一個(gè)底部電極線在y方向上繪制的截面圖)中。c.然后在暴露區(qū)域中形成字線,使得與兩個(gè)毗鄰的存儲(chǔ)器元件電阻接觸(歐姆接觸,ohmic contact)(這是大馬士革工藝)。1.首先移除間隔物。結(jié)果示出為圖13,存儲(chǔ)器堆疊的矩形x-y陣列(類似面向上的柱),y方向上的每兩個(gè)毗鄰的堆疊由公共底部電極連接。為了清楚,未示出填充柱之間的底部電極上方的區(qū)域的絕緣體12以及填充在分離底部電極的空隙與和毗鄰的柱之間的溝槽的絕緣體13。2.然后導(dǎo)電字線材料被沉積,并且通過CMP被移除,使得其填充暴露的溝槽,終止在絕緣體13和阻擋金屬(如果存在的話)或者存儲(chǔ)器材料上。注意,絕緣體12形成其中界定導(dǎo)電字線材料的溝槽(作為大馬士革工藝)。字線(WL)坐于絕緣體13和兩個(gè)毗鄰的存儲(chǔ)器堆疊(在此示出具有阻擋金屬)的上方。得到的結(jié)構(gòu)示出在圖14中。d.對(duì)平面群組中的每個(gè)平面重復(fù)上述處理步驟。注意,由于光刻未對(duì)準(zhǔn),一個(gè)平面中的存儲(chǔ)器元件將不與另一平面中的存儲(chǔ)器元件準(zhǔn)確地對(duì)準(zhǔn)。e.在已形成所有平面的電路元件之后,然后形成垂直局部位線1.在上部平面的字線之上沉積頂部絕緣體。2.使用光致抗蝕劑掩膜,為各個(gè)局部位線打開x-y “接觸”圖案,并且進(jìn)行蝕刻穿過平面群組一直到基板。這些開孔的行沿著X方向與字線平行地對(duì)準(zhǔn),但是在y方向上在字線之間的空隙中中途被間隔開。這些開孔的尺寸小于字線之間的間隔,并且在χ方向上對(duì)準(zhǔn)以穿透每個(gè)平面中的底部電極。隨著蝕刻移動(dòng)經(jīng)過幾個(gè)平面的底部電極的每層,其將底部電極分離成兩段,使得每段僅接觸一個(gè)存儲(chǔ)器元件。蝕刻繼續(xù)到基板,此處其暴露至選擇器件Qxy的接觸。3.然后用金屬填充這些孔以形成局部位線,并且將頂部表面平坦化使得每個(gè)局部位線與任何其他局部位線獨(dú)立(電分離)。可選地可以沉積阻擋金屬作為此工藝的一部分。 得到的結(jié)構(gòu)示出在圖8的垂直截面部分中。
4.或者,代替為局部位線蝕刻χ-y “接觸”圖案,在12氧化物區(qū)域中蝕刻在χ方向上延長并在y方向上分隔開的狹縫。進(jìn)行蝕刻穿過平面組一直到基板,從而形成其中稍后形成局部位線柱的溝槽。5.然后沉積金屬以填充這些溝槽。沉積的金屬與所有平面中的存儲(chǔ)器元件的底部電極接觸。然后使用在X方向上具有狹縫的掩膜圖案化該金屬。通過經(jīng)過此掩膜的蝕刻移除金屬材料留下局部位線柱。用電介質(zhì)材料填充各柱之間在X方向上的間隔并將其平坦化回到結(jié)構(gòu)的頂部。圖15示出第三具體結(jié)構(gòu)例子,其示出三個(gè)平面121、123和125的一小部分。也從導(dǎo)電切換材料形成存儲(chǔ)器存儲(chǔ)元件Mzxy。這是第二例子的變型,其中圖15的存儲(chǔ)器元件個(gè)別地采取底部電極的形狀,并與垂直局部位線(LBL)接觸。圖15所示的層缺少圖8的例子的底部電極。通過與以上對(duì)于第二例子所述的基本相同的工藝制造圖15所示的結(jié)構(gòu)。主要區(qū)別是,在第二例子中對(duì)底部電極的參照在此第三例子中被切換材料所替代,并且在此第三實(shí)施例中不使用第二實(shí)施例的對(duì)切換材料的參照。圖8的第二示例結(jié)構(gòu)特別適合于被沉積作為絕緣體或電導(dǎo)體的任何切換材料。圖 15所示的第三示例結(jié)構(gòu)主要適合于被沉積作為電導(dǎo)體的切換材料(相變材料、碳材料、碳納米管等材料)。通過隔離切換材料使得其不跨過兩個(gè)堆疊之間的區(qū)域,消除了切換元件之間的導(dǎo)電短路的可能性。Mrk盡管已經(jīng)關(guān)于本發(fā)明的示例實(shí)施例描述了本發(fā)明的各個(gè)方面,但是將理解,本發(fā)明有權(quán)在所附權(quán)利要求的全部范圍內(nèi)進(jìn)行保護(hù)。
權(quán)利要求
1.一種數(shù)據(jù)存儲(chǔ)器,包括按三維圖案布置的存儲(chǔ)器元件,并具有在ζ方向上堆疊的多個(gè)平行平面,該三維圖案由具有正交的x、y和ζ方向的矩形坐標(biāo)定義,該存儲(chǔ)器還包括多個(gè)第一導(dǎo)線,穿過該多個(gè)平面在ζ方向上延長,并按χ和y方向上的二維矩形陣列布置,多個(gè)第二導(dǎo)線,跨越個(gè)別平面在χ方向上延長,并在y方向上在個(gè)別平面中的多個(gè)第一導(dǎo)線之間間隔開并與所述多個(gè)第一導(dǎo)線分離,其中第一和第二導(dǎo)線跨越該個(gè)別平面在多個(gè)位置處彼此毗鄰地交叉,多個(gè)非易失性可重編程存儲(chǔ)器元件,與第一和第二導(dǎo)線在所述多個(gè)位置處的交叉點(diǎn)毗鄰個(gè)別地連接在第一和第二導(dǎo)線之間,以及多個(gè)選擇器件,被布置為將所述多個(gè)第一導(dǎo)線中的所選導(dǎo)線個(gè)別地連接到多個(gè)第三導(dǎo)線中的所選導(dǎo)線。
2.如權(quán)利要求1的存儲(chǔ)器,其中所述第三導(dǎo)線在y方向上延長,所述選擇器件被布置為使得第一導(dǎo)線中在y方向上對(duì)準(zhǔn)的第一導(dǎo)線可與多個(gè)第三導(dǎo)線中的所選導(dǎo)線連接,以及多個(gè)控制線在χ方向上延伸,并且各自與在χ方向上對(duì)準(zhǔn)的多個(gè)選擇器件連接,以使得能夠?qū)⒃讦址较蛏蠈?duì)準(zhǔn)的多個(gè)第一導(dǎo)線與第三導(dǎo)線中的不同導(dǎo)線連接。
3.如權(quán)利要求1或2的任意一項(xiàng)的存儲(chǔ)器,其中該多個(gè)選擇器件和該多個(gè)第三導(dǎo)線形成在半導(dǎo)體基板中,并且該多個(gè)平面形成為在半導(dǎo)體基板上方的堆疊。
4.如權(quán)利要求3的存儲(chǔ)器,其中個(gè)別存儲(chǔ)器元件特征在于包括響應(yīng)于經(jīng)過其間連接有存儲(chǔ)器元件的第一和第二導(dǎo)線施加的電刺激而在至少第一和第二穩(wěn)定水平之間可逆地改變其電導(dǎo)水平的材料。
5.如權(quán)利要求1的存儲(chǔ)器,其中個(gè)別存儲(chǔ)器元件特征在于包括響應(yīng)于經(jīng)過其間連接有存儲(chǔ)器元件的第一和第二導(dǎo)線施加的電刺激而在至少第一和第二穩(wěn)定水平之間可逆地改變其電導(dǎo)水平的材料。
6.如權(quán)利要求1的存儲(chǔ)器,其中存儲(chǔ)器元件在y方向上夾在第一和第二導(dǎo)線之間。
7.如權(quán)利要求6的存儲(chǔ)器,其中存儲(chǔ)器元件被提供在個(gè)別地延伸穿過第一和第二導(dǎo)線的多個(gè)交叉點(diǎn)的非導(dǎo)電材料的連續(xù)薄片中。
8.如權(quán)利要求6的存儲(chǔ)器,其中該存儲(chǔ)器元件包括金屬氧化物。
9.如權(quán)利要求8的存儲(chǔ)器,其中該金屬氧化物包括氧化鉿。
10.如權(quán)利要求1的存儲(chǔ)器,其中該存儲(chǔ)器元件在ζ方向上位于第二導(dǎo)線的一側(cè)。
11.如權(quán)利要求10的存儲(chǔ)器,其中該存儲(chǔ)器元件包括碳材料和相變材料中的至少一種。
12.如權(quán)利要求10的存儲(chǔ)器,其中該存儲(chǔ)器元件包括與第一和第二導(dǎo)線的交叉點(diǎn)中的個(gè)別交叉點(diǎn)毗鄰的個(gè)別量的材料,該存儲(chǔ)器元件在所有的x、y和ζ方向上彼此分離。
13.如權(quán)利要求12的存儲(chǔ)器,其中該存儲(chǔ)器元件的材料的特征在于導(dǎo)電。
14.如權(quán)利要求12的存儲(chǔ)器,其中該存儲(chǔ)器元件另外定位為在y方向上接觸第一導(dǎo)線。
15.如權(quán)利要求12的存儲(chǔ)器,其中該存儲(chǔ)器元件另外在ζ方向上位于個(gè)別導(dǎo)電樁的一側(cè),個(gè)別導(dǎo)電樁定位為在y方向上接觸第一導(dǎo)線之一。
16.如權(quán)利要求1的存儲(chǔ)器,其中該個(gè)別存儲(chǔ)器元件特征在于響應(yīng)于施加于其的電刺激而改變的電導(dǎo)水平。
17.如權(quán)利要求1的存儲(chǔ)器,其中存儲(chǔ)器元件特征在于具有由經(jīng)過第一和第二導(dǎo)線施加于其的電刺激選擇的至少第一和第二穩(wěn)定的電可檢測(cè)狀態(tài)。
18.如權(quán)利要求17的存儲(chǔ)器,另外包括連接到第一和第二導(dǎo)線以向存儲(chǔ)器元件中的所選元件施加電刺激的電路,被施加以致使所選存儲(chǔ)器元件從其第一穩(wěn)定狀態(tài)切換到第二穩(wěn)定狀態(tài)的電刺激具有與被施加以致使存儲(chǔ)器元件從其第二穩(wěn)定狀態(tài)切換到第一穩(wěn)定狀態(tài)的電刺激基本相同的量值但是不同極性。
19.如權(quán)利要求1、5、6、10的任意一項(xiàng)的存儲(chǔ)器,其中沒有二極管與第一和第二導(dǎo)線之間的存儲(chǔ)器元件串聯(lián)連接。
20.如權(quán)利要求1的存儲(chǔ)器,另外包括連接到該多個(gè)第三導(dǎo)線的數(shù)據(jù)輸入-輸出電路。
21.如權(quán)利要求20的存儲(chǔ)器,其中該數(shù)據(jù)輸入-輸出電路包括多個(gè)感測(cè)放大器,該多個(gè)感測(cè)放大器以如下方式與第三導(dǎo)線連接當(dāng)從存儲(chǔ)器讀取數(shù)據(jù)時(shí),提供由第三導(dǎo)線攜帶的數(shù)據(jù)的二進(jìn)制表示。
22.如權(quán)利要求20的存儲(chǔ)器,其中該數(shù)據(jù)輸入-輸出電路另外包括數(shù)據(jù)編程電路,其向第三導(dǎo)線施加電壓以用于將數(shù)據(jù)編程到通過該多個(gè)選擇器件連接到其的存儲(chǔ)器元件中的至少一些中。
23.一種可編程非易失性半導(dǎo)體存儲(chǔ)器,包括多個(gè)平面,其在半導(dǎo)體基板上方堆疊于彼此頂部,多個(gè)控制柵極線,其在所述平面的個(gè)別平面中,在χ方向上延長并且跨越該平面在y方向上間隔開,多個(gè)局部位線,其在ζ方向上從基板延伸穿過多個(gè)平面,按在χ和y方向上的二維矩形陣列布置,并且穿過個(gè)別平面在y方向上位于控制柵極線之間,控制柵極線和局部位線因此在該多個(gè)平面中在多個(gè)位置處彼此毗鄰地交叉,其中x、y和ζ方向彼此正交作為三維矩形坐標(biāo),多個(gè)可重編程非易失性存儲(chǔ)器元件,其與控制柵極線和局部位線在所述多個(gè)位置處的交叉點(diǎn)毗鄰個(gè)別地連接在控制柵極線和局部位線之間,個(gè)別存儲(chǔ)器元件具有響應(yīng)于施加于其的電刺激而在至少兩個(gè)穩(wěn)定狀態(tài)之間可逆地改變的可檢測(cè)電特征,以及多個(gè)選擇器件,其形成在該基板中以將所述多個(gè)局部位線中的所選局部位線個(gè)別地連接到在該基板中形成的多個(gè)全局位線中的所選全局位線。
24.如權(quán)利要求23的存儲(chǔ)器,其中該存儲(chǔ)器另外包括在該基板中形成的控制電路,用于響應(yīng)于包括要從其讀取數(shù)據(jù)的該多個(gè)存儲(chǔ)器元件中的一些存儲(chǔ)器元件的地址的控制信號(hào),以如下方式將該多個(gè)局部位線中的所選局部位線連接到該多個(gè)全局位線一次僅將局部位線中的一個(gè)局部位線連接到全局位線中的任意一個(gè)。
25.如權(quán)利要求23的存儲(chǔ)器,其中所述存儲(chǔ)器另外包括在該基板中形成的控制電路, 用于響應(yīng)于包括要被復(fù)位的該多個(gè)存儲(chǔ)器元件的一個(gè)或多個(gè)群組的地址的控制信號(hào),以如下方式將該多個(gè)局部位線中的所選局部位線連接到該多個(gè)全局位線一次將該局部位線中的至少兩個(gè)連接到該全局位線中的任意一個(gè)。
26.如權(quán)利要求23J4和25的任意一項(xiàng)的存儲(chǔ)器,其中該多個(gè)全局位線在y方向上延長并且在X方向上間隔開。
27.如權(quán)利要求23的存儲(chǔ)器,其中該存儲(chǔ)器元件由不導(dǎo)電材料層提供,該不導(dǎo)電材料層個(gè)別地延伸連續(xù)跨越其中控制柵極線和局部位線彼此毗鄰地交叉的該多個(gè)位置中的數(shù)個(gè)位置。
28.如權(quán)利要求27的存儲(chǔ)器,其中該個(gè)別不導(dǎo)電材料層延伸連續(xù)跨越既跨越該多個(gè)平面中的個(gè)別平面并位于其中的該多個(gè)位置中的數(shù)個(gè)位置。
29.如權(quán)利要求27的存儲(chǔ)器,其中該個(gè)別不導(dǎo)電材料層在其中控制柵極線和局部位線彼此毗鄰地交叉的多個(gè)位置中的個(gè)別位置處夾在控制柵極線和局部位線之間。
30.如權(quán)利要求23的存儲(chǔ)器,其中存儲(chǔ)器元件包括多個(gè)材料片,該多個(gè)材料片在面向ζ 方向的表面上接觸多個(gè)控制柵極線,位于與控制柵極線和局部位線的交叉點(diǎn)毗鄰的該多個(gè)位置中的個(gè)別位置處的該多個(gè)材料片是離散的并且彼此電分離。
31.如權(quán)利要求30的存儲(chǔ)器,其中該離散的材料片另外在其面對(duì)y方向上的表面上接觸該多個(gè)局部位線。
32.如權(quán)利要求30的存儲(chǔ)器,其中該離散的材料片另外接觸導(dǎo)電材料樁,該導(dǎo)電材料樁在面對(duì)y方向的表面上個(gè)別地接觸該多個(gè)局部位線中的一個(gè)并且在面對(duì)ζ方向的表面上接觸該材料片之一。
33.如權(quán)利要求30的存儲(chǔ)器,其中該材料片特征在于導(dǎo)電。
34.一種操作可重編程非易失性存儲(chǔ)器系統(tǒng)的方法,包括利用至少一個(gè)集成電路,該集成電路包括由具有正交的χ、y和ζ方向的矩形坐標(biāo)定義的存儲(chǔ)器元件的三維圖案,該集成電路包括多個(gè)平行平面,其在ζ方向上堆疊于半導(dǎo)體基板的頂部上,多個(gè)導(dǎo)電局部位線,穿過多個(gè)平面在ζ方向上延長,并且在χ和y方向上按二維矩形陣列布置,多個(gè)字線,跨越個(gè)別平面在χ方向上延長,并且在y方向上在該個(gè)別平面中的該多個(gè)局部位線之間間隔開并與該多個(gè)局部位線分離,其中局部位線和字線跨越該個(gè)別平面在多個(gè)位置處彼此毗鄰地交叉,多個(gè)可重編程非易失性存儲(chǔ)器元件,其與局部位線和字線在所述多個(gè)位置處的交叉點(diǎn)毗鄰個(gè)別地連接在局部位線和字線之間,所述存儲(chǔ)器元件可在至少第一和第二穩(wěn)定的電可檢測(cè)狀態(tài)之間個(gè)別地切換,以使得向存儲(chǔ)器元件的第一電刺激的施加致使其從第一狀態(tài)切換到第二狀態(tài),并且向存儲(chǔ)器元件的第二電刺激的施加致使其從第二狀態(tài)切換到第一狀態(tài),以及在基板中形成的多個(gè)選擇器件,其響應(yīng)于選擇控制信號(hào),而將所述多個(gè)局部位線中的所選局部位線個(gè)別地連接到多個(gè)全局位線中的所選全局位線,向該多個(gè)選擇器件施加選擇控制信號(hào),以將局部位線中的所選局部位線連接到全局位線中的個(gè)別全局位線,以及通過經(jīng)過其間可操作地連接有該多個(gè)存儲(chǔ)器元件中的所選一個(gè)或多個(gè)存儲(chǔ)器元件的字線和全局位線施加第一和第二刺激之一致使該多個(gè)存儲(chǔ)器元件中的該所選一個(gè)或多個(gè)存儲(chǔ)器元件在其至少第一和第二狀態(tài)之間同時(shí)地改變。
35.如權(quán)利要求34的方法,其中施加選擇控制信號(hào)包括向該多個(gè)選擇器件施加該選擇控制信號(hào),以將在X方向上延伸的一行局部位線連接到全局位線。
36.如權(quán)利要求35的方法,其中致使該多個(gè)存儲(chǔ)器元件中的該所選一個(gè)或多個(gè)存儲(chǔ)器元件在其至少第一和第二狀態(tài)之間同時(shí)地改變包括通過向多個(gè)全局位線和向在所選行局部位線的相對(duì)側(cè)上與所選行局部位線毗鄰的字線中的兩個(gè)字線施加第二電刺激,來將連接到所選行局部位線的并在y方向上沿著所選行局部位線的相對(duì)側(cè)的兩行存儲(chǔ)器元件同時(shí)復(fù)位到第一狀態(tài)。
37.如權(quán)利要求35的方法,其中致使該多個(gè)存儲(chǔ)器元件中的該所選一個(gè)或多個(gè)存儲(chǔ)器元件在其至少第一和第二狀態(tài)之間同時(shí)地改變還包括隨后通過向多個(gè)全局位線和正被編程的一行存儲(chǔ)器元件的在該所選行局部位線側(cè)上與該所選行局部位線毗鄰的字線中的一個(gè)字線施加第一電刺激,來將數(shù)據(jù)編程到復(fù)位的兩行存儲(chǔ)器元件之一中。
38.如權(quán)利要求35的方法,另外包括通過向全局位線和字線施加讀取電刺激以使得從顯現(xiàn)在該全局位線上的電量來讀取存儲(chǔ)器元件的狀態(tài),來讀取沿所選行局部位線在y方向上一側(cè)的一行存儲(chǔ)器元件的狀態(tài)。
39.如權(quán)利要求34的方法,其中致使該多個(gè)存儲(chǔ)器元件中的該所選一個(gè)或多個(gè)存儲(chǔ)器元件在其至少第一和第二狀態(tài)之間同時(shí)地改變還包括施加第一和第二電刺激之一的多個(gè)脈沖,并且在連續(xù)脈沖之間,驗(yàn)證該多個(gè)存儲(chǔ)器元件中的該一個(gè)或多個(gè)的狀態(tài)。
40.如權(quán)利要求39的方法,其中驗(yàn)證該多個(gè)存儲(chǔ)器元件中的該一個(gè)或多個(gè)的狀態(tài)包括使用不接收數(shù)據(jù)編程的參考存儲(chǔ)器元件。
41.如權(quán)利要求34的方法,其中致使該多個(gè)存儲(chǔ)器元件中的該所選一個(gè)或多個(gè)存儲(chǔ)器元件在其至少第一和第二狀態(tài)之間同時(shí)地改變包括使用不接收數(shù)據(jù)編程的參考存儲(chǔ)器元件。
42.如權(quán)利要求34的方法,其中利用至少一個(gè)集成電路包括利用多個(gè)可編程非易失性存儲(chǔ)器元件,通過除了第一和第二電刺激之外的電刺激的施加,所述多個(gè)可編程非易失性存儲(chǔ)器元件個(gè)別地在多于兩個(gè)穩(wěn)定的電可檢測(cè)的狀態(tài)之間可切換,以及致使該多個(gè)存儲(chǔ)器元件中的該所選一個(gè)或多個(gè)存儲(chǔ)器元件在其至少第一和第二狀態(tài)之間同時(shí)地改變包括施加除了第一和第二電刺激之外的該電刺激。
43.一種在半導(dǎo)體基板上形成可重編程非易失性存儲(chǔ)器元件的三維陣列的方法,包括在半導(dǎo)體基板上形成切換電路,其后,彼此疊加地且在基板頂部上形成多個(gè)平面,個(gè)別平面由其上方具有一導(dǎo)電層的電介質(zhì)層形成,在單個(gè)蝕刻操作中穿過該多個(gè)平面的電介質(zhì)層和導(dǎo)電層并至基板形成多個(gè)平行的溝槽,其中該平面的導(dǎo)電層被分離成在該溝槽之間延伸的第一導(dǎo)線,并且其邊緣構(gòu)成溝槽的相對(duì)側(cè)壁的部分,沿著溝槽的相對(duì)側(cè)壁、包括與該第一導(dǎo)線的邊緣接觸地連續(xù)形成非導(dǎo)電可重編程非易失性存儲(chǔ)器材料層,以及其后,在該溝槽內(nèi)形成介于存儲(chǔ)器材料層的相對(duì)側(cè)壁之間并與該相對(duì)側(cè)壁接觸的多個(gè)第二導(dǎo)線且使其沿該溝槽彼此間隔開,該第二導(dǎo)線另外被形成以遠(yuǎn)離與基板中的切換電路的接觸且連續(xù)穿過該多個(gè)平面而延伸,其中可重編程非易失性存儲(chǔ)器元件的三維陣列形成于該存儲(chǔ)器材料層的位于第一導(dǎo)線和第二導(dǎo)線的邊緣之間的部分中。
44.如權(quán)利要求43的方法,其中,形成存儲(chǔ)器材料層包括形成包含金屬氧化物的存儲(chǔ)器材料層。
45.如權(quán)利要求44的方法,其中用于形成存儲(chǔ)器材料層的該金屬氧化物包括氧化鉿。
46.如權(quán)利要求43的方法,其中形成該多個(gè)平面和溝槽包括 彼此堆疊地且在基板頂部上形成該平面中的第一多個(gè)平面,在第一連續(xù)蝕刻操作中穿過該第一多個(gè)平面的電介質(zhì)層和導(dǎo)電層并至基板形成第一多個(gè)平行溝槽,其后彼此堆疊地且在該第一多個(gè)平面的頂部上形成該平面中的第二多個(gè)平面,以及在第二連續(xù)蝕刻操作中穿過該第二多個(gè)平面的電介質(zhì)層和導(dǎo)電層且穿過至該第一多個(gè)平面形成與該第一多個(gè)溝槽對(duì)準(zhǔn)的第二多個(gè)平行溝槽。
47.一種在半導(dǎo)體基板上形成可重編程非易失性存儲(chǔ)器元件的三維陣列的方法,包括在半導(dǎo)體基板上形成切換電路,在半導(dǎo)體基板的頂部上形成多個(gè)平面的堆疊,該平面通過一種方法依序個(gè)別地形成, 該方法包括形成第一電介質(zhì)作為連續(xù)的底部層,跨越該電介質(zhì)層按二維陣列形成多個(gè)可重編程非易失性存儲(chǔ)器元件,該陣列具有在彼此正交的各自第一和第二方向上延伸的離散存儲(chǔ)器元件的行和列,以及形成具有在第一方向上延伸的長度并且在第二方向上間隔開的多個(gè)第一導(dǎo)線以覆蓋且形成與該存儲(chǔ)器元件的行的電接觸,以及在形成該多個(gè)平面的堆疊之后,形成接觸該基板中的切換電路并向上延伸穿過該多個(gè)平面的多個(gè)第二導(dǎo)線,第二導(dǎo)線以與毗鄰的存儲(chǔ)器元件具有電連接但與第一導(dǎo)線保持絕緣的方式在第二方向上定位于該毗鄰的存儲(chǔ)器元件之間,其中可重編程非易失性存儲(chǔ)器元件的三維陣列是通過個(gè)別地電連接在第一導(dǎo)線之一和第二導(dǎo)線之一之間的該多個(gè)平面的堆疊中的該存儲(chǔ)器元件二維陣列形成的。
48.如權(quán)利要求47的方法,其中形成多個(gè)第二導(dǎo)線包括形成在第二方向上與毗鄰的存儲(chǔ)器元件接觸的多個(gè)第二導(dǎo)線。
49.如權(quán)利要求47的方法,其中該個(gè)別平面的形成另外包括在底部電介質(zhì)層上形成在第二方向上延伸的多個(gè)底部電極,且其后在該底部電極的部分上形成該多個(gè)存儲(chǔ)器元件,以及形成該多個(gè)第二導(dǎo)線包括形成與該多個(gè)底部電極接觸的該多個(gè)第二導(dǎo)線,由此使得該多個(gè)存儲(chǔ)器元件中的個(gè)別存儲(chǔ)器元件和該多個(gè)第二導(dǎo)線之間的電連接穿過該多個(gè)底部電極之一。
全文摘要
本發(fā)明公開了三維陣列,其特別適合于響應(yīng)于跨越存儲(chǔ)器元件施加的電壓差而可逆地改變電導(dǎo)水平的存儲(chǔ)器元件??缭轿挥诎雽?dǎo)體基板以上不同距離處的多個(gè)平面形成存儲(chǔ)器元件。所有平面的存儲(chǔ)器元件連接到的位線與基板垂直地取向并穿過多個(gè)平面。
文檔編號(hào)G11C13/02GK102449701SQ201080023571
公開日2012年5月9日 申請(qǐng)日期2010年4月2日 優(yōu)先權(quán)日2009年4月8日
發(fā)明者G.薩馬奇薩 申請(qǐng)人:桑迪士克3D有限責(zé)任公司