国产精品1024永久观看,大尺度欧美暖暖视频在线观看,亚洲宅男精品一区在线观看,欧美日韩一区二区三区视频,2021中文字幕在线观看

  • <option id="fbvk0"></option>
    1. <rt id="fbvk0"><tr id="fbvk0"></tr></rt>
      <center id="fbvk0"><optgroup id="fbvk0"></optgroup></center>
      <center id="fbvk0"></center>

      <li id="fbvk0"><abbr id="fbvk0"><dl id="fbvk0"></dl></abbr></li>

      鎖存裝置制造方法

      文檔序號:6767859閱讀:142來源:國知局
      鎖存裝置制造方法
      【專利摘要】本實用新型涉及一種信號存儲【技術領域】,尤其涉及一種終端通信設備用鎖存裝置。包括鎖存電路,連接于所述終端通信設備的控制單元與所述終端通信設備中與所述控制單元相匹配的控制器件之間。與現(xiàn)有技術相比,本實用新型具有的優(yōu)點是:于終端通信設備的控制單元重啟過程中,通過鎖存電路,將控制單元輸出的控制端信號鎖存,使控制器件被維持原狀態(tài)不便。避免了在系統(tǒng)重啟過程中,因控制單元輸出信號的變化對控制器件產(chǎn)生不利影響。
      【專利說明】鎖存裝置

      【技術領域】
      [0001]本實用新型涉及一種信號存儲【技術領域】,尤其涉及一種終端通信設備用鎖存裝置。

      【背景技術】
      [0002]終端通信設備在使用過程中,通常需要對內(nèi)部的軟件做升級處理,終端通信設備遠程升級后,通常需要對整個系統(tǒng)做初始化后自動做重啟操作,以完成升級后的重新加載,在重啟過程中,控制單元輸出管腳的輸出狀態(tài)處于不確定的狀態(tài),通常會出現(xiàn)虛高電平、虛低電平、高阻狀態(tài)。比如:某芯片的I/o管腳在產(chǎn)品正常工作時輸出低電平,在芯片重啟過程中則可能會出現(xiàn)輸出高阻態(tài),使得被控器件出現(xiàn)非正常工作運行狀態(tài)。
      實用新型內(nèi)容
      [0003]針對現(xiàn)有技術的不足,本實用新型提供一種鎖存裝置,應用終端通信設備,其中:包括
      [0004]鎖存電路,連接于所述終端通信設備的控制單元與所述終端通信設備中與所述控制單元相匹配的控制器件之間,用以于所述終端通信設備內(nèi)部的軟件升級重啟過程中,鎖存所述控制單元輸出的控制信號,并于所述移動終端通信設備重啟完成后,解鎖被所述的所述控制信號,所述控制信號被傳輸至所述控制器件。
      [0005]進一步地,所述鎖存電路的第一輸入端連接所述控制單元的第一輸出端,所述鎖存電路的第二輸入端連接所述控制單元的第二輸出端;所述鎖存電路的第一輸入端連接第一電阻支路的第一節(jié)點;
      [0006]所述第一電阻支路的連接于一輸出預定電壓的電壓輸出端與電源地之間,主要由第一電阻和第二電阻串聯(lián)形成,所述第一電阻與所述第二電阻的連接點形成第一節(jié)點;所述鎖存電路的第一輸出端連接所述控制器件的控制端。
      [0007]進一步地,所述控制單元主要由MCU形成,所述控制單元的第一輸出端由所述MCU的GP1l輸出端形成,所述控制單元的第二輸出端主要由所述MCU的GP102輸出端形成;所述GP1l輸出端輸出控制信號,所述GP102輸出端輸出控制所述控制信號的第一預定電平、第二預定電平;
      [0008]所述鎖存電路的第二輸入端為所述鎖存電路的控制端,
      [0009]于所述GP102輸出端輸出第一預定電平的狀態(tài)下,對所述控制信號解鎖,于所述GP102輸出端輸出第二預定電平狀態(tài)下,對所述控制信號進行鎖存。
      [0010]進一步地,還包括第二電阻支路,連接于所述控制單元的第二輸入端與所述電源地之間,所述第二電阻支路的阻值為4.7ΚΩ。
      [0011]進一步地,還包括第三電阻支路,連接于所述鎖存電路的使能端與所述電源地之間。所述第三電阻支路的阻值為IKΩ。
      [0012]進一步地,所述第二電阻的阻值為4.7ΚΩ,所述預定電壓為3.3V。
      [0013]進一步地,所述鎖存電路的電源端連接所述電壓輸出端。
      [0014]進一步地,還包括一電容支路,連接于所述鎖存電路的電源端與所述電源地之間,所述電容支路的容值為0.1 μ F。
      [0015]進一步地,還包括第三電阻支路,連接于所述鎖存電路的使能端與所述電源地之間,第三電阻支路的阻值為1ΚΩ。
      [0016]進一步地,所述第一預定電平為高電平,所述第二預定電平為低電平。
      [0017]與現(xiàn)有技術相比,本實用新型具有的優(yōu)點是:于終端通信設備的控制單元重啟過程中,通過鎖存電路,將控制單元輸出的控制端信號鎖存,使控制器件被維持原狀態(tài)不便。避免了在系統(tǒng)重啟過程中,因控制單元輸出信號的變化對控制器件產(chǎn)生不利影響。

      【專利附圖】

      【附圖說明】
      [0018]圖1為本實用新型的方框示意圖;
      [0019]圖2為本實用新型的電路結(jié)構圖。

      【具體實施方式】
      [0020]下面將結(jié)合本實用新型實施例中的附圖,對本實用新型實施例中的技術方案進行清楚、完整地描述,顯然,所描述的實施例僅僅是本實用新型一部分實施例,而不是全部的實施例?;诒緦嵱眯滦椭械膶嵤├?,本領域普通技術人員在沒有作出創(chuàng)造性勞動的前提下所獲得的所有其他實施例,都屬于本實用新型保護的范圍。
      [0021]需要說明的是,在不沖突的情況下,本實用新型中的實施例及實施例中的特征可以相互組合。
      [0022]下面結(jié)合附圖和具體實施例對本實用新型作進一步說明,但不作為本實用新型的限定。
      [0023]如圖1所示,一種鎖存裝置,應用于終端通信設備,其中:包括
      [0024]鎖存電路,連接于終端通信設備的控制單元與終端通信設備中與控制單元相匹配的控制器件之間,用以于終端通信設備內(nèi)部的軟件升級重啟過程中,鎖存控制單元輸出的控制信號,并于移動終端通信設備重啟完成后,釋放被的控制信號,控制信號被傳輸至控制器件。
      [0025]本實用新型中控制器件包括但不限于繼電器、電子開關、電源芯片、時鐘芯片、邏輯芯片。通過在控制單元與控制器件之間設置一鎖存電路,于終端通信設備的控制單元重啟過程中,通過鎖存電路,將控制單元輸出的控制端信號鎖存,使控制器件維持原狀態(tài)不便。避免了在系統(tǒng)重啟過程中,因控制單元輸出信號的變化對控制器件產(chǎn)生不利影響。
      [0026]進一步地,如圖2所示,鎖存電路的第一輸入端連接控制單元的第一輸出端,鎖存電路的第二輸入端連接控制單元的第二輸出端;
      [0027]鎖存電路的第二輸入端還連接第一電阻支路的第一節(jié)點I ;
      [0028]第一電阻支路的連接于一輸出預定電壓的電壓輸出端與電源地之間,主要由第一電阻Rl和第二電阻R2串聯(lián)形成,第一電阻Rl與第二電阻R2的連接點形成第一節(jié)點I ;
      [0029]鎖存電路的第一輸出端連接控制器件的控制端。
      [0030]于終端通信設備正常運行狀態(tài)下,控制單元的第一輸出端輸出控制信號,該控制信號可以為選通信號,控制單元的第二輸出端用以輸出高電平信號或者低電平信號,鎖存電路的第二輸入端在高電平信號的作用下,使得鎖存電路處于非鎖存狀態(tài),鎖存電路的第一輸出端輸出控制信號控制被選通的控制器件;與系統(tǒng)軟件升級后被重啟過程中,控制單元的第二輸出端呈高阻狀態(tài),通過第二電阻以使得鎖存電路的第二輸入端處于低電平信號的作用下,使得鎖存電路處于鎖存狀態(tài),鎖存電路的第一輸出端維持原來的控制信號保持不變;實現(xiàn)鎖存功能,于終端通信設備被重啟后,控制單元的第一輸出端輸出控制信號,控制單元的第二輸出端用以輸出高電平信號,鎖存電路被解鎖。在重啟過程中,控制單元第一輸出端的輸出虛高電平、虛低電平或高阻狀態(tài)的無效控制信號,但是該無效控制信號均無法影響被控制器件。進一步的,控制單元的第二輸出端可由外接的電路控制其輸出預定的輸出狀態(tài),輸出狀態(tài)可為高電平、低電平或者高阻狀態(tài),也可有由終端通信設備強制選擇控制單元的第二輸出端的輸出狀態(tài)。
      [0031]作為進一步優(yōu)選實施方案,控制單元主要由1⑶形成,控制單元的第一輸出端由1⑶的即101輸出端形成,控制單元的第二輸出端主要由1⑶的⑶102輸出端形成;即101輸出端輸出控制信號,⑶102輸出端輸出控制控制信號的第一預定電平、第二預定電平;
      [0032]鎖存電路的第二輸入端為鎖存電路的控制端,
      [0033]于即102輸出端輸出第一預定電平的狀態(tài)下,對控制信號解鎖,于⑶102輸出端輸出第二預定電平狀態(tài)下,對控制信號進行鎖存。第一預定電平為高電平,第二預定電平為低電平。
      [0034]作為進一步優(yōu)選方案,鎖存電路主要由741^(:1073芯片形成。其中741^(:1073芯片的0引腳為鎖存電路的第一輸入端,引腳為鎖存電路的第二輸入端,乂⑶為電源端,/02引腳為使能端,0引腳為鎖存電路的第一輸出端。0引腳連接控制器件的控制端。
      [0035]作為進一步優(yōu)選方案,預定電壓為3.37,第二電阻的阻值為4.71(0。于系統(tǒng)被重啟過程中,通過第二電阻以對預定電壓進行分壓,使得鎖存電路的第二輸入端⑶處于低電平狀態(tài),實現(xiàn)鎖存功能。于系統(tǒng)正常工作狀態(tài)下,控制單元的第二輸出端輸出高電平,進而使得鎖存電路第二輸入端⑶處于高電平狀態(tài),實現(xiàn)解鎖功能。
      [0036]作為進一步優(yōu)選方案,還包括第二電阻支路,連接于控制單元的第二輸入端與電源地之間。第二電阻支路的阻值為4.71(0。第二電阻支路主要由第三電阻…形成。
      [0037]作為進一步優(yōu)選方案,還包括第三電阻支路,連接于鎖存電路的使能端/02與電源地之間。第三電阻支路的阻值為11(0,第三電阻支路主要由第四電阻財形成。當使能端/02輸出高電平時,鎖存電路工作于解鎖狀態(tài),當使能端/02輸出低電平時,鎖存電路的第一輸出端0處于高阻狀態(tài),通過第四電阻財使得鎖存電路處于鎖存狀態(tài)。
      [0038]作為進一步優(yōu)選方案,鎖存電路的電源端乂⑶連接電壓輸出端。電壓輸出端輸出3.的電壓,用于為鎖存電路提供工作電壓。
      [0039]作為進一步優(yōu)選方案,還包括一電容支路,連接與鎖存電路的電壓輸出端與電源地之間。進一步地,電容支路的容值為0.1 V?。通過0.1 V?電容,濾除系統(tǒng)的高頻成分干擾信號。
      [0040]本實用新型提供的一種鎖存裝置,可以將控制單元輸出的控制端信號做鎖存處理。
      [0041]以上僅為本實用新型較佳的實施例,并非因此限制本實用新型的實施方式及保護范圍,對于本領域技術人員而言,應當能夠意識到凡運用本實用新型說明書及圖示內(nèi)容所作出的等同替換和顯而易見的變化所得到的方案,均應當包含在本實用新型的保護范圍內(nèi)。
      【權利要求】
      1.一種鎖存裝置,應用終端通信設備,其特征在于:包括 鎖存電路,連接于所述終端通信設備的控制單元與所述終端通信設備中與所述控制單元相匹配的控制器件之間,用以于所述終端通信設備內(nèi)部的軟件升級重啟過程中,鎖存所述控制單元輸出的控制信號,并于所述移動終端通信設備重啟完成后,解鎖被所述的所述控制信號,所述控制信號被傳輸至所述控制器件。
      2.根據(jù)權利要求1所述的鎖存裝置,其特征在于: 所述鎖存電路的第一輸入端連接所述控制單元的第一輸出端,所述鎖存電路的第二輸入端連接所述控制單元的第二輸出端;所述鎖存電路的第一輸入端連接第一電阻支路的第一節(jié)點; 所述第一電阻支路的連接于一輸出預定電壓的電壓輸出端與電源地之間,主要由第一電阻和第二電阻串聯(lián)形成,所述第一電阻與所述第二電阻的連接點形成第一節(jié)點;所述鎖存電路的第一輸出端連接所述控制器件的控制端。
      3.根據(jù)權利要求1所述的鎖存裝置,其特征在于: 所述控制單元主要由MCU形成,所述控制單元的第一輸出端由所述MCU的GP1l輸出端形成,所述控制單元的第二輸出端主要由所述MCU的GP102輸出端形成;所述GP1l輸出端輸出控制信號,所述GP102輸出端輸出控制所述控制信號的第一預定電平、第二預定電平; 所述鎖存電路的第二輸入端為所述鎖存電路的控制端, 于所述GP102輸出端輸出第一預定電平的狀態(tài)下,對所述控制信號解鎖,于所述GP102輸出端輸出第二預定電平狀態(tài)下,對所述控制信號進行鎖存。
      4.根據(jù)權利要求2所述的鎖存裝置,其特征在于:還包括第二電阻支路,連接于所述控制單元的第二輸入端與所述電源地之間,所述第二電阻支路的阻值為4.7ΚΩ。
      5.根據(jù)權利要求2所述的鎖存裝置,其特征在于:還包括第三電阻支路,連接于所述鎖存電路的使能端與所述電源地之間。所述第三電阻支路的阻值為1ΚΩ。
      6.根據(jù)權利要求2所述的鎖存裝置,其特征在于:所述第二電阻的阻值為4.7ΚΩ,所述預定電壓為3.3V。
      7.根據(jù)權利要求2所述的鎖存裝置,其特征在于:所述鎖存電路的電源端連接所述電壓輸出端。
      8.根據(jù)權利要求2所述的鎖存裝置,其特征在于:還包括一電容支路,連接于所述鎖存電路的電源端與所述電源地之間,所述電容支路的容值為0.1 μ F。
      9.根據(jù)權利要求2所述的鎖存裝置,其特征在于:還包括第三電阻支路,連接于所述鎖存電路的使能端與所述電源地之間,第三電阻支路的阻值為1ΚΩ。
      10.根據(jù)權利要求3所述的鎖存裝置,其特征在于:所述第一預定電平為高電平,所述第二預定電平為低電平。
      【文檔編號】G11C14/00GK204204424SQ201420646523
      【公開日】2015年3月11日 申請日期:2014年10月31日 優(yōu)先權日:2014年10月31日
      【發(fā)明者】裴志剛 申請人:上海斐訊數(shù)據(jù)通信技術有限公司
      網(wǎng)友詢問留言 已有0條留言
      • 還沒有人留言評論。精彩留言會獲得點贊!
      1