国产精品1024永久观看,大尺度欧美暖暖视频在线观看,亚洲宅男精品一区在线观看,欧美日韩一区二区三区视频,2021中文字幕在线观看

  • <option id="fbvk0"></option>
    1. <rt id="fbvk0"><tr id="fbvk0"></tr></rt>
      <center id="fbvk0"><optgroup id="fbvk0"></optgroup></center>
      <center id="fbvk0"></center>

      <li id="fbvk0"><abbr id="fbvk0"><dl id="fbvk0"></dl></abbr></li>

      具有升壓限制的升壓電路的制作方法

      文檔序號:6748465閱讀:248來源:國知局
      專利名稱:具有升壓限制的升壓電路的制作方法
      技術(shù)領(lǐng)域
      本發(fā)明涉及用于產(chǎn)生比電源電壓高的升高電壓的升壓電路。
      在所有的非易失半導(dǎo)體存儲器件中,當(dāng)進行讀操作時,需要向相應(yīng)的字線提供比電源電壓高的驅(qū)動電壓。另一方面,強烈的需要降低電源電壓。為此,傳統(tǒng)的非易失半導(dǎo)體存儲器件經(jīng)常使用升壓電路用于將字線電壓升到高于電源電壓的電壓。同樣在DRAM中,需要向驅(qū)動晶體管的字線的柵極提供高于電源電壓的電壓,從而驅(qū)動晶體管的字線的輸出電壓或字線電壓被設(shè)定到電源電壓的水平。為此,使用由升壓電路放大的控制信號。
      作為此種器件的一個實例,在日本公開專利申請(JP-A-Heisei 6-28876)中揭示了一種非易失半導(dǎo)體存儲器件。該非易失半導(dǎo)體存儲器件的特征如下。即,在讀操作中電容器的一端與所選的字線相連。當(dāng)所選的字線在讀操作中被驅(qū)動時,電容器的另一端的電壓從低電平上升到高電平,在電容器的一端具有高于電源電壓的電平。然后,將高于電源電壓的電壓提供到所選的字線作為字線驅(qū)動電壓。簡而言之,通過使用由升壓電路升高到高于電源電壓的電壓驅(qū)動字線。
      同樣,在參考文獻中,公開了其他的非易失半導(dǎo)體存儲器件。即,在一種非易失半導(dǎo)體存儲器件中,響應(yīng)芯片驅(qū)動信號的升壓電路和另一個升壓電路被同時使用,從而字線驅(qū)動電壓保持不超過所允許的電平。同樣,非易失半導(dǎo)體存儲器件可適應(yīng)較低的電源電壓。同樣,在另一個非易失半導(dǎo)體存儲器件中,如

      圖1所示,通過幾級二極管對升壓電路的輸出進行限定,以防止字線驅(qū)動電壓升高到所不需要的電平。
      在圖1的傳統(tǒng)的實例中,反相器16和電容器17構(gòu)成升壓電路,一個NMOS晶體管10和一個電源線路8構(gòu)成電壓切換電路。另外,限制電路部分22由兩個二極管20和21構(gòu)成。在此實例中,對節(jié)點18充電到電源電壓Vcc。當(dāng)輸入ATD信號時,根據(jù)反相器16和電容器17的升壓作用將節(jié)點電壓升高到高于電源電壓Vcc的電壓。這與圖7中所示的電路的情況相類似。當(dāng)根據(jù)內(nèi)部行地址信號已經(jīng)選擇字線6時,通過NMOS晶體管11將節(jié)點18的電壓提供到字線6。其結(jié)果,當(dāng)字線6的電壓升高到高于所允許的電壓時,由串聯(lián)連接的二極管20和21構(gòu)成的限制電路22開始工作,防止節(jié)點18的電壓或字線6的電壓超過所允許的電壓水平。
      同樣,在日本專利公開(JP-A-Heisei10-50088)中揭示了一種技術(shù),其中在非易失半導(dǎo)體存儲器件中對于寫操作或擦除操作,電源電壓總是被升高到高壓。對應(yīng)于驅(qū)動信號輸出高壓,當(dāng)高壓超過基準電壓時,升壓電路的某些構(gòu)件的工作被停止。
      因此,在由Johnny C.Chen等的“A2.7vonly 8 MbX16 NOR flashmemory”(1996對于超大規(guī)模集成電路(VLSI)的技術(shù)論文文摘的文集pp172-173)中描述了一種技術(shù),其中可提供多個升壓電路并將輸出連在一起,并當(dāng)產(chǎn)生要使用的電源電壓時,根據(jù)電源電壓電平選擇相連的升壓電路的所需的數(shù)目。
      然而,由于只使用了升壓電路,上述的傳統(tǒng)的非易失半導(dǎo)體存儲器件并不實用。無法抑制在字線上的驅(qū)動電壓的過度的升高。即,當(dāng)字線電壓太高時,從存儲單元讀出的電流升高。當(dāng)電壓太低時,電流降低。在上述兩種情況下,存儲在存儲器中的數(shù)據(jù)將會被錯誤地讀出。當(dāng)半導(dǎo)體存儲器件的電源電壓在3V到5V的范圍時,可避免此問題。然而,最近要求半導(dǎo)體存儲器件工作在1.8V-5V的較寬的范圍內(nèi)。即使在較寬的電源電壓的范圍內(nèi),為了從存儲單元讀出數(shù)據(jù),被升高的電壓停留在某一電壓范圍內(nèi)是很重要的。
      同樣,根據(jù)所需的電源電壓選擇要相連的升壓電路的數(shù)目的技術(shù)無法抑制被升高的電壓的變化,從而數(shù)據(jù)被錯誤地讀出。
      對應(yīng)于驅(qū)動信號升高電源電壓的技術(shù)無法適應(yīng)高速的讀操作。這是因為在內(nèi)部地址被切換的同時驅(qū)動信號被切換。同樣,雖然升壓電路可產(chǎn)生高于電源電壓兩倍的電壓,升高到所需的電壓需要幾十個時鐘脈沖。這將導(dǎo)致很長時間的能量消耗。
      因此,在通過用二極管限制升壓電路的輸出(被升高的電壓)的技術(shù)中,電荷的過量的部分被從升壓電路的輸出通過二極管釋放到地電勢,從而被升高的電壓不會超過基準電壓。其結(jié)果,存儲在升壓驅(qū)動電容和負載中的一些電荷被遺失。為此,當(dāng)反相器的輸出被設(shè)定到低電平同時重新啟動升壓操作時,被升高的電壓降低到低于其初始電壓的電壓。因此,如果從重新啟動操作到下一個升壓操作的預(yù)-充電時間較短,被升高的電壓很難達到其所需的電壓,升壓速度將被減慢。相應(yīng)的,非易失半導(dǎo)體存儲器件無法進行高速讀取操作。
      本發(fā)明的一個目的是提供一種升壓電路,其可快速的產(chǎn)生具有很小漂移的升壓。
      本發(fā)明的另一個目的是提供一種升壓電路,其中可縮短重新啟動和預(yù)充電時間。
      本發(fā)明的另一個目的是提供一種半導(dǎo)體存儲器件,其可通過上述的升壓電路進行高速的和高可靠性的工作。
      為了實現(xiàn)本發(fā)明的一個方面,升壓電路包含多個升壓電路單元;電壓檢測電路和升壓控制電路。多個升壓電路單元的輸出連在一起,并各自具有升壓功能。多個升壓電路單元對應(yīng)于驅(qū)動信號產(chǎn)生高于電源電壓的升壓。電壓檢測電路檢測升壓是否高于預(yù)定的電壓,當(dāng)其檢測到升壓高于預(yù)定的電壓時,產(chǎn)生電壓控制信號。升壓控制電路響應(yīng)電壓控制信號限制多個升壓電路單元的預(yù)定的幾個的升壓功能。在此情況下,除預(yù)定的幾個以外的剩余的幾個升壓電路繼續(xù)進行升壓操作。
      多個升壓電路單元可為第一和第二升壓電路單元,第二升壓電路單元可為預(yù)定的升壓電路單元。在此情況下,第一和第二升壓電路單元最好包括具有升壓功能的第一和第二電容器,第一升壓電路的電容大于第二升壓電路的電容。
      同樣,多個升壓電路單元可以是第一到第三升壓電路單元,而預(yù)定的升壓電路單元可是第三升壓電路。在此情況下,第一到第三升壓電路單元可是具有相同電容的電容器。
      升壓控制電路可停止預(yù)定升壓電路單元的升壓功能,以限制升壓功能。
      同樣,當(dāng)升壓電路包含在具有用于存儲單元陣列的字線的半導(dǎo)體存儲器件中時,響應(yīng)地址的切換產(chǎn)生驅(qū)動信號,可將被升高的電壓提供給對應(yīng)于地址的其中的一個字線。
      為了實現(xiàn)本發(fā)明的另一個目的,升壓的方法包含響應(yīng)驅(qū)動信號并通過多個輸出端連在一起并各自具有升壓功能的升壓電路單元產(chǎn)生高于電源電壓的升壓;檢測升壓是否高于預(yù)定的電壓,當(dāng)檢測出升壓高于預(yù)定的電壓時產(chǎn)生電壓控制信號;及響應(yīng)電壓控制信號限制多個升壓電路的預(yù)定的幾個的升壓功能。
      為了實現(xiàn)本發(fā)明的另一個目的,升壓電路包括多個升壓電路單元,每個包括一個電容器,其輸出連在一起,其中電容器用于起升壓的作用以響應(yīng)驅(qū)動信號產(chǎn)生高于電源電壓的升壓用于對負載電容器充電;電壓檢測電路,用于檢測升壓是否高于預(yù)定的電壓,當(dāng)檢測到升壓高于預(yù)定的電壓時,產(chǎn)生電壓控制信號;及升壓控制電路,用于響應(yīng)電壓控制信號限制多個升壓電路的預(yù)定的幾個的升壓功能,從而預(yù)定升壓電路單元的電容器被作為用升壓進行充電的附加的負載電容器。
      圖1為傳統(tǒng)的非易失半導(dǎo)體存儲器件的主要部分的電路圖;圖2為根據(jù)本發(fā)明的實施例的升壓電路的電路圖;圖3為詳細描述圖2的升壓電路的示意圖;圖4為在圖3中所示的升壓電路中的升壓電路單元和負載電容器之間關(guān)系的示意圖;圖5為圖4中的電路的等效電路的示意圖;圖6A到6G為根據(jù)圖2和圖3的本發(fā)明的第一實施例的升壓電路的各個部分的波形圖;圖7為使用了本發(fā)明的升壓電路的非易失半導(dǎo)體存儲器件的方框圖。
      下面將參考附圖詳細的描述本發(fā)明的升壓電路。
      圖2示出根據(jù)本發(fā)明的實施例的升壓電路的方框圖。根據(jù)本發(fā)明的升壓電路包含升壓控制電路4;多個升壓電路單元1和2及升壓檢測電路3。多個升壓電路單元1和2的輸出被連在一起。在每一次地址信號或時鐘或控制信號被切換到預(yù)定的狀態(tài)時,多個升壓電路單元1和2進行升壓操作以將字線電壓升高到高于電源電壓。升壓檢測電路3檢測升壓電路的輸出是否高于預(yù)定的電壓。升壓控制電路4在當(dāng)升壓電路單元1和2的輸出高于預(yù)定的電平時限制升壓電路單元的升壓功能。
      圖7中示出根據(jù)本發(fā)明的實施例的半導(dǎo)體存儲器件的示意圖。非易失半導(dǎo)體器件包含存儲單元陣列MA,地址緩沖器AB,行解碼器RD,列解碼器CD,字線驅(qū)動器WD,ATD電路AT,升壓電路BS,電荷泵電路VU,及電壓切換電路SW。
      地址緩沖器AB保存地址信號。行解碼器RD接收來自地址緩沖器AB的行地址以選擇存儲單元陣列MA中的字線WL。字線驅(qū)動器WD根據(jù)行解碼器RD的輸出向所選的字線WL輸出所需的電壓。列解碼器CD接收來自地址緩沖器AB的列地址以在存儲單元陣列MA中選擇位線BL。在讀操作中ATD電路AT檢測地址緩沖器AB中的地址信號的變化,以產(chǎn)生升壓驅(qū)動信號ATDBST。升壓電路BS產(chǎn)生響應(yīng)升壓驅(qū)動信號ATDBST的升壓。電荷泵電路VU在當(dāng)對存儲單元陣列MA進行寫操作或擦除操作時產(chǎn)生高壓。電壓切換電路SW選擇升壓電路BS和電荷泵電路VU的輸出中的一個提供到字線驅(qū)動器WD。
      存儲單元陣列MA可為EPROM存儲單元陣列,其中按矩陣形式排列多個快速存儲單元,且每個快速存儲單元位于字線WL和位線BL的交點相鄰的位置。通過行解碼器RD和列解碼器CD可選擇每個存儲單元MC。當(dāng)進行寫操作時,電荷被注入到存儲單元MC的浮置柵極。當(dāng)進行擦除操作時,電荷被放電。
      在來自所需的存儲單元MC的讀操作中,升壓電路BS產(chǎn)生電壓切換電路SW的電源電壓的字線電壓VWORD,并提供到相應(yīng)的字線WL。字線電壓VWORD被提供到與相應(yīng)的字線WL相連的所有的存儲單元MC。因此,從位線BL上的所選的存儲單元MC中讀出數(shù)據(jù)“0”(處于寫操作)或“1”(處于擦除操作)。需注意的是,字線電壓VWORD被設(shè)定到適當(dāng)?shù)乃?,即通過讀出放大器(未示出)可準確無誤地區(qū)分數(shù)據(jù)“0”和“1”。在對存儲單元MC的寫操作或擦除操作中,電荷泵電路VU執(zhí)行其功能。
      圖2為根據(jù)本發(fā)明的實施例的升壓電路的方框圖。升壓電路基本上對應(yīng)于圖7中所示的升壓電路BS。升壓電路包括兩個升壓電路單元1和2,升壓檢測電路3和升壓控制電路4。升壓控制電路4產(chǎn)生兩個升壓信號BOOST1和BOOST2并被提供到升壓電路單元1和2,當(dāng)如圖7所示從ATD電路AT接收到升壓驅(qū)動信號ATDBST時。升壓電路單元1和2合作產(chǎn)生高于電源電壓的升壓VBOOST。當(dāng)升壓VBOOST升高到預(yù)定的電平時,升壓檢測電路3啟動并向升壓控制電路4提供升壓停止信號BLIMT。對應(yīng)于升壓停止信號BLIMT,升壓控制電路4終止升壓信號BOOST2。因此,升壓電路單元2終止其升壓功能。此后,升壓電路單元1工作維持升壓VBOOST。其結(jié)果,可通過控制升壓防止字線電壓WL在讀操作中超過預(yù)定的電平。同樣,在升壓驅(qū)動信號被停止時,升壓電路單元1停止其升壓操作,上升電壓返回到電源電壓。
      圖3為圖2中的升壓電路的詳細的示意圖。如圖3中所示,升壓電路單元1和2具有升壓電容器C1和C2及用于驅(qū)動他們各自的升壓電容器C1和C2的反相器I1和I2。升壓電路單元1和2的兩個輸出被結(jié)合以輸出升壓VBOOST,并與充電晶體管10相連。升壓檢測電路3包括用于比較升壓VOOST和基準電壓的比較器。當(dāng)升壓VBOOST超過基準電壓REF時,啟動升壓停止信號BLIMT。升壓控制電路4由兩級反相器I3和I4和“與非”門NA構(gòu)成。兩級結(jié)構(gòu)中的反相器I3和I4將來自ATD電路AT中的升壓驅(qū)動信號ATDBST發(fā)送到升壓電路單元1。升壓停止信號BLIMT和在第一級的反相器I3的輸出被提供到“與非”門NA,NA的輸出與升壓電路單元2相連。
      升壓VBOOST與充電晶體管10、字線驅(qū)動器WD、和字線WL相連,如圖7中所示。字線WL與多個存儲單元MC相連。當(dāng)用Cout表示負載電容時,圖3中的升壓電路單元1和2如圖4中所示與負載電容Cout相連。假設(shè)C1+C2=C,可用圖5中的等效電路表示升壓電路。在開始升壓功能之前,升壓VBOOST被通過充電晶體管10充電到電源電壓。當(dāng)升壓驅(qū)動電容器C的輸入從0升高到V時,通過電容分壓效應(yīng)可用下面的公式(1)表示升壓VBOOSTVBOOST=Vcc+CC+CoutV---(1)]]>從上面的公式(1)可以看出,為了使升壓VBOOST足夠的高于電源電壓,需要增加驅(qū)動電容,由于在大電容器的存儲單元陣列MA中負載電容Cout變大。在電容元件由多晶硅材料構(gòu)成和用單一的元件升高電容的情況下,由于元件面積變大,升壓驅(qū)動電容的時鐘轉(zhuǎn)換速度降低,從而升壓工作速度下降。為了解決上述的問題,升壓驅(qū)動電容被分割為多個并聯(lián)的元件,從而盡可能地降低寄生電阻。
      在本發(fā)明中,升壓被通過改變升壓驅(qū)動電容C而不超過預(yù)定的電平。為此,如圖3中所示,通過兩個電容C1和C2實現(xiàn)電容C,同樣對應(yīng)于升壓停止信號BLIMT終止升壓電路單元的工作。
      在本發(fā)明中,圖1中所示的兩個二極管20和21的限制電路中的電流路徑在確定升壓VBOOST時被去除。相應(yīng)的,存儲在升壓驅(qū)動電容C1和C2及負載電容Cout中的電荷未遺失。因此,在重新開始升壓操作后,升壓VBOOST不會降低到低于電源電壓,從而如果到下一個升壓操作的預(yù)充電時間變短,升壓會降低。升壓操作的重新開始意味著升壓操作被停止,而升壓驅(qū)動信號ATDBST被設(shè)定到關(guān)閉狀態(tài)。
      兩個升壓驅(qū)動電容C1和C2之間的關(guān)系最好為C1>C2,且最好升壓驅(qū)動電容C1和升壓驅(qū)動電容C2的比值為2∶1。在一個變更的實例中可獲得同樣的效果,其中升壓驅(qū)動電容被分割為三個元件,而升壓終止信號BLIMT被提供到三個元件中的一個上。
      下面將參考圖6A到6G詳細描述圖2中所示的實施例的操作。
      為了簡化描述,假設(shè)每個信號的高電平等于電源電壓,而低電平等于地電勢GND。當(dāng)本實施例中的非易失半導(dǎo)體存儲器件處于其中的行地址未被確定時的初始狀態(tài)時,字線驅(qū)動器WD的NMOS晶體管T1被接通,而PMOS晶體管T2被截止。因此,字線WL被加上0伏的地電壓。同樣,如上所述,通過充電晶體管10將升壓VBOOST充電到電源電壓Vcc。
      在此情況下,當(dāng)?shù)刂肪彌_器中的非易失半導(dǎo)體存儲器件的內(nèi)部地址數(shù)據(jù)的行地址被按圖6A所示進行改變時,相應(yīng)的行解碼器RD的NMOS晶體管T1被截止,而相應(yīng)的PMOS晶體管T2被導(dǎo)通。其結(jié)果,字線電壓VWORD被從充電晶體管10提供到字線WL。在此情況下,字線電壓VWORD為Vcc。
      需注意的是,在此實施例中采用了兩個升壓電路單元1和2。然而,本發(fā)明并不限于此。升壓電路的數(shù)目可以是三個或更多。例如,提供三個具有相同的升壓驅(qū)動電容的升壓電路,而對應(yīng)于升壓停止信號BLIMT三個升壓電路的每一個的升壓功能都會被終止。
      在NMOS晶體管T1和PMOS晶體管T2被反相后,ATD電路AT用較小的延遲啟動升壓驅(qū)動信號ATDBST。這是基于下述的理由。即,升壓VBOOST響應(yīng)升壓驅(qū)動信號ATDBST被通過下述的程序升高到高于電源電壓的電壓。如果對NMOS晶體管T1從導(dǎo)通狀態(tài)切換到截止?fàn)顟B(tài)未給出任何時間余量,就會存在一個時間周期,在其中晶體管T1和T2處于導(dǎo)通狀態(tài),從而直通電流通過PMOS晶體管T2和NMOS晶體管T1從電壓切換電路SW流到地。因此,給出較小的延遲,防止丟失對生成升壓VBOOST起作用的電荷。
      升壓驅(qū)動信號ATDBST為負脈沖。因此,通過反相器I3和I4的升壓信號BOOST1同樣為負脈沖,如圖6C中所示。同樣,如圖6F所示,由于升壓停止信號BLIMT在開始時,被設(shè)定到電源電壓Vcc,升壓信號BOOST2為負脈沖,作為“與非”門NA的輸出,“與非”門輸入升壓停止信號BLIMT和反相器I3的輸出,如圖6D所示。
      據(jù)根升壓驅(qū)動電容C1和C2的作用,升壓VBOOST被升高到下述的由上述的方程決定的電壓,如圖6E所示。Vcc(1+C1+C2C1+C2+Cout)---(2)]]>當(dāng)升壓VBOOST超過基準電壓REF時,電壓檢測電路3啟動升壓停止信號BLIMT,使其具有負脈沖,如圖6F所示。為此,“與非”門NA將升壓信號BOOST2移回到電源電壓Vcc,而反相器I2停止對升壓驅(qū)動電容C2的充電操作。其結(jié)果,只有升壓電路單元1對產(chǎn)生升壓VBOOST有貢獻。因此,升壓VBOOST的升壓曲線更平緩。在此情況下,電容C2可作為負載電容Cout的附加負載電容。因此,升壓VBOOST的升壓曲線可變得更平緩。
      在此情況下,在不丟失升壓VBOOST的電荷的情況下防止字線電壓VWORD升壓到不需要的電壓。這是因為當(dāng)ATD電路AT終止升壓驅(qū)動信號ATDBST時,升壓VBOOST被降回到電源電壓Vcc。因此,與傳統(tǒng)的實例中的丟失一些電荷的情況不同,不會存在升壓VBOOST降低到低于電源電壓Vcc的情況。
      本發(fā)明的方案是,多個升壓電路單元的輸出相連用于產(chǎn)生升壓。同樣,當(dāng)升壓超過預(yù)定的數(shù)值時,升壓電路單元的部分功能受到限制。因此,可獲得較小電壓變化的升壓。同樣,由于本發(fā)明被設(shè)計為不形成把上升電壓保持在最小電壓改變的狀態(tài)的電流通道,用于產(chǎn)生升壓的電荷不會丟失。因此,在恢復(fù)升壓時升壓會移回到其初始的電壓狀態(tài)。為此,可縮短用于重新設(shè)定操作和預(yù)充電的時間。因此,可獲得高速工作和高可靠性的半導(dǎo)體存儲器件。
      權(quán)利要求
      1.一種升壓電路,其特征在于包含多個升壓電路單元,多個升壓電路單元的輸出連在一起,并各自具有升壓功能,對應(yīng)于驅(qū)動信號產(chǎn)生高于電源電壓的升壓;電壓檢測電路,用于檢測升壓是否高于預(yù)定的電壓,當(dāng)其檢測到所述升壓高于預(yù)定的電壓時,產(chǎn)生電壓控制信號;升壓控制電路,其響應(yīng)所述電壓控制信號限制所述多個升壓電路單元的預(yù)定的幾個的升壓功能。
      2.根據(jù)權(quán)利要求1所述的升壓電路,其特征在于除所述預(yù)定的幾個以外的所述剩余的幾個升壓電路繼續(xù)進行所述升壓操作。
      3.根據(jù)權(quán)利要求1所述的升壓電路,其特征在于所述多個升壓電路單元為第一和第二升壓電路單元,所述第二升壓電路單元為所述預(yù)定的升壓電路單元。
      4.根據(jù)權(quán)利要求3所述的升壓電路,其特征在于所述第一和第二升壓電路單元包括具有所述升壓功能的第一和第二升壓電路,所述第一升壓電路的電容大于所述第二升壓電路的電容。
      5.根據(jù)權(quán)利要求1所述的升壓電路,其特征在于所述多個升壓電路單元可以是第一到第三升壓電路單元,而所述預(yù)定的升壓電路單元可是所述第三升壓電路。
      6.根據(jù)權(quán)利要求5所述的升壓電路,其特征在于所述第一到第三升壓電路單元可是具有相同電容的電容器。
      7.根據(jù)權(quán)利要求1到6的任何一項權(quán)利要求所述的升壓電路,其特征在于所述升壓控制電路可停止所述預(yù)定升壓電路單元的所述升壓功能,以限制所述升壓功能。
      8.根據(jù)權(quán)利要求1到6的任何一項權(quán)利要求所述的升壓電路,其特征在于所述升壓電路包含在具有用于存儲單元陣列的字線的半導(dǎo)體存儲器件中,及響應(yīng)地址的切換產(chǎn)生所述驅(qū)動信號,及可將所述被升高的電壓提供給對應(yīng)于所述地址的所述其中的一個字線。
      9.一種升壓的方法,其特征在于包含響應(yīng)驅(qū)動信號并通過多個輸出端連在一起并各自具有升壓功能的升壓電路單元產(chǎn)生高于電源電壓的升壓;檢測所述升壓是否高于預(yù)定的電壓,當(dāng)檢測出所述升壓高于預(yù)定的電壓時產(chǎn)生電壓控制信號;及響應(yīng)所述電壓控制信號限制所述多個升壓電路單元中的預(yù)定幾個升壓電路單元的所述升壓功能。
      10.根據(jù)權(quán)利要求9所述的方法,其特征在于所述限制步驟包括在除所述預(yù)定的升壓電路單元以外的剩余的幾個所述多個升壓電路中連續(xù)進行所述升壓操作。
      11.根據(jù)權(quán)利要求9所述的方法,其特征在于所述多個升壓電路單元為第一和第二升壓電路單元,且所述第二升壓電路單元為所述預(yù)定的升壓電路單元,及其中所述第一和第二升壓電路單元包括第一和第二具有所述升壓功能的第一和第二電容器,而所述第一升壓電路單元的電容大于所述第二升壓電路單元的電容。
      12.根據(jù)權(quán)利要求9所述的方法,其特征在于所述多個升壓電路單元為第一到第三升壓電路單元,而所述預(yù)定的升壓電路單元為所述第三升壓電路單元,及其中所述第一到第三升壓電路單元具有電容相同的電容器。
      13.根據(jù)權(quán)利要求9到12任何一項權(quán)利要求所述的方法,其特征在于所述限制步驟包括停止所述預(yù)定的升壓電路單元的所述升壓功能的步驟。
      14.根據(jù)權(quán)利要求9到12的任何一項權(quán)利要求所述的方法,其特征在于所述升壓電路被包含在具有用于存儲單元陣列的字線的半導(dǎo)體存儲器件中,及所述方法還包含對應(yīng)于地址的切換產(chǎn)生所述驅(qū)動信號;及將所述升壓提供給對應(yīng)于所述地址的其中的一個所述字線。
      全文摘要
      升壓電路包含多個升壓電路單元;電壓檢測電路和升壓控制電路。多個升壓電路單元的輸出連在一起,并各自具有升壓功能。多個升壓電路單元對應(yīng)于驅(qū)動信號產(chǎn)生高于電源電壓的升壓。電壓檢測電路檢測升壓是否高于預(yù)定的電壓,當(dāng)其檢測到升壓高于預(yù)定的電壓時,產(chǎn)生電壓控制信號。升壓控制電路響應(yīng)電壓控制信號限制多個升壓電路單元的預(yù)定的幾個的升壓功能。在此情況下,除預(yù)定的幾個以外的剩余的幾個升壓電路繼續(xù)進行升壓操作。
      文檔編號G11C11/407GK1233838SQ9910568
      公開日1999年11月3日 申請日期1999年4月22日 優(yōu)先權(quán)日1998年4月24日
      發(fā)明者須藤直昭 申請人:日本電氣株式會社
      網(wǎng)友詢問留言 已有0條留言
      • 還沒有人留言評論。精彩留言會獲得點贊!
      1