国产精品1024永久观看,大尺度欧美暖暖视频在线观看,亚洲宅男精品一区在线观看,欧美日韩一区二区三区视频,2021中文字幕在线观看

  • <option id="fbvk0"></option>
    1. <rt id="fbvk0"><tr id="fbvk0"></tr></rt>
      <center id="fbvk0"><optgroup id="fbvk0"></optgroup></center>
      <center id="fbvk0"></center>

      <li id="fbvk0"><abbr id="fbvk0"><dl id="fbvk0"></dl></abbr></li>

      一種移位寄存器、柵極驅(qū)動(dòng)電路及顯示裝置的制造方法

      文檔序號(hào):10727092閱讀:371來源:國知局
      一種移位寄存器、柵極驅(qū)動(dòng)電路及顯示裝置的制造方法
      【專利摘要】本發(fā)明公開了一種移位寄存器、柵極驅(qū)動(dòng)電路及顯示裝置,包括:輸入模塊、第一復(fù)位模塊、節(jié)點(diǎn)控制模塊、削角控制模塊、第一輸出模塊以及第二輸出模塊;其中,通過設(shè)置削角控制模塊,并且通過上述六個(gè)模塊的相互配合,可以使驅(qū)動(dòng)信號(hào)輸出端輸出的掃描信號(hào)的電位發(fā)生改變,以形成具有削角波形的掃描信號(hào),當(dāng)將該具有削角波形的掃描信號(hào)依次通過各行柵線輸入到對(duì)應(yīng)行中的各像素單元時(shí),可以使跳變電壓△Vp減小,從而改善顯示面板的閃爍、殘像等現(xiàn)象,提高顯示面板的顯示品質(zhì)。
      【專利說明】
      一種移位寄存器、柵極驅(qū)動(dòng)電路及顯示裝置
      技術(shù)領(lǐng)域
      [0001] 本發(fā)明涉及顯示技術(shù)領(lǐng)域,特別涉及一種移位寄存器、柵極驅(qū)動(dòng)電路及顯示裝置。
      【背景技術(shù)】
      [0002] 隨著顯示技術(shù)的飛速發(fā)展,顯示面板越來越向著高集成度和低成本的方向發(fā)展。 其中,陣列基板行驅(qū)動(dòng)(Gate Driver on Array,G0A)技術(shù)將薄膜晶體管(Thin Film TranSist〇r,TFT)柵極開關(guān)電路集成在顯示面板的陣列基板上以形成對(duì)顯示面板的掃描驅(qū) 動(dòng),從而可以省去柵極集成電路(Integrated Circuit,1C)的綁定(Bonding)區(qū)域以及扇出 (Fan-out)區(qū)域的布線空間,不僅可以在材料成本和制備工藝兩方面降低產(chǎn)品成本,而且可 以使顯示面板做到兩邊對(duì)稱和窄邊框的美觀設(shè)計(jì);并且,這種集成工藝還可以省去柵極掃 描線方向的Bonding工藝,從而提高了產(chǎn)能和良率。
      [0003] -般的柵極驅(qū)動(dòng)電路均是由多個(gè)級(jí)聯(lián)的移位寄存器組成,各級(jí)移位寄存器的驅(qū)動(dòng) 信號(hào)輸出端分別對(duì)應(yīng)連接一條柵線,通過各級(jí)移位寄存器實(shí)現(xiàn)依次向顯示面板上的各行柵 線輸入掃描信號(hào)。其中,各行柵線與顯示面板中用于控制像素電極充電的顯示晶體管的柵 極相連,并控制是否導(dǎo)通這些顯示晶體管,以控制是否對(duì)像素電極進(jìn)行充電。然而,現(xiàn)有的 柵極驅(qū)動(dòng)電路不能輕易實(shí)現(xiàn)輸出具有削角波形的掃描信號(hào),使得顯示晶體管從導(dǎo)通到關(guān)閉 的瞬間,由于顯示晶體管中柵極和漏極之間產(chǎn)生的耦合電容較大,造成像素電極上的電壓 產(chǎn)生的跳變電壓AVp較大,從而導(dǎo)致顯示面板在顯示畫面時(shí)出現(xiàn)閃爍、殘像等問題。

      【發(fā)明內(nèi)容】

      [0004] 本發(fā)明實(shí)施例提供一種移位寄存器、柵極驅(qū)動(dòng)電路及顯示裝置,用以輸出具有削 角波形的掃描信號(hào),可以降低顯示面板的閃爍、殘像等問題。
      [0005] 因此,本發(fā)明實(shí)施例提供了一種移位寄存器,包括:輸入模塊、第一復(fù)位模塊、節(jié)點(diǎn) 控制模塊、削角控制模塊、第一輸出模塊以及第二輸出模塊;其中,
      [0006] 所述輸入模塊的第一端與輸入信號(hào)端相連,第二端與第一節(jié)點(diǎn)相連;所述輸入模 塊用于在所述輸入信號(hào)端的控制下將所述輸入信號(hào)端的信號(hào)提供給所述第一節(jié)點(diǎn);
      [0007] 所述第一復(fù)位模塊的第一端與復(fù)位信號(hào)端相連,第二端與所述第一節(jié)點(diǎn)相連,第 三端與參考信號(hào)端相連;所述第一復(fù)位模塊用于在所述復(fù)位信號(hào)端的控制下將所述參考信 號(hào)端的信號(hào)提供給所述第一節(jié)點(diǎn);
      [0008] 所述節(jié)點(diǎn)控制模塊的第一端與所述第一節(jié)點(diǎn)相連,第二端與第二節(jié)點(diǎn)相連;所述 節(jié)點(diǎn)控制模塊用于控制所述第一節(jié)點(diǎn)的電位與所述第二節(jié)點(diǎn)的電位相反;
      [0009] 所述削角控制模塊的第一端與第一時(shí)鐘信號(hào)端相連,第二端與第二時(shí)鐘信號(hào)端相 連,第三端與第一削角控制信號(hào)端相連,第四端與第二削角控制信號(hào)端相連,第五端與所述 第一輸出模塊的第一端相連;所述削角控制模塊用于在所述第一削角控制信號(hào)端的控制下 將所述第一時(shí)鐘信號(hào)端的信號(hào)提供給所述第一輸出模塊的第一端,在所述第二削角控制信 號(hào)端的控制下將所述第二時(shí)鐘信號(hào)端的信號(hào)提供給所述第一輸出模塊的第一端;其中,所 述第一時(shí)鐘信號(hào)端的信號(hào)的電壓幅度與所述第二時(shí)鐘信號(hào)端的信號(hào)的電壓幅度不相同; [0010]所述第一輸出模塊的第二端與所述第一節(jié)點(diǎn)相連,第三端與所述移位寄存器的驅(qū) 動(dòng)信號(hào)輸出端相連;所述第一輸出模塊用于在所述第一節(jié)點(diǎn)的控制下將所述第一輸出模塊 的第一端的信號(hào)提供給所述驅(qū)動(dòng)信號(hào)輸出端,以及在所述第一節(jié)點(diǎn)處于浮接狀態(tài)時(shí),保持 所述第一節(jié)點(diǎn)與所述驅(qū)動(dòng)信號(hào)輸出端之間的電壓差穩(wěn)定;
      [0011]所述第二輸出模塊的第一端與所述參考信號(hào)端相連,第二端與所述第二節(jié)點(diǎn)相 連,第三端與所述驅(qū)動(dòng)信號(hào)輸出端相連;所述第二輸出模塊用于在所述第二節(jié)點(diǎn)的控制下 將所述參考信號(hào)端的信號(hào)提供給所述驅(qū)動(dòng)信號(hào)輸出端。
      [0012] 在一種可能的實(shí)施方式中,在本發(fā)明實(shí)施例提供的上述移位寄存器中,所述節(jié)點(diǎn) 控制模塊包括:第一控制子模塊和第二控制子模塊;其中,
      [0013] 所述第一控制子模塊的第一端與所述參考信號(hào)端相連,第二端與所述第一節(jié)點(diǎn)相 連,第三端與所述第二節(jié)點(diǎn)相連;所述第一控制子模塊用于在所述第二節(jié)點(diǎn)的控制下將所 述參考信號(hào)端的信號(hào)提供給所述第一節(jié)點(diǎn);
      [0014] 所述第二控制子模塊的第一端與第三時(shí)鐘信號(hào)端相連,第二端與所述參考信號(hào)端 相連,第三端與所述第一節(jié)點(diǎn)相連,第四端與所述第二節(jié)點(diǎn)相連;所述第二控制子模塊用于 僅在所述第三時(shí)鐘信號(hào)端的控制下將所述第三時(shí)鐘信號(hào)端的信號(hào)提供給所述第二節(jié)點(diǎn),在 所述第三時(shí)鐘信號(hào)端和所述第一節(jié)點(diǎn)的共同控制下使所述第三時(shí)鐘信號(hào)端與所述第二節(jié) 點(diǎn)之間斷路,在所述第一節(jié)點(diǎn)的控制下使所述第三時(shí)鐘信號(hào)端與所述第二節(jié)點(diǎn)之間斷路, 以及在所述第一節(jié)點(diǎn)的控制下將所述參考信號(hào)端的信號(hào)提供給所述第二節(jié)點(diǎn)。
      [0015] 在一種可能的實(shí)施方式中,在本發(fā)明實(shí)施例提供的上述移位寄存器中,所述第一 控制子模塊包括:第一開關(guān)晶體管;其中,
      [0016] 所述第一開關(guān)晶體管的柵極與所述第二節(jié)點(diǎn)相連,源極與所述參考信號(hào)端相連, 漏極與所述第一節(jié)點(diǎn)相連。
      [0017] 在一種可能的實(shí)施方式中,在本發(fā)明實(shí)施例提供的上述移位寄存器中,所述第二 控制子模塊包括:第二開關(guān)晶體管、第三開關(guān)晶體管、第四開關(guān)晶體管和第五開關(guān)晶體管; 其中,
      [0018] 所述第二開關(guān)晶體管的柵極和源極均與所述第三時(shí)鐘信號(hào)端相連,漏極分別與所 述第三開關(guān)晶體管的柵極、以及所述第四開關(guān)晶體管的漏極相連;
      [0019] 所述第三開關(guān)晶體管的源極與所述第三時(shí)鐘信號(hào)端相連,漏極與所述第二節(jié)點(diǎn)相 連;
      [0020] 所述第四開關(guān)晶體管的柵極與所述第一節(jié)點(diǎn)相連,源極與所述參考信號(hào)端相連;
      [0021] 所述第五開關(guān)晶體管的柵極與所述第一節(jié)點(diǎn)相連,源極與所述參考信號(hào)端相連, 漏極與所述第二節(jié)點(diǎn)相連。
      [0022] 在一種可能的實(shí)施方式中,在本發(fā)明實(shí)施例提供的上述移位寄存器中,所述輸入 模塊包括:第六開關(guān)晶體管;其中,
      [0023] 所述第六開關(guān)晶體管的柵極和源極均與所述輸入信號(hào)端相連,漏極與所述第一節(jié) 點(diǎn)相連。
      [0024] 在一種可能的實(shí)施方式中,在本發(fā)明實(shí)施例提供的上述移位寄存器中,所述第一 復(fù)位模塊包括:第七開關(guān)晶體管;其中,
      [0025] 所述第七開關(guān)晶體管的柵極與所述復(fù)位信號(hào)端相連,源極與所述參考信號(hào)端相 連,漏極與所述第一節(jié)點(diǎn)相連。
      [0026] 在一種可能的實(shí)施方式中,在本發(fā)明實(shí)施例提供的上述移位寄存器中,所述削角 控制模塊包括:第八開關(guān)晶體管和第九開關(guān)晶體管;其中,
      [0027] 所述第八開關(guān)晶體管的柵極與所述第一削角控制信號(hào)端相連,源極與所述第一時(shí) 鐘信號(hào)端相連,漏極與所述第一輸出模塊的第一端相連;
      [0028] 所述第九開關(guān)晶體管的柵極與所述第二削角控制信號(hào)端相連,源極與所述第二時(shí) 鐘信號(hào)端相連,漏極與所述第一輸出模塊的第一端相連。
      [0029] 在一種可能的實(shí)施方式中,在本發(fā)明實(shí)施例提供的上述移位寄存器中,所述第一 輸出模塊包括:第十開關(guān)晶體管和電容;其中,
      [0030] 所述第十開關(guān)晶體管的柵極與所述第一節(jié)點(diǎn)相連,源極與所述第一輸出模塊的第 一端相連,漏極與所述驅(qū)動(dòng)信號(hào)輸出端相連;
      [0031] 所述電容的第一端與所述第一節(jié)點(diǎn)相連,第二端與所述驅(qū)動(dòng)信號(hào)輸出端相連。
      [0032] 在一種可能的實(shí)施方式中,在本發(fā)明實(shí)施例提供的上述移位寄存器中,所述第二 輸出模塊包括:第十一開關(guān)晶體管;其中,
      [0033] 所述第十一開關(guān)晶體管的柵極與所述第二節(jié)點(diǎn)相連,源極與所述參考信號(hào)端相 連,漏極與所述驅(qū)動(dòng)信號(hào)輸出端相連。
      [0034] 在一種可能的實(shí)施方式中,在本發(fā)明實(shí)施例提供的上述移位寄存器中,還包括:第 二復(fù)位模塊;其中,
      [0035] 所述第二復(fù)位模塊的第一端與所述復(fù)位信號(hào)端相連,第二端與所述參考信號(hào)端相 連,第三端與所述驅(qū)動(dòng)信號(hào)輸出端相連;所述第二復(fù)位模塊用于在所述復(fù)位信號(hào)端的控制 下將所述參考信號(hào)端的信號(hào)提供給所述驅(qū)動(dòng)信號(hào)輸出端。
      [0036] 在一種可能的實(shí)施方式中,在本發(fā)明實(shí)施例提供的上述移位寄存器中,所述第二 復(fù)位模塊包括:第十二開關(guān)晶體管;其中,
      [0037] 所述第十二開關(guān)晶體管的柵極與所述復(fù)位信號(hào)端相連,源極與所述參考信號(hào)端相 連,漏極與所述驅(qū)動(dòng)信號(hào)輸出端相連。
      [0038] 在一種可能的實(shí)施方式中,在本發(fā)明實(shí)施例提供的上述移位寄存器中,還包括:第 一穩(wěn)定模塊;其中,
      [0039]所述第一穩(wěn)定模塊的第一端與所述第三時(shí)鐘信號(hào)端相連,第二端與所述輸入信號(hào) 端相連,第三端與所述第一節(jié)點(diǎn)相連;所述第一穩(wěn)定模塊用于在所述第三時(shí)鐘信號(hào)端的控 制下將所述輸入信號(hào)端的信號(hào)提供給所述第一節(jié)點(diǎn)。
      [0040] 在一種可能的實(shí)施方式中,在本發(fā)明實(shí)施例提供的上述移位寄存器中,所述第一 穩(wěn)定模塊包括:第十三開關(guān)晶體管;其中,
      [0041] 所述第十三開關(guān)晶體管的柵極與所述第三時(shí)鐘信號(hào)端相連,源極與所述輸入信號(hào) 端相連,漏極與所述第一節(jié)點(diǎn)相連。
      [0042] 在一種可能的實(shí)施方式中,在本發(fā)明實(shí)施例提供的上述移位寄存器中,還包括:第 二穩(wěn)定模塊;其中,
      [0043]所述第二穩(wěn)定模塊的第一端與所述第三時(shí)鐘信號(hào)端相連,第二端與所述參考信號(hào) 端相連,第三端與所述驅(qū)動(dòng)信號(hào)輸出端相連;所述第二穩(wěn)定模塊用于在所述第三時(shí)鐘信號(hào) 端的控制下將所述參考信號(hào)端的信號(hào)提供給所述驅(qū)動(dòng)信號(hào)輸出端。
      [0044]在一種可能的實(shí)施方式中,在本發(fā)明實(shí)施例提供的上述移位寄存器中,所述第二 穩(wěn)定模塊包括:第十四開關(guān)晶體管;其中,
      [0045]所述第十四開關(guān)晶體管的柵極與所述第三時(shí)鐘信號(hào)端相連,源極與所述參考信號(hào) 端相連,漏極與所述驅(qū)動(dòng)信號(hào)輸出端相連。
      [0046] 相應(yīng)地,本發(fā)明實(shí)施例還提供了一種柵極驅(qū)動(dòng)電路,包括級(jí)聯(lián)的多個(gè)本發(fā)明實(shí)施 例提供的上述任一種移位寄存器;其中,
      [0047] 第一級(jí)移位寄存器的輸入信號(hào)端與幀觸發(fā)信號(hào)端相連;
      [0048] 除第一級(jí)移位寄存器之外,其余各級(jí)移位寄存器的輸入信號(hào)端分別與上一級(jí)移位 寄存器的驅(qū)動(dòng)信號(hào)輸出端相連;
      [0049] 除最后一級(jí)移位寄存器之外,其余各級(jí)移位寄存器的復(fù)位信號(hào)端分別與下一級(jí)移 位寄存器的驅(qū)動(dòng)信號(hào)輸出端相連。
      [0050] 相應(yīng)地,本發(fā)明實(shí)施例還提供了一種顯示裝置,包括本發(fā)明實(shí)施例提供的上述的 柵極驅(qū)動(dòng)電路。
      [0051] 本發(fā)明實(shí)施例提供的上述移位寄存器、柵極驅(qū)動(dòng)電路及顯示裝置,包括:輸入模 塊、第一復(fù)位模塊、節(jié)點(diǎn)控制模塊、削角控制模塊、第一輸出模塊以及第二輸出模塊;其中, 輸入模塊用于在輸入信號(hào)端的控制下將輸入信號(hào)端的信號(hào)提供給第一節(jié)點(diǎn);第一復(fù)位模塊 用于在復(fù)位信號(hào)端的控制下將參考信號(hào)端的信號(hào)提供給第一節(jié)點(diǎn);節(jié)點(diǎn)控制模塊用于控制 第一節(jié)點(diǎn)的電位與第二節(jié)點(diǎn)的電位相反;削角控制模塊用于在第一削角控制信號(hào)端的控制 下將第一時(shí)鐘信號(hào)端的信號(hào)提供給第一輸出模塊的第一端,在第二削角控制信號(hào)端的控制 下將第二時(shí)鐘信號(hào)端的信號(hào)提供給第一輸出模塊的第一端;其中,第一時(shí)鐘信號(hào)端的信號(hào) 的電壓幅度與第二時(shí)鐘信號(hào)端的信號(hào)的電壓幅度不相同;第一輸出模塊用于在第一節(jié)點(diǎn)的 控制下將第一輸出模塊的第一端的信號(hào)提供給驅(qū)動(dòng)信號(hào)輸出端,以及在第一節(jié)點(diǎn)處于浮接 狀態(tài)時(shí),保持第一節(jié)點(diǎn)與驅(qū)動(dòng)信號(hào)輸出端之間的電壓差穩(wěn)定;第二輸出模塊用于在第二節(jié) 點(diǎn)的控制下將參考信號(hào)端的信號(hào)提供給驅(qū)動(dòng)信號(hào)輸出端。本發(fā)明實(shí)施例提供的上述移位寄 存器、柵極驅(qū)動(dòng)電路及顯示裝置,通過設(shè)置削角控制模塊,并且通過上述六個(gè)模塊的相互配 合,可以使驅(qū)動(dòng)信號(hào)輸出端輸出的掃描信號(hào)的電位發(fā)生改變,以形成具有削角波形的掃描 信號(hào),當(dāng)將該具有削角波形的掃描信號(hào)依次通過各行柵線輸入到對(duì)應(yīng)行中的各像素單元 時(shí),可以使跳變電壓Λνρ減小,從而改善顯示面板的閃爍、殘像等現(xiàn)象,提高顯示面板的顯 不品質(zhì)。
      【附圖說明】
      [0052]圖la為本發(fā)明實(shí)施例提供的移位寄存器的結(jié)構(gòu)示意圖之一;
      [0053]圖lb為本發(fā)明實(shí)施例提供的移位寄存器的結(jié)構(gòu)示意圖之二;
      [0054]圖2a為本發(fā)明實(shí)施例提供的移位寄存器的結(jié)構(gòu)示意圖之三;
      [0055]圖2b為本發(fā)明實(shí)施例提供的移位寄存器的結(jié)構(gòu)示意圖之四;
      [0056]圖3a為本發(fā)明實(shí)施例提供的移位寄存器的具體結(jié)構(gòu)示意圖之一;
      [0057]圖3b為本發(fā)明實(shí)施例提供的移位寄存器的具體結(jié)構(gòu)示意圖之二;
      [0058]圖4a為本發(fā)明實(shí)施例提供的移位寄存器的具體結(jié)構(gòu)示意圖之三;
      [0059] 圖4b為本發(fā)明實(shí)施例提供的移位寄存器的具體結(jié)構(gòu)示意圖之四;
      [0060] 圖5a為圖4a提供的移位寄存器的電路時(shí)序圖;
      [00611圖5b為圖4b提供的移位寄存器的電路時(shí)序圖;
      [0062] 圖6為本發(fā)明實(shí)施例提供的柵極驅(qū)動(dòng)電路的結(jié)構(gòu)示意圖。
      【具體實(shí)施方式】
      [0063] 下面結(jié)合附圖,對(duì)本發(fā)明實(shí)施例提供的移位寄存器、柵極驅(qū)動(dòng)電路及顯示裝置的
      【具體實(shí)施方式】進(jìn)行詳細(xì)地說明。
      [0064]本發(fā)明實(shí)施例提供的一種移位寄存器,如圖la所不,包括:輸入模塊1、第一復(fù)位模 塊2、節(jié)點(diǎn)控制模塊3、削角控制模塊4、第一輸出模塊5以及第二輸出模塊6;其中,
      [0065]輸入模塊1的第一端與輸入信號(hào)端Input相連,第二端與第一節(jié)點(diǎn)A相連;輸入模塊 1用于在輸入信號(hào)端Input的控制下將輸入信號(hào)端Input的信號(hào)提供給第一節(jié)點(diǎn)A;
      [0066]第一復(fù)位模塊2的第一端與復(fù)位信號(hào)端Reset相連,第二端與第一節(jié)點(diǎn)A相連,第三 端與參考信號(hào)端VSS相連;第一復(fù)位模塊2用于在復(fù)位信號(hào)端Reset的控制下將參考信號(hào)端 VSS的信號(hào)提供給第一節(jié)點(diǎn)A;
      [0067] 節(jié)點(diǎn)控制模塊3的第一端與第一節(jié)點(diǎn)A相連,第二端與第二節(jié)點(diǎn)B相連;節(jié)點(diǎn)控制模 塊3用于控制第一節(jié)點(diǎn)A的電位與第二節(jié)點(diǎn)B的電位相反;
      [0068] 削角控制模塊4的第一端與第一時(shí)鐘信號(hào)端CK1相連,第二端與第二時(shí)鐘信號(hào)端 CK2相連,第三端與第一削角控制信號(hào)端CS1相連,第四端與第二削角控制信號(hào)端CS2相連, 第五端與第一輸出模塊5的第一端相連;削角控制模塊4用于在第一削角控制信號(hào)端CS1的 控制下將第一時(shí)鐘信號(hào)端CK1的信號(hào)提供給第一輸出模塊5的第一端,在第二削角控制信號(hào) 端CS2的控制下將第二時(shí)鐘信號(hào)端CK2的信號(hào)提供給第一輸出模塊5的第一端;其中,第一時(shí) 鐘信號(hào)端CK1的信號(hào)的電壓幅度與第二時(shí)鐘信號(hào)端CK2的信號(hào)的電壓幅度不相同;
      [0069]第一輸出模塊5的第二端與第一節(jié)點(diǎn)A相連,第三端與移位寄存器的驅(qū)動(dòng)信號(hào)輸出 端Output相連;第一輸出模塊5用于在第一節(jié)點(diǎn)A的控制下將第一輸出模塊5的第一端的信 號(hào)提供給驅(qū)動(dòng)信號(hào)輸出端Output,以及在第一節(jié)點(diǎn)A處于浮接狀態(tài)時(shí),保持第一節(jié)點(diǎn)A與驅(qū) 動(dòng)信號(hào)輸出端Output之間的電壓差穩(wěn)定;
      [0070] 第二輸出模塊6的第一端與參考信號(hào)端VSS相連,第二端與第二節(jié)點(diǎn)B相連,第三端 與驅(qū)動(dòng)信號(hào)輸出端Output相連;第二輸出模塊6用于在第二節(jié)點(diǎn)B的控制下將參考信號(hào)端 VSS的信號(hào)提供給驅(qū)動(dòng)信號(hào)輸出端Output。
      [0071] 本發(fā)明實(shí)施例提供的上述移位寄存器,包括:輸入模塊、第一復(fù)位模塊、節(jié)點(diǎn)控制 模塊、削角控制模塊、第一輸出模塊以及第二輸出模塊;其中,輸入模塊用于在輸入信號(hào)端 的控制下將輸入信號(hào)端的信號(hào)提供給第一節(jié)點(diǎn);第一復(fù)位模塊用于在復(fù)位信號(hào)端的控制下 將參考信號(hào)端的信號(hào)提供給第一節(jié)點(diǎn);節(jié)點(diǎn)控制模塊用于控制第一節(jié)點(diǎn)的電位與第二節(jié)點(diǎn) 的電位相反;削角控制模塊用于在第一削角控制信號(hào)端的控制下將第一時(shí)鐘信號(hào)端的信號(hào) 提供給第一輸出模塊的第一端,在第二削角控制信號(hào)端的控制下將第二時(shí)鐘信號(hào)端的信號(hào) 提供給第一輸出模塊的第一端;其中,第一時(shí)鐘信號(hào)端的信號(hào)的電壓幅度與第二時(shí)鐘信號(hào) 端的信號(hào)的電壓幅度不相同;第一輸出模塊用于在第一節(jié)點(diǎn)的控制下將第一輸出模塊的第 一端的信號(hào)提供給驅(qū)動(dòng)信號(hào)輸出端,以及在第一節(jié)點(diǎn)處于浮接狀態(tài)時(shí),保持第一節(jié)點(diǎn)與驅(qū) 動(dòng)信號(hào)輸出端之間的電壓差穩(wěn)定;第二輸出模塊用于在第二節(jié)點(diǎn)的控制下將參考信號(hào)端的 信號(hào)提供給驅(qū)動(dòng)信號(hào)輸出端。本發(fā)明實(shí)施例提供的上述移位寄存器,通過設(shè)置削角控制模 塊,并且通過上述六個(gè)模塊的相互配合,可以使驅(qū)動(dòng)信號(hào)輸出端輸出的掃描信號(hào)的電位發(fā) 生改變,以形成具有削角波形的掃描信號(hào),當(dāng)將該具有削角波形的掃描信號(hào)依次通過各行 柵線輸入到對(duì)應(yīng)行中的各像素單元時(shí),可以使跳變電壓AVp減小,從而改善顯示面板的閃 爍、殘像等現(xiàn)象,提高顯示面板的顯示品質(zhì)。
      [0072]需要說明的是,在本發(fā)明實(shí)施例提供的上述移位寄存器中,第一時(shí)鐘信號(hào)端的信 號(hào)與第二時(shí)鐘信號(hào)端的信號(hào)相位相反。
      [0073]在具體實(shí)施時(shí),第一時(shí)鐘信號(hào)端的信號(hào)的電壓幅度與第二時(shí)鐘信號(hào)端的信號(hào)的電 壓幅度的差異越大,得到的掃描信號(hào)的削角幅度越大。
      [0074]具體地,在具體實(shí)施時(shí),在本發(fā)明實(shí)施例提供的上述移位寄存器中,如圖2a和圖2b 所示,節(jié)點(diǎn)控制模塊3具體可以包括:第一控制子模塊31和第二控制子模塊32;其中,
      [0075]第一控制子模塊31的第一端與參考信號(hào)端VSS相連,第二端與第一節(jié)點(diǎn)A相連,第 三端與第二節(jié)點(diǎn)B相連;第一控制子模塊31用于在第二節(jié)點(diǎn)B的控制下將參考信號(hào)端VSS的 信號(hào)提供給第一節(jié)點(diǎn)A;
      [0076]第二控制子模塊32的第一端與第三時(shí)鐘信號(hào)端CK3相連,第二端與參考信號(hào)端VSS 相連,第三端與第一節(jié)點(diǎn)A相連,第四端與第二節(jié)點(diǎn)B相連;第二控制子模塊32用于僅在第三 時(shí)鐘信號(hào)端CK3的控制下將第三時(shí)鐘信號(hào)端CK3的信號(hào)提供給第二節(jié)點(diǎn)B,在第三時(shí)鐘信號(hào) 端CK3和第一節(jié)點(diǎn)A的共同控制下使第三時(shí)鐘信號(hào)端CK3與第二節(jié)點(diǎn)B之間斷路,在第一節(jié)點(diǎn) A的控制下使第三時(shí)鐘信號(hào)端CK3與第二節(jié)點(diǎn)B之間斷路,以及在第一節(jié)點(diǎn)A的控制下將參考 信號(hào)端VSS的信號(hào)提供給第二節(jié)點(diǎn)B。
      [0077]進(jìn)一步地,當(dāng)驅(qū)動(dòng)信號(hào)輸出端Output輸出完成后,為了進(jìn)一步保證驅(qū)動(dòng)信號(hào)輸出 端Output的電位能夠及時(shí)與輸入信號(hào)端Input的有效脈沖信號(hào)的電位相反,在具體實(shí)施時(shí), 在本發(fā)明實(shí)施例提供的上述移位寄存器中,如圖lb和圖2b所示,還包括:第二復(fù)位模塊7;其 中,
      [0078]第二復(fù)位模塊7的第一端與復(fù)位信號(hào)端Reset相連,第二端與參考信號(hào)端VSS相連, 第三端與驅(qū)動(dòng)信號(hào)輸出端Output相連;第二復(fù)位模塊7用于在復(fù)位信號(hào)端Reset的控制下將 參考信號(hào)端VSS的信號(hào)提供給驅(qū)動(dòng)信號(hào)輸出端Output。
      [0079] 進(jìn)一步地,為了使第一節(jié)點(diǎn)A的電位處于穩(wěn)定狀態(tài),在具體實(shí)施時(shí),在本發(fā)明實(shí)施 例提供的上述移位寄存器中,如圖lb和圖2b所示,還包括:第一穩(wěn)定模塊8;其中,
      [0080] 第一穩(wěn)定模塊8的第一端與第三時(shí)鐘信號(hào)端CK3相連,第二端與輸入信號(hào)端Input 相連,第三端與第一節(jié)點(diǎn)A相連;第一穩(wěn)定模塊8用于在第三時(shí)鐘信號(hào)端CK3的控制下將輸入 信號(hào)端Input的信號(hào)提供給第一節(jié)點(diǎn)A。
      [0081] 進(jìn)一步地,為了使驅(qū)動(dòng)信號(hào)輸出端Output處于穩(wěn)定狀態(tài),在具體實(shí)施時(shí),在本發(fā)明 實(shí)施例提供的上述移位寄存器中,如圖lb和圖2b所示,還包括:第二穩(wěn)定模塊9;其中,
      [0082]第二穩(wěn)定模塊9的第一端與第三時(shí)鐘信號(hào)端CK3相連,第二端與參考信號(hào)端VSS相 連,第三端與驅(qū)動(dòng)信號(hào)輸出端Output相連;第二穩(wěn)定模塊9用于在第三時(shí)鐘信號(hào)端CK3的控 制下將參考信號(hào)端VSS的信號(hào)提供給驅(qū)動(dòng)信號(hào)輸出端Output。
      [0083]下面結(jié)合具體實(shí)施例,對(duì)本發(fā)明進(jìn)行詳細(xì)說明。需要說明的是,本實(shí)施例是為了更 好的解釋本發(fā)明,但不限制本發(fā)明。
      [0084] 具體地,在本發(fā)明實(shí)施例提供的上述移位寄存器中,如圖3a至圖4b所示,第一控制 子模塊31具體可以包括:第一開關(guān)晶體管Ml;其中,
      [0085] 第一開關(guān)晶體管Ml的柵極與第二節(jié)點(diǎn)B相連,源極與參考信號(hào)端VSS相連,漏極與 第一節(jié)點(diǎn)A相連。
      [0086] 在具體實(shí)施時(shí),在本發(fā)明實(shí)施例提供的上述移位寄存器中,當(dāng)輸入信號(hào)端Input的 有效脈沖信號(hào)為高電位時(shí),如圖3a和圖4a所示,第一開關(guān)晶體管Ml可以為N型開關(guān)晶體管; 或者,當(dāng)輸入信號(hào)端Input的有效脈沖信號(hào)為低電位時(shí),如圖3b和圖4b所示,第一開關(guān)晶體 管Ml也可以為P型開關(guān)晶體管,在此不作限定。
      [0087] 在具體實(shí)施時(shí),在本發(fā)明實(shí)施例提供的上述移位寄存器中,當(dāng)?shù)谝婚_關(guān)晶體管在 第二節(jié)點(diǎn)的控制下處于導(dǎo)通狀態(tài)時(shí),將參考信號(hào)端的信號(hào)提供給第一節(jié)點(diǎn)。
      [0088] 以上僅是舉例說明移位寄存器中第一控制子模塊的具體結(jié)構(gòu),在具體實(shí)施時(shí),第 一控制子模塊的具體結(jié)構(gòu)不限于本發(fā)明實(shí)施例提供的上述結(jié)構(gòu),還可以是本領(lǐng)域技術(shù)人員 可知的其他結(jié)構(gòu),在此不作限定。
      [0089]具體地,在具體實(shí)施時(shí),在本發(fā)明實(shí)施例提供的上述移位寄存器中,如圖3a至圖4b 所示,第二控制子模塊32具體可以包括:第二開關(guān)晶體管M2、第三開關(guān)晶體管M3、第四開關(guān) 晶體管M4和第五開關(guān)晶體管M5;其中,
      [0090] 第二開關(guān)晶體管M2的柵極和源極均與第三時(shí)鐘信號(hào)端CK3相連,漏極分別與第三 開關(guān)晶體管M3的柵極、以及第四開關(guān)晶體管M4的漏極相連;
      [0091] 第三開關(guān)晶體管M3的源極與第三時(shí)鐘信號(hào)端CK3相連,漏極與第二節(jié)點(diǎn)B相連; [0092]第四開關(guān)晶體管M4的柵極與第一節(jié)點(diǎn)A相連,源極與參考信號(hào)端VSS相連;
      [0093]第五開關(guān)晶體管M5的柵極與第一節(jié)點(diǎn)A相連,源極與參考信號(hào)端VSS相連,漏極與 第二節(jié)點(diǎn)B相連。
      [0094] 在具體實(shí)施時(shí),在本發(fā)明實(shí)施例提供的上述移位寄存器中,當(dāng)輸入信號(hào)端Input的 有效脈沖信號(hào)為高電位時(shí),如圖3a和圖4a所示,第二開關(guān)晶體管M2、第三開關(guān)晶體管M3、第 四開關(guān)晶體管M4和第五開關(guān)晶體管M5可以為N型開關(guān)晶體管;或者,當(dāng)輸入信號(hào)端Input的 有效脈沖信號(hào)為低電位時(shí),如圖3b和圖4b所示,第二開關(guān)晶體管M2、第三開關(guān)晶體管M3、第 四開關(guān)晶體管M4和第五開關(guān)晶體管M5可以為P型開關(guān)晶體管,在此不作限定。
      [0095] 在具體實(shí)施時(shí),在本發(fā)明實(shí)施例提供的上述移位寄存器中,當(dāng)?shù)诙_關(guān)晶體管在 第三時(shí)鐘信號(hào)端的控制下處于導(dǎo)通狀態(tài)時(shí),將第三時(shí)鐘信號(hào)端的信號(hào)提供給第三開關(guān)晶體 管的柵極;當(dāng)?shù)谌_關(guān)晶體管在其柵極的信號(hào)的控制下處于導(dǎo)通狀態(tài)時(shí),將第三時(shí)鐘信號(hào) 端的信號(hào)提供給第二節(jié)點(diǎn);當(dāng)?shù)谒拈_關(guān)晶體管在第一節(jié)點(diǎn)的控制下處于導(dǎo)通狀態(tài)時(shí),將參 考信號(hào)端的信號(hào)提供給第三開關(guān)晶體管的柵極;當(dāng)?shù)谖彘_關(guān)晶體管在第一節(jié)點(diǎn)的控制下處 于導(dǎo)通狀態(tài)時(shí),將參考信號(hào)端的信號(hào)提供給第二節(jié)點(diǎn)。
      [0096] 在具體實(shí)施時(shí),在本發(fā)明實(shí)施例提供的上述移位寄存器中,在工藝制備時(shí)一般將 第五開關(guān)晶體管的尺寸設(shè)置的比第三開關(guān)晶體管的尺寸大,這樣設(shè)置使得當(dāng)輸入信號(hào)端為 有效脈沖信號(hào)時(shí),第一節(jié)點(diǎn)的電位為輸入信號(hào)端的有效脈沖信號(hào)的電位,可以使第五開關(guān) 晶體管在第一節(jié)點(diǎn)的控制下將參考信號(hào)端的信號(hào)提供給第二節(jié)點(diǎn)的速率大于第三開關(guān)晶 體管在其柵極的信號(hào)的控制下將第三時(shí)鐘信號(hào)端的信號(hào)提供給第二節(jié)點(diǎn)的速率,從而保證 在此階段第二節(jié)點(diǎn)的電位與第一節(jié)點(diǎn)的電位相反。
      [0097]以上僅是舉例說明移位寄存器中第二控制子模塊的具體結(jié)構(gòu),在具體實(shí)施時(shí),第 二控制子模塊的具體結(jié)構(gòu)不限于本發(fā)明實(shí)施例提供的上述結(jié)構(gòu),還可以是本領(lǐng)域技術(shù)人員 可知的其他結(jié)構(gòu),在此不作限定。
      [0098]具體地,在本發(fā)明實(shí)施例提供的上述移位寄存器中,如圖3a至圖4b所示,輸入模塊 1具體可以包括:第六開關(guān)晶體管M6;其中,
      [0099]第六開關(guān)晶體管M6的柵極和源極均與輸入信號(hào)端Input相連,漏極與第一節(jié)點(diǎn)A相 連。
      [0100] 在具體實(shí)施時(shí),在本發(fā)明實(shí)施例提供的上述移位寄存器中,當(dāng)輸入信號(hào)端Input的 有效脈沖信號(hào)為高電位時(shí),如圖3a和圖4a所示,第六開關(guān)晶體管M6可以為N型開關(guān)晶體管; 或者,當(dāng)輸入信號(hào)端Input的有效脈沖信號(hào)為低電位時(shí),如圖3b和圖4b所示,第六開關(guān)晶體 管M6也可以為P型開關(guān)晶體管,在此不作限定。
      [0101] 在具體實(shí)施時(shí),在本發(fā)明實(shí)施例提供的上述移位寄存器中,當(dāng)?shù)谝婚_關(guān)晶體管在 輸入信號(hào)端的控制下處于導(dǎo)通狀態(tài)時(shí),將輸入信號(hào)端的信號(hào)提供給第一節(jié)點(diǎn)。
      [0102] 以上僅是舉例說明移位寄存器中輸入模塊的具體結(jié)構(gòu),在具體實(shí)施時(shí),輸入模塊 的具體結(jié)構(gòu)不限于本發(fā)明實(shí)施例提供的上述結(jié)構(gòu),還可以是本領(lǐng)域技術(shù)人員可知的其他結(jié) 構(gòu),在此不作限定。
      [0103] 具體地,在本發(fā)明實(shí)施例提供的上述移位寄存器中,如圖3a至圖4b所示,第一復(fù)位 模塊2具體可以包括:第七開關(guān)晶體管M7;其中,
      [0104]第七開關(guān)晶體管M7的柵極與復(fù)位信號(hào)端Reset相連,源極與參考信號(hào)端VSS相連, 漏極與第一節(jié)點(diǎn)A相連。
      [0105] 在具體實(shí)施時(shí),在本發(fā)明實(shí)施例提供的上述移位寄存器中,如圖3a至圖4b所示,第 七開關(guān)晶體管M7可以為N型開關(guān)晶體管,也可以為P型開關(guān)晶體管,在此不作限定。
      [0106] 在具體實(shí)施時(shí),在本發(fā)明實(shí)施例提供的上述移位寄存器中,當(dāng)?shù)谄唛_關(guān)晶體管在 復(fù)位信號(hào)端的控制下處于導(dǎo)通狀態(tài)時(shí),并將參考信號(hào)端的信號(hào)提供給第一節(jié)點(diǎn)。
      [0107]以上僅是舉例說明移位寄存器中第一復(fù)位模塊的具體結(jié)構(gòu),在具體實(shí)施時(shí),第一 復(fù)位模塊的具體結(jié)構(gòu)不限于本發(fā)明實(shí)施例提供的上述結(jié)構(gòu),還可以是本領(lǐng)域技術(shù)人員可知 的其他結(jié)構(gòu),在此不作限定。
      [0108] 具體地,在本發(fā)明實(shí)施例提供的上述移位寄存器中,如圖3a至圖4b所示,削角控制 模塊具體可以包括:第八開關(guān)晶體管M8和第九開關(guān)晶體管M9;其中,
      [0109] 第八開關(guān)晶體管M8的柵極與第一削角控制信號(hào)端CS1相連,源極與第一時(shí)鐘信號(hào) 端CK1相連,漏極與第一輸出模塊5的第一端相連;
      [0110]第九開關(guān)晶體管M9的柵極與第二削角控制信號(hào)端CS2相連,源極與第二時(shí)鐘信號(hào) 端CK2相連,漏極與第一輸出模塊5的第一端相連。
      [0111] 在具體實(shí)施時(shí),在本發(fā)明實(shí)施例提供的上述移位寄存器中,如圖3a至圖4b所示,第 八開關(guān)晶體管M8和第九開關(guān)晶體管M9可以為N型開關(guān)晶體管,也可以為P型開關(guān)晶體管,在 此不作限定。
      [0112] 在具體實(shí)施時(shí),在本發(fā)明實(shí)施例提供的上述移位寄存器中,當(dāng)?shù)诎碎_關(guān)晶體管在 第一削角控制信號(hào)端的控制下處于導(dǎo)通狀態(tài)時(shí),將第一時(shí)鐘信號(hào)端的信號(hào)提供給第一輸出 模塊的第一端;當(dāng)?shù)诰砰_關(guān)晶體管在第二削角控制信號(hào)端的控制下處于導(dǎo)通狀態(tài)時(shí),將第 二時(shí)鐘信號(hào)端的信號(hào)提供給第一輸出模塊的第一端。
      [0113] 在具體實(shí)施時(shí),在本發(fā)明實(shí)施例提供的上述移位寄存器中,第一削角控制信號(hào)端 的信號(hào)和第二削角控制信號(hào)端的信號(hào)分別為與第一時(shí)鐘信號(hào)端的信號(hào)周期相同、占空比不 同的時(shí)鐘信號(hào)。第一削角控制信號(hào)端的信號(hào)與第二削角控制信號(hào)端的信號(hào)的相位相反,并 且第一削角控制信號(hào)端的信號(hào)和第二削角控制信號(hào)端的信號(hào)的占空比之和為1。
      [0114] 當(dāng)輸入信號(hào)端的有效脈沖信號(hào)為高電位時(shí),第一削角控制信號(hào)端的信號(hào)的上升沿 與第一時(shí)鐘信號(hào)端的信號(hào)的上升沿對(duì)齊,以及第一削角控制信號(hào)端的信號(hào)的占空比小于第 一時(shí)鐘信號(hào)端的信號(hào)的占空比,且第一削角控制信號(hào)端的信號(hào)的占空比大于第一時(shí)鐘信號(hào) 端的信號(hào)的占空比的
      [0115] 當(dāng)輸入信號(hào)端的有效脈沖信號(hào)為低電位時(shí),第二削角控制信號(hào)端的信號(hào)的上升沿 與第一時(shí)鐘信號(hào)端的信號(hào)的下降沿對(duì)齊,第二削角控制信號(hào)端的信號(hào)的占空比小于第一時(shí) 鐘信號(hào)端的信號(hào)的占空比,且第二削角控制信號(hào)端的信號(hào)的占空比大于第一時(shí)鐘信號(hào)端的 信號(hào)的占空比的
      [0116] 在具體實(shí)施時(shí),在本發(fā)明實(shí)施例提供的上述移位寄存器中,在第一削角控制信號(hào) 端的一個(gè)周期內(nèi),當(dāng)?shù)谝幌鹘强刂菩盘?hào)端的信號(hào)的占空比越接近第一時(shí)鐘信號(hào)端的信號(hào)的 占空比時(shí),驅(qū)動(dòng)信號(hào)輸出端輸出的掃描信號(hào)中削角的寬度越小。
      [0117]以上僅是舉例說明移位寄存器中削角控制模塊的具體結(jié)構(gòu),在具體實(shí)施時(shí),削角 控制模塊的具體結(jié)構(gòu)不限于本發(fā)明實(shí)施例提供的上述結(jié)構(gòu),還可以是本領(lǐng)域技術(shù)人員可知 的其他結(jié)構(gòu),在此不作限定。
      [0118]具體地,在本發(fā)明實(shí)施例提供的上述移位寄存器中,如圖3a至圖4b所示,第一輸出 模塊5具體可以包括:第十開關(guān)晶體管M10和電容C;其中,
      [0119]第十開關(guān)晶體管Ml 0的柵極與第一節(jié)點(diǎn)A相連,源極與第一輸出模塊5的第一端相 連,漏極與驅(qū)動(dòng)信號(hào)輸出端Output相連;
      [0120]電容C的第一端與第一節(jié)點(diǎn)A相連,第二端與驅(qū)動(dòng)信號(hào)輸出端Output相連。
      [0121] 在具體實(shí)施時(shí),在本發(fā)明實(shí)施例提供的上述移位寄存器中,當(dāng)輸入信號(hào)端Input的 有效脈沖信號(hào)為高電位時(shí),如圖3a和圖4a所示,第十開關(guān)晶體管M10可以為N型開關(guān)晶體管; 或者,當(dāng)輸入信號(hào)端Input的有效脈沖信號(hào)為低電位時(shí),如圖3b和圖4b所示,第十開關(guān)晶體 管M10也可以為P型開關(guān)晶體管,在此不作限定。
      [0122] 在具體實(shí)施時(shí),在本發(fā)明實(shí)施例提供的上述移位寄存器中,當(dāng)?shù)谑_關(guān)晶體管在 第一節(jié)點(diǎn)的控制下處于導(dǎo)通狀態(tài)時(shí),將第一輸出模塊的第一端的信號(hào)提供給驅(qū)動(dòng)信號(hào)輸出 端;當(dāng)?shù)谝还?jié)點(diǎn)處于浮接狀態(tài)時(shí),由于電容的自舉作用可以保持電容兩端的電壓差穩(wěn)定,即 保持第一節(jié)點(diǎn)與驅(qū)動(dòng)信號(hào)輸出端之間的電壓差穩(wěn)定。
      [0123] 在具體實(shí)施時(shí),在本發(fā)明實(shí)施例提供的上述移位寄存器中,當(dāng)?shù)诎碎_關(guān)晶體管在 第一削角控制信號(hào)端的控制下處于導(dǎo)通狀態(tài)時(shí),將具有電壓幅度Voa的第一時(shí)鐘信號(hào)端的 信號(hào)提供給第十開關(guān)晶體管的源極,當(dāng)?shù)谑_關(guān)晶體管在第一節(jié)點(diǎn)的控制下處于導(dǎo)通狀態(tài) 時(shí),將其源極具有電壓幅度Voa的信號(hào)提供給驅(qū)動(dòng)信號(hào)輸出端;當(dāng)?shù)诰砰_關(guān)晶體管在第二削 角控制信號(hào)端的控制下處于導(dǎo)通狀態(tài)時(shí),將具有電壓幅度VCK2的第二時(shí)鐘信號(hào)端的信號(hào)提 供給第十開關(guān)晶體管的源極,當(dāng)?shù)谑_關(guān)晶體管在第一節(jié)點(diǎn)的控制下處于導(dǎo)通狀態(tài)時(shí),將 其源極具有電壓幅度VCK2的信號(hào)提供給驅(qū)動(dòng)信號(hào)輸出端。
      [0124] 以上僅是舉例說明移位寄存器中第一輸出模塊的具體結(jié)構(gòu),在具體實(shí)施時(shí),第一 輸出模塊的具體結(jié)構(gòu)不限于本發(fā)明實(shí)施例提供的上述結(jié)構(gòu),還可以是本領(lǐng)域技術(shù)人員可知 的其他結(jié)構(gòu),在此不作限定。
      [0125] 具體地,在本發(fā)明實(shí)施例提供的上述移位寄存器中,如圖3a至圖4b所示,第二輸出 模塊6具體可以包括:第十一開關(guān)晶體管Ml 1;其中,
      [0126] 第十一開關(guān)晶體管Mil的柵極與第二節(jié)點(diǎn)B相連,源極與參考信號(hào)端VSS相連,漏極 與驅(qū)動(dòng)信號(hào)輸出端Output相連。
      [0127] 在具體實(shí)施時(shí),在本發(fā)明實(shí)施例提供的上述移位寄存器中,當(dāng)輸入信號(hào)端Input的 有效脈沖信號(hào)為高電位時(shí),如圖3a和圖4a所示,第十一開關(guān)晶體管Mil可以為N型開關(guān)晶體 管;或者,當(dāng)輸入信號(hào)端Input的有效脈沖信號(hào)為低電位時(shí),如圖3b和圖4b所示,第十一開關(guān) 晶體管Mil也可以為P型開關(guān)晶體管,在此不作限定。
      [0128] 在具體實(shí)施時(shí),在本發(fā)明實(shí)施例提供的上述移位寄存器中,當(dāng)?shù)谑婚_關(guān)晶體管 在第二節(jié)點(diǎn)的控制下處于導(dǎo)通狀態(tài)時(shí),將參考信號(hào)端的信號(hào)提供給驅(qū)動(dòng)信號(hào)輸出端。
      [0129] 以上僅是舉例說明移位寄存器中第二輸出模塊的具體結(jié)構(gòu),在具體實(shí)施時(shí),第二 輸出模塊的具體結(jié)構(gòu)不限于本發(fā)明實(shí)施例提供的上述結(jié)構(gòu),還可以是本領(lǐng)域技術(shù)人員可知 的其他結(jié)構(gòu),在此不作限定。
      [0130]在具體實(shí)施時(shí),在本發(fā)明實(shí)施例提供的上述移位寄存器中,如圖4a和圖4b所示,第 二復(fù)位模塊7具體可以包括:第十二開關(guān)晶體管Ml 2;其中,
      [0131]第十二開關(guān)晶體管M12的柵極與復(fù)位信號(hào)端Reset相連,源極與參考信號(hào)端VSS相 連,漏極與驅(qū)動(dòng)信號(hào)輸出端Output相連。
      [0132] 在具體實(shí)施時(shí),在本發(fā)明實(shí)施例提供的上述移位寄存器中,如圖4a所示,第十二開 關(guān)晶體管M12可以為N型開關(guān)晶體管;或者,如圖4b所示,第十二開關(guān)晶體管M12也可以為P型 開關(guān)晶體管,在此不作限定。
      [0133] 在具體實(shí)施時(shí),在本發(fā)明實(shí)施例提供的上述移位寄存器中,當(dāng)?shù)谑_關(guān)晶體管 在復(fù)位信號(hào)端的控制下處于導(dǎo)通狀態(tài)時(shí),并將參考信號(hào)端的信號(hào)提供給驅(qū)動(dòng)信號(hào)輸出端。
      [0134] 以上僅是舉例說明移位寄存器中第二復(fù)位模塊的具體結(jié)構(gòu),在具體實(shí)施時(shí),第二 復(fù)位模塊的具體結(jié)構(gòu)不限于本發(fā)明實(shí)施例提供的上述結(jié)構(gòu),還可以是本領(lǐng)域技術(shù)人員可知 的其他結(jié)構(gòu),在此不作限定。
      [0135] 具體地,在具體實(shí)施時(shí),在本發(fā)明實(shí)施例提供的上述移位寄存器中,如圖4a和圖4b 所示,第一穩(wěn)定模塊8具體可以包括:第十三開關(guān)晶體管;其中,
      [0136] 第十三開關(guān)晶體管M13的柵極與第三時(shí)鐘信號(hào)端CK3相連,源極與輸入信號(hào)端 Input相連,漏極與第一節(jié)點(diǎn)A相連。
      [0137] 在具體實(shí)施時(shí),在本發(fā)明實(shí)施例提供的上述移位寄存器中,當(dāng)輸入信號(hào)端Input的 有效脈沖信號(hào)為高電位時(shí),如圖4a所示,第十三開關(guān)晶體管M13可以為N型開關(guān)晶體管;或 者,當(dāng)輸入信號(hào)端Input的有效脈沖信號(hào)為低電位時(shí),如圖4b所示,第十三開關(guān)晶體管M13可 以為P型開關(guān)晶體管,在此不作限定。
      [0138] 在具體實(shí)施時(shí),在本發(fā)明實(shí)施例提供的上述移位寄存器中,當(dāng)?shù)谑_關(guān)晶體管 在第三時(shí)鐘信號(hào)端的控制下處于導(dǎo)通狀態(tài)時(shí),并將輸入信號(hào)端的信號(hào)提供給第一節(jié)點(diǎn)。
      [0139] 以上僅是舉例說明移位寄存器中第一穩(wěn)定模塊的具體結(jié)構(gòu),在具體實(shí)施時(shí),第一 穩(wěn)定模塊的具體結(jié)構(gòu)不限于本發(fā)明實(shí)施例提供的上述結(jié)構(gòu),還可以是本領(lǐng)域技術(shù)人員可知 的其他結(jié)構(gòu),在此不作限定。
      [0140]在具體實(shí)施時(shí),在本發(fā)明實(shí)施例提供的上述移位寄存器中,如圖4a和圖4b所示,第 二穩(wěn)定模塊9具體可以包括:第十四開關(guān)晶體管Ml 4;其中,
      [0141] 第十四開關(guān)晶體管M14的柵極與第三時(shí)鐘信號(hào)端CK3相連,源極與參考信號(hào)端VSS 相連,漏極與驅(qū)動(dòng)信號(hào)輸出端Output相連。
      [0142] 在具體實(shí)施時(shí),在本發(fā)明實(shí)施例提供的上述移位寄存器中,當(dāng)輸入信號(hào)端Input的 有效脈沖信號(hào)為高電位時(shí),如圖4a所示,第十四開關(guān)晶體管M14可以為N型開關(guān)晶體管;或 者,當(dāng)輸入信號(hào)端Input的有效脈沖信號(hào)為低電位時(shí),如圖4b所示,第十四開關(guān)晶體管M14可 以為P型開關(guān)晶體管,在此不作限定。
      [0143] 在具體實(shí)施時(shí),在本發(fā)明實(shí)施例提供的上述移位寄存器中,當(dāng)?shù)谑拈_關(guān)晶體管 M14在第三時(shí)鐘信號(hào)端的控制下處于導(dǎo)通狀態(tài)時(shí),并將參考信號(hào)端的信號(hào)提供給驅(qū)動(dòng)信號(hào) 輸出端。
      [0144] 以上僅是舉例說明移位寄存器中第二穩(wěn)定模塊的具體結(jié)構(gòu),在具體實(shí)施時(shí),第二 穩(wěn)定模塊的具體結(jié)構(gòu)不限于本發(fā)明實(shí)施例提供的上述結(jié)構(gòu),還可以是本領(lǐng)域技術(shù)人員可知 的其他結(jié)構(gòu),在此不作限定。
      [0145] 較佳地,為了降低制備工藝,在具體實(shí)施時(shí),在本發(fā)明實(shí)施例提供的上述移位寄存 器中,當(dāng)輸入信號(hào)端Input的有效脈沖電位為高電位時(shí),如圖3a和圖4a所示,所有開關(guān)晶體 管均可以為N型開關(guān)晶體管;或者,當(dāng)輸入信號(hào)端Input的有效脈沖電位為低電位時(shí),如圖3b 和圖4b所示,所有開關(guān)晶體管均可以為P型開關(guān)晶體管,在此不作限定。
      [0146] 進(jìn)一步的,在具體實(shí)施時(shí),在本發(fā)明實(shí)施例提供的上述移位寄存器中,N型開關(guān)晶 體管在高電位作用下導(dǎo)通,在低電位作用下截止;P型開關(guān)晶體管在高電位作用下截止,在 低電位作用下導(dǎo)通。
      [0147] 需要說明的是,本發(fā)明上述實(shí)施例中提到的開關(guān)晶體管可以是薄膜晶體管(TFT, Thin Film Transistor),也可以是金屬氧化物半導(dǎo)體場效應(yīng)管(M0S,Metal Oxide Semiconductor),在此不作限定。在具體實(shí)施中,這些開關(guān)晶體管的源極和漏極根據(jù)開關(guān)晶 體管類型以及信號(hào)端的信號(hào)的不同,其功能可以互換,在此不做具體區(qū)分。
      [0148] 下面結(jié)合電路時(shí)序圖對(duì)本發(fā)明實(shí)施例提供的上述移位寄存器的工作過程作以描 述。其中,以第一時(shí)鐘信號(hào)端的電壓幅度大于第二時(shí)鐘信號(hào)端的電壓幅度為例進(jìn)行說明。下 述描述中以1表示高電位信號(hào),〇表示低電位信號(hào),其中,1和〇代表其邏輯電位,僅是為了更 好的解釋本發(fā)明實(shí)施例提供的上述移位寄存器的工作過程,而不是在具體實(shí)施時(shí)施加在各 開關(guān)晶體管的柵極上的電位。
      [0149] 實(shí)施例一、
      [0150]以圖4a所示的移位寄存器的結(jié)構(gòu)為例對(duì)其工作過程作以描述,其中,在圖4a所示 的移位寄存器中,所有開關(guān)晶體管均為N型開關(guān)晶體管,第一時(shí)鐘信號(hào)端CK1的電壓幅度Vcki 與第二時(shí)鐘信號(hào)端CK2的電壓幅度Vck2不相同,參考信號(hào)端VSS的電位為低電位,對(duì)應(yīng)的輸入 輸出時(shí)序圖如圖5a所示。具體地,選取如圖5a所示的輸入輸出時(shí)序圖中的ΤΙ、T2、T3、T4和T5 五個(gè)階段。
      [0151] 在 Τ1階段,Input = l,Reset = 0,CKl=0,CK2 = 0,CK3 = l,CSl=0,CS2 = l。
      [0152] 由于Reset = 0,因此第七開關(guān)晶體管M7和第十二開關(guān)晶體管M12均截止;由于 Input = l,因此第六開關(guān)晶體管M6導(dǎo)通;由于第六開關(guān)晶體管M6導(dǎo)通并將輸入信號(hào)端Input 的高電位的信號(hào)提供給第一節(jié)點(diǎn)A,因此第一節(jié)點(diǎn)A的電位為高電位,電容C開始充電;由于 CK3 = 1,因此第二開關(guān)晶體管M2、第十三開關(guān)晶體管M13和第十四開關(guān)晶體管M14均導(dǎo)通;由 于第十三開關(guān)晶體管M13導(dǎo)通,并將輸入信號(hào)端Input的高電位的信號(hào)提供給第一節(jié)點(diǎn)A,以 進(jìn)一步保證第一節(jié)點(diǎn)A的電位為高電位;由于第一節(jié)點(diǎn)A的電位為高電位,因此第四開關(guān)晶 體管M4、第五開關(guān)晶體管M5和第十開關(guān)晶體管M10均導(dǎo)通;由于第四開關(guān)晶體管M4導(dǎo)通并將 參考信號(hào)端VSS的低電位的信號(hào)提供給第三開關(guān)晶體管M3的柵極,保證第三開關(guān)晶體管M3 處于截止?fàn)顟B(tài),以不影響第二節(jié)點(diǎn)B的電位;由于第五開關(guān)晶體管M5導(dǎo)通并將參考信號(hào)端 VSS的低電位的信號(hào)提供給第二節(jié)點(diǎn)B,因此第二節(jié)點(diǎn)B的電位為低電位;由于第二節(jié)點(diǎn)B的 電位為低電位,因此第一開關(guān)晶體管Ml和第十一開關(guān)晶體管Mil均截止;由于CS1 = 0,因此 第八開關(guān)晶體管M8截止;由于CS2 = 1,因此第九開關(guān)晶體管M9導(dǎo)通;由于第九開關(guān)晶體管M9 導(dǎo)通并將第二時(shí)鐘信號(hào)端CK2的低電位的信號(hào)提供給第十開關(guān)晶體管M10的源極;由于第十 開關(guān)晶體管M10導(dǎo)通并其源極的信號(hào)提供給驅(qū)動(dòng)信號(hào)輸出端Output,因此驅(qū)動(dòng)信號(hào)輸出端 Output輸出低電位的掃描信號(hào);由于第十四開關(guān)晶體管M14導(dǎo)通并將參考信號(hào)端VSS的低電 位的信號(hào)提供給驅(qū)動(dòng)信號(hào)輸出端Output,以進(jìn)一步保證驅(qū)動(dòng)信號(hào)輸出端Output輸出低電位 的掃描信號(hào)。
      [0153] 在 T2 階段,Input = 0,Reset = 0,CKl = l,CK2 = l,CK3 = 0,CSl = l,CS2 = 0。
      [0154] 由于lnput = 0,因此第六開關(guān)晶體管M6截止;由于ReSet = 0,因此第七開關(guān)晶體管 M7和第十二開關(guān)晶體管M12均截止;由于CK3 = 0,因此第二開關(guān)晶體管M2、第十三開關(guān)晶體 管M13和第十四開關(guān)晶體管M14均截止;因此第一節(jié)點(diǎn)A處于浮接狀態(tài),由于第一節(jié)點(diǎn)A處于 浮接狀態(tài),由于電容C的自舉作用,可以維持電容C兩端的電壓差穩(wěn)定,因此第一節(jié)點(diǎn)A的電 位保持為高電位,以保證第四開關(guān)晶體管M4、第五開關(guān)晶體管M5和第十開關(guān)晶體管M10均導(dǎo) 通;由于第四開關(guān)晶體管M4導(dǎo)通并將參考信號(hào)端VSS的低電位的信號(hào)提供給第三開關(guān)晶體 管M3的柵極,以保證第三開關(guān)晶體管M3截止;由于第五開關(guān)晶體管M5導(dǎo)通并將參考信號(hào)端 VSS的低電位的信號(hào)提供給第二節(jié)點(diǎn)B,因此第二節(jié)點(diǎn)B的電位為低電位;由于第二節(jié)點(diǎn)B的 電位為低電位,因此第一開關(guān)晶體管Ml和第十一開關(guān)晶體管Mil均截止;由于CS2 = 0,因此 第九開關(guān)晶體管M9截止;由于CS1 = 1,因此第八開關(guān)晶體管M8導(dǎo)通;由于第八開關(guān)晶體管M8 導(dǎo)通并將第一時(shí)鐘信號(hào)端CK1的高電位的電壓幅度為VCK1的信號(hào)提供給驅(qū)動(dòng)信號(hào)輸出端 Output,因此驅(qū)動(dòng)信號(hào)輸出端Output輸出高電位的電壓幅度為V CK1的掃描信號(hào);由于電容C 的自舉作用,為了維持電容C兩端的電壓差穩(wěn)定,因此第一節(jié)點(diǎn)A的電位被進(jìn)一步拉高,保證 第十開關(guān)晶體管M10完全導(dǎo)通,以將第一時(shí)鐘信號(hào)端CK1的高電位的電壓幅度為V CK1的信號(hào) 提供給驅(qū)動(dòng)信號(hào)輸出端Output。
      [0155] 之后,Input = 0,Reset = 0,CKl = l,CK2 = l,CK3 = 0,CSl=0,CS2 = l。
      [0156] 由于CS1 = 0,因此第八開關(guān)晶體管M8截止;由于CS2 = 1,因此第九開關(guān)晶體管M9導(dǎo) 通;由于第九開關(guān)晶體管M9導(dǎo)通并將第二時(shí)鐘信號(hào)端CK2的高電位的電壓幅度為VCK2的信號(hào) 提供給第十開關(guān)晶體管M10的源極;由于第二開關(guān)晶體管M2、第六開關(guān)晶體管M6、第七開關(guān) 晶體管M7和第十三開關(guān)晶體管M13均截止,因此第一節(jié)點(diǎn)A仍處于浮接狀態(tài);并且由于電容C 的自舉作用,為了維持電容C兩端的電壓差穩(wěn)定,因此第一節(jié)點(diǎn)A的電位仍被進(jìn)一步拉高,以 保證第十開關(guān)晶體管M10完全導(dǎo)通;由于第十開關(guān)晶體管M10導(dǎo)通并將第一時(shí)鐘信號(hào)端CK1 的高電位的電壓幅度為V CK2的信號(hào)提供給驅(qū)動(dòng)信號(hào)輸出端Output,因此驅(qū)動(dòng)信號(hào)輸出端 Output輸出高電位的電壓幅度為V〇(2的掃描信號(hào)。
      [0157] 在 T3 階段,Input = 0,Reset = l,CKl=0,CK2 = 0,CK3 = l,CSl=0,CS2 = l。
      [0158] 由于lnput = 0,因此第六開關(guān)晶體管M6截止;由于Reset = l,因此第七開關(guān)晶體管 M7和第十二開關(guān)晶體管M12均導(dǎo)通;由于第七開關(guān)晶體管M7導(dǎo)通并將參考信號(hào)端VSS的低電 位的信號(hào)提供給第一節(jié)點(diǎn)A,因此第一節(jié)點(diǎn)A的電位為低電位;由于CK3 = 1,因此第二開關(guān)晶 體管M2、第十三開關(guān)晶體管M13和第十四開關(guān)晶體管M14均導(dǎo)通;由于第十三開關(guān)晶體管M13 導(dǎo)通并將輸入信號(hào)端Input的低電位的信號(hào)提供給第一節(jié)點(diǎn)A,以進(jìn)一步保證第一節(jié)點(diǎn)A為 低電位;由于第一節(jié)點(diǎn)A的電位為低電位,因此第四開關(guān)晶體管M4、第五開關(guān)晶體管M5和第 十開關(guān)晶體管M10均截止;由于第二開關(guān)晶體管M2導(dǎo)通并將第三時(shí)鐘信號(hào)端CK3的高電位的 信號(hào)提供給第三開關(guān)晶體管M3的柵極,以保證第三開關(guān)晶體管M3導(dǎo)通;由于第三開關(guān)晶體 管M3導(dǎo)通并將第三時(shí)鐘信號(hào)端CK3的高電位的信號(hào)提供給第二節(jié)點(diǎn)B,因此第二節(jié)點(diǎn)B的電 位為高電位;由于第二節(jié)點(diǎn)B的電位為高電位,因此第一開關(guān)晶體管Ml和第十一開關(guān)晶體管 Mil均導(dǎo)通;由于第一開關(guān)晶體管Ml導(dǎo)通并將參考信號(hào)端VSS的低電位的信號(hào)提供給第一節(jié) 點(diǎn)A,以進(jìn)一步保證第一節(jié)點(diǎn)A的電位為低電位;由于第十一開關(guān)晶體管Mil導(dǎo)通并將參考信 號(hào)端VSS的低電位的信號(hào)提供給驅(qū)動(dòng)信號(hào)輸出端Output,因此驅(qū)動(dòng)信號(hào)輸出端Output輸出 低電位的掃描信號(hào);并且由于第十二開關(guān)晶體管M12導(dǎo)通并將參考信號(hào)端VSS的低電位的信 號(hào)提供給驅(qū)動(dòng)信號(hào)輸出端Output,以進(jìn)一步保證驅(qū)動(dòng)信號(hào)輸出端Output輸出低電位的掃描 信號(hào);以及由于第十四開關(guān)晶體管M14導(dǎo)通并將參考信號(hào)端VSS的低電位的信號(hào)提供給驅(qū)動(dòng) 信號(hào)輸出端Output,以進(jìn)一步保證驅(qū)動(dòng)信號(hào)輸出端Output輸出低電位的掃描信號(hào)。
      [0159] 在 T4 階段,Input = 0,Reset = 0,CKl = l,CK2 = l,CK3 = 0,CSl = l,CS2 = 0。
      [0160] 由于lnput = 0,因此第六開關(guān)晶體管M6截止;由于CK3 = 0,因此第二開關(guān)晶體管 M2、第十三開關(guān)晶體管M13和第十四開關(guān)晶體管M14均截止;由于ReSet = 0,因此第七開關(guān)晶 體管M7和第十二開關(guān)晶體管M12均截止;因此第一節(jié)點(diǎn)A不會(huì)被充電,第二節(jié)點(diǎn)B不會(huì)被放 電,第二節(jié)點(diǎn)B的電位保持為高電位,以保證第一開關(guān)晶體管Ml和第十一開關(guān)晶體管Mil均 導(dǎo)通;由于第一開關(guān)晶體管Ml導(dǎo)通并將參考信號(hào)端VSS的低電位的信號(hào)提供給第一節(jié)點(diǎn)A, 以保證第一節(jié)點(diǎn)A的電位為低電位;由于第一節(jié)點(diǎn)A的電位為低電位,因此第四開關(guān)晶體管 M4、第五開關(guān)晶體管M5和第十開關(guān)晶體管M10均截止;由于第十開關(guān)晶體管M10截止,因此無 論第一削角控制信號(hào)端CS1和第二削角控制信號(hào)端CS2的電位如何變化,都不會(huì)使第一時(shí)鐘 信號(hào)端CK1的電位和第二時(shí)鐘信號(hào)端CK2的電位影響驅(qū)動(dòng)信號(hào)輸出端Output輸出的掃描信 號(hào)的電位;由于第十一開關(guān)晶體管Mil導(dǎo)通并將參考信號(hào)端VSS的低電位的信號(hào)提供給驅(qū)動(dòng) 信號(hào)輸出端Output,因此驅(qū)動(dòng)信號(hào)輸出端Output輸出低電位的掃描信號(hào)。
      [0161] 之后,Input = 0,Reset = 0,CKl = l,CK2 = l,CK3 = 0,CSl=0,CS2 = l。
      [0162] 雖然CS2=1,可以使第九開關(guān)晶體管M9導(dǎo)通,以將第二時(shí)鐘信號(hào)端CK2的高電位的 信號(hào)提供給第十開關(guān)晶體管M10的源極,但是由于lnput = 0使第六開關(guān)晶體管M6截止, ReSet = 0使第七開關(guān)晶體管M7和第十二開關(guān)晶體管M12均截止,CK3 = 0使第二開關(guān)晶體管 M2截止,因此第二節(jié)點(diǎn)B的電位仍為高電位,以保證第一開關(guān)晶體管Ml和第十一開關(guān)晶體管 Mil均導(dǎo)通;由于第一開關(guān)晶體管Ml導(dǎo)通并將參考信號(hào)端VSS的低電位的信號(hào)提供給第一節(jié) 點(diǎn)A,以保證第一節(jié)點(diǎn)A的電位為低電位;由于第一節(jié)點(diǎn)A的電位仍為低電位,以保證第四開 關(guān)晶體管M4、第五開關(guān)晶體管M5和第十開關(guān)晶體管M10均截止;因此,無論第一削角控制信 號(hào)端CS1和第二削角控制信號(hào)端CS2的電位如何變化,都不會(huì)使第一時(shí)鐘信號(hào)端CK1的電位 和第二時(shí)鐘信號(hào)端CK2的電位影響驅(qū)動(dòng)信號(hào)輸出端Output輸出的掃描信號(hào)的電位;由于第 十一開關(guān)晶體管Mil導(dǎo)通并將參考信號(hào)端VSS的低電位的信號(hào)提供給驅(qū)動(dòng)信號(hào)輸出端 Output,因此驅(qū)動(dòng)信號(hào)輸出端Output輸出低電位的掃描信號(hào)。
      [0163] 在 T5 階段,Input = 0,Reset = 0,CKl=0,CK2 = 0,CK3 = l,CSl=0,CS2 = l。
      [0164] 由于lnput = 0,因此第六開關(guān)晶體管M6截止;由于ReSet = 0,因此第七開關(guān)晶體管 M7和第十二開關(guān)晶體管M12均截止;由于CK3 = 1,因此第二開關(guān)晶體管M2、第十三開關(guān)晶體 管M13和第十四開關(guān)晶體管M14均導(dǎo)通;由于第十三開關(guān)晶體管M13導(dǎo)通并將輸入信號(hào)端 Input的低電位的信號(hào)提供給第一節(jié)點(diǎn)A,因此第一節(jié)點(diǎn)A的電位為低電位;由于第二開關(guān)晶 體管M2導(dǎo)通并將第三時(shí)鐘信號(hào)端CK3的高電位的信號(hào)提供給第三開關(guān)晶體管M3的柵極,以 保證第三開關(guān)晶體管M3導(dǎo)通;由于第三開關(guān)晶體管M3導(dǎo)通并將第二時(shí)鐘信號(hào)端CK2的高電 位的信號(hào)提供給第二節(jié)點(diǎn)B,因此第二節(jié)點(diǎn)B的電位為高電位;由于第二節(jié)點(diǎn)B的電位為高電 位,因此第一開關(guān)晶體管Ml和第十一開關(guān)晶體管Mil均導(dǎo)通;由于第一開關(guān)晶體管Ml導(dǎo)通并 將參考信號(hào)端VSS的低電位的信號(hào)提供給第一節(jié)點(diǎn)A,以進(jìn)一步保證第一節(jié)點(diǎn)A的電位為低 電位;由于第十一開關(guān)晶體管Mil導(dǎo)通并將參考信號(hào)端VSS的低電位的信號(hào)提供給驅(qū)動(dòng)信號(hào) 輸出端Output,因此驅(qū)動(dòng)信號(hào)輸出端Output輸出低電位的掃描信號(hào);并且由于第十二開關(guān) 晶體管M12導(dǎo)通并將參考信號(hào)端VSS的低電位的信號(hào)提供給驅(qū)動(dòng)信號(hào)輸出端Output,以進(jìn)一 步保證驅(qū)動(dòng)信號(hào)輸出端Output輸出低電位的掃描信號(hào)。
      [0165] 在本發(fā)明實(shí)施例提供的上述移位寄存器中,在T5階段之后,一直重復(fù)執(zhí)行T4階段 和T5階段的工作過程,直至輸入信號(hào)端Input的電位再次變?yōu)楦唠娢弧?br>[0166] 在實(shí)施例一的T2階段的中,由于可以將不同電壓幅度的第一時(shí)鐘信號(hào)端的信號(hào)和 第二時(shí)鐘信號(hào)端的信號(hào)提供給驅(qū)動(dòng)信號(hào)輸出端,因此在此階段可以使驅(qū)動(dòng)信號(hào)輸出端輸出 的高電位的具有削角波形的掃描信號(hào),以形成具有削角波形的掃描信號(hào)。
      [0167] 實(shí)施例二、
      [0168] 以圖4b所示的移位寄存器的結(jié)構(gòu)為例對(duì)其工作過程作以描述,其中,在圖4b所示 的移位寄存器中,所有開關(guān)晶體管均為P型開關(guān)晶體管,第一時(shí)鐘信號(hào)端CK1的電壓幅度Vcki 與第二時(shí)鐘信號(hào)端CK2的電壓幅度Vck2不相同,參考信號(hào)端VSS的電位為高電位,對(duì)應(yīng)的輸入 輸出時(shí)序圖如圖5b所示。具體地,選取如圖5b所示的輸入輸出時(shí)序圖中的ΤΙ、T2、T3、T4和T5 五個(gè)階段。
      [0169] 在 T1 階段,Input = 0,Reset = l,CKl = l,CK2 = l,CK3 = 0,CSl = l,CS2 = 0。
      [0170] 由于Reset = l,因此第七開關(guān)晶體管M7和第十二開關(guān)晶體管M12均截止;由于 lnput = 0,因此第六開關(guān)晶體管M6導(dǎo)通;由于第六開關(guān)晶體管M6導(dǎo)通并將輸入信號(hào)端Input 的低電位的信號(hào)提供給第一節(jié)點(diǎn)A,因此第一節(jié)點(diǎn)A的電位為低電位,電容C開始充電;由于 CK3 = 0,因此第二開關(guān)晶體管M2、第十三開關(guān)晶體管M13和第十四開關(guān)晶體管M14均導(dǎo)通;由 于第十三開關(guān)晶體管M13導(dǎo)通,并將輸入信號(hào)端Input的低電位的信號(hào)提供給第一節(jié)點(diǎn)A,以 進(jìn)一步保證第一節(jié)點(diǎn)A的電位為低電位;由于第一節(jié)點(diǎn)A的電位為低電位,因此第四開關(guān)晶 體管M4、第五開關(guān)晶體管M5和第十開關(guān)晶體管M10均導(dǎo)通;由于第四開關(guān)晶體管M4導(dǎo)通并將 參考信號(hào)端VSS的高電位的信號(hào)提供給第三開關(guān)晶體管M3的柵極,保證第三開關(guān)晶體管M3 處于截止?fàn)顟B(tài),以不影響第二節(jié)點(diǎn)B的電位;由于第五開關(guān)晶體管M5導(dǎo)通并將參考信號(hào)端 VSS的高電位的信號(hào)提供給第二節(jié)點(diǎn)B,因此第二節(jié)點(diǎn)B的電位為高電位;由于第二節(jié)點(diǎn)B的 電位為高電位,因此第一開關(guān)晶體管Ml和第十一開關(guān)晶體管Mil均截止;由于CS1 = 1,因此 第八開關(guān)晶體管M8截止;由于CS2 = 0,因此第九開關(guān)晶體管M9導(dǎo)通;由于第九開關(guān)晶體管M9 導(dǎo)通并將第二時(shí)鐘信號(hào)端CK2的高電位的信號(hào)提供給第十開關(guān)晶體管M10的源極;由于第十 開關(guān)晶體管M10導(dǎo)通并其源極的信號(hào)提供給驅(qū)動(dòng)信號(hào)輸出端Output,因此驅(qū)動(dòng)信號(hào)輸出端 Output輸出高電位的掃描信號(hào);由于第十四開關(guān)晶體管M14導(dǎo)通并將參考信號(hào)端VSS的高電 位的信號(hào)提供給驅(qū)動(dòng)信號(hào)輸出端Output,以進(jìn)一步保證驅(qū)動(dòng)信號(hào)輸出端Output輸出高電位 的掃描信號(hào)。
      [0171] 在 T2 階段,Input = l,Reset = l,CKl=0,CK2 = 0,CK3 = l,CSl=0,CS2 = l。
      [0172] 由于Input = l,因此第六開關(guān)晶體管M6截止;由于Reset = l,因此第七開關(guān)晶體管 M7和第十二開關(guān)晶體管M12均截止;由于CK3 = 1,因此第二開關(guān)晶體管M2、第十三開關(guān)晶體 管M13和第十四開關(guān)晶體管M14均截止;因此第一節(jié)點(diǎn)A處于浮接狀態(tài),由于第一節(jié)點(diǎn)A處于 浮接狀態(tài),由于電容C的自舉作用,可以維持電容C兩端的電壓差穩(wěn)定,因此第一節(jié)點(diǎn)A的電 位保持為低電位,以保證第四開關(guān)晶體管M4、第五開關(guān)晶體管M5和第十開關(guān)晶體管M10均導(dǎo) 通;由于第四開關(guān)晶體管M4導(dǎo)通并將參考信號(hào)端VSS的高電位的信號(hào)提供給第三開關(guān)晶體 管M3的柵極,以保證第三開關(guān)晶體管M3截止;由于第五開關(guān)晶體管M5導(dǎo)通并將參考信號(hào)端 VSS的高電位的信號(hào)提供給第二節(jié)點(diǎn)B,因此第二節(jié)點(diǎn)B的電位為高電位;由于第二節(jié)點(diǎn)B的 電位為高電位,因此第一開關(guān)晶體管Ml和第十一開關(guān)晶體管Mil均截止;由于CS2=1,因此 第九開關(guān)晶體管M9截止;由于CS1 = 0,因此第八開關(guān)晶體管M8導(dǎo)通;由于第八開關(guān)晶體管M8 導(dǎo)通并將第一時(shí)鐘信號(hào)端CK1的低電位的電壓幅度為VCK1的信號(hào)提供給驅(qū)動(dòng)信號(hào)輸出端 Output,因此驅(qū)動(dòng)信號(hào)輸出端Output輸出低電位的電壓幅度為Vcki的掃描信號(hào);由于電容C 的自舉作用,為了維持電容C兩端的電壓差穩(wěn)定,因此第一節(jié)點(diǎn)A的電位被進(jìn)一步拉低,保證 第十開關(guān)晶體管M10完全導(dǎo)通,以將第一時(shí)鐘信號(hào)端CK1的低電位的電壓幅度為V CK1的信號(hào) 提供給驅(qū)動(dòng)信號(hào)輸出端Output。
      [0173] 之后,Input = l,Reset = l,CKl=0,CK2 = 0,CK3 = l,CSl = l,CS2 = 0。
      [0174] 由于CS1 = 1,因此第八開關(guān)晶體管M8截止;由于CS2 = 0,因此第九開關(guān)晶體管M9導(dǎo) 通;由于第九開關(guān)晶體管M9導(dǎo)通并將第二時(shí)鐘信號(hào)端CK2的低電位的電壓幅度為VCK2的信號(hào) 提供給第十開關(guān)晶體管M10的源極;由于第二開關(guān)晶體管M2、第六開關(guān)晶體管M6、第七開關(guān) 晶體管M7和第十三開關(guān)晶體管M13均截止,因此第一節(jié)點(diǎn)A仍處于浮接狀態(tài);并且由于電容C 的自舉作用,為了維持電容C兩端的電壓差穩(wěn)定,因此第一節(jié)點(diǎn)A的電位仍被進(jìn)一步拉低,以 保證第十開關(guān)晶體管M10完全導(dǎo)通;由于第十開關(guān)晶體管M10導(dǎo)通并將第一時(shí)鐘信號(hào)端CK1 的低電位的電壓幅度為V CK2的信號(hào)提供給驅(qū)動(dòng)信號(hào)輸出端Output,因此驅(qū)動(dòng)信號(hào)輸出端 Output輸出低電位的電壓幅度為VCK2的掃描信號(hào)。
      [0175] 在 T3 階段,Input = l,Reset = 0,CKl = l,CK2 = l,CK3 = 0,CSl = l,CS2 = 0。
      [0176] 由于Input = l,因此第六開關(guān)晶體管M6截止;由于ReSet = 0,因此第七開關(guān)晶體管 M7和第十二開關(guān)晶體管M12均導(dǎo)通;由于第七開關(guān)晶體管M7導(dǎo)通并將參考信號(hào)端VSS的高電 位的信號(hào)提供給第一節(jié)點(diǎn)A,因此第一節(jié)點(diǎn)A的電位為高電位;由于CK3 = 0,因此第二開關(guān)晶 體管M2、第十三開關(guān)晶體管M13和第十四開關(guān)晶體管M14均導(dǎo)通;由于第十三開關(guān)晶體管M13 導(dǎo)通并將輸入信號(hào)端Input的高電位的信號(hào)提供給第一節(jié)點(diǎn)A,以進(jìn)一步保證第一節(jié)點(diǎn)A為 高電位;由于第一節(jié)點(diǎn)A的電位為高電位,因此第四開關(guān)晶體管M4、第五開關(guān)晶體管M5和第 十開關(guān)晶體管M10均截止;由于第二開關(guān)晶體管M2導(dǎo)通并將第三時(shí)鐘信號(hào)端CK3的低電位的 信號(hào)提供給第三開關(guān)晶體管M3的柵極,以保證第三開關(guān)晶體管M3導(dǎo)通;由于第三開關(guān)晶體 管M3導(dǎo)通并將第三時(shí)鐘信號(hào)端CK3的低電位的信號(hào)提供給第二節(jié)點(diǎn)B,因此第二節(jié)點(diǎn)B的電 位為低電位;由于第二節(jié)點(diǎn)B的電位為低電位,因此第一開關(guān)晶體管Ml和第十一開關(guān)晶體管 Mil均導(dǎo)通;由于第一開關(guān)晶體管Ml導(dǎo)通并將參考信號(hào)端VSS的高電位的信號(hào)提供給第一節(jié) 點(diǎn)A,以進(jìn)一步保證第一節(jié)點(diǎn)A的電位為高電位;由于第十一開關(guān)晶體管Mil導(dǎo)通并將參考信 號(hào)端VSS的高電位的信號(hào)提供給驅(qū)動(dòng)信號(hào)輸出端Output,因此驅(qū)動(dòng)信號(hào)輸出端Output輸出 高電位的掃描信號(hào);并且由于第十二開關(guān)晶體管M12導(dǎo)通并將參考信號(hào)端VSS的高電位的信 號(hào)提供給驅(qū)動(dòng)信號(hào)輸出端Output,以進(jìn)一步保證驅(qū)動(dòng)信號(hào)輸出端Output輸出高電位的掃描 信號(hào);以及由于第十四開關(guān)晶體管M14導(dǎo)通并將參考信號(hào)端VSS的高電位的信號(hào)提供給驅(qū)動(dòng) 信號(hào)輸出端Output,以進(jìn)一步保證驅(qū)動(dòng)信號(hào)輸出端Output輸出高電位的掃描信號(hào)。
      [0177] 在 T4 階段,Input = l,Reset = l,CKl=0,CK2 = 0,CK3 = l,CSl=0,CS2 = l。
      [0178] 由于Input = l,因此第六開關(guān)晶體管M6截止;由于CK3 = 1,因此第二開關(guān)晶體管 M2、第十三開關(guān)晶體管M13和第十四開關(guān)晶體管M14均截止;由于Reset = l,因此第七開關(guān)晶 體管M7和第十二開關(guān)晶體管M12均截止;因此第一節(jié)點(diǎn)A不會(huì)被充電,第二節(jié)點(diǎn)B不會(huì)被放 電,第二節(jié)點(diǎn)B的電位保持為低電位,以保證第一開關(guān)晶體管Ml和第十一開關(guān)晶體管Mil均 導(dǎo)通;由于第一開關(guān)晶體管Ml導(dǎo)通并將參考信號(hào)端VSS的高電位的信號(hào)提供給第一節(jié)點(diǎn)A, 以保證第一節(jié)點(diǎn)A的電位為高電位;由于第一節(jié)點(diǎn)A的電位為高電位,因此第四開關(guān)晶體管 M4、第五開關(guān)晶體管M5和第十開關(guān)晶體管M10均截止;由于第十開關(guān)晶體管M10截止,因此無 論第一削角控制信號(hào)端CS1和第二削角控制信號(hào)端CS2的電位如何變化,都不會(huì)使第一時(shí)鐘 信號(hào)端CK1的電位和第二時(shí)鐘信號(hào)端CK2的電位影響驅(qū)動(dòng)信號(hào)輸出端Output輸出的掃描信 號(hào)的電位;由于第十一開關(guān)晶體管Mil導(dǎo)通并將參考信號(hào)端VSS的高電位的信號(hào)提供給驅(qū)動(dòng) 信號(hào)輸出端Output,因此驅(qū)動(dòng)信號(hào)輸出端Output輸出高電位的掃描信號(hào)。
      [0179] 之后,Input = l,Reset = l,CKl=0,CK2 = 0,CK3 = l,CSl = l,CS2 = 0。
      [0180] 雖然CS2 = 0,可以使第九開關(guān)晶體管M9導(dǎo)通,以將第二時(shí)鐘信號(hào)端CK2的低電位的 信號(hào)提供給第十開關(guān)晶體管M10的源極,但是由于Input=l使第六開關(guān)晶體管M6截止, Reset = l使第七開關(guān)晶體管M7和第十二開關(guān)晶體管M12均截止,CK3=1使第二開關(guān)晶體管 M2截止,因此第二節(jié)點(diǎn)B的電位仍為低電位,以保證第一開關(guān)晶體管Ml和第十一開關(guān)晶體管 Mil均導(dǎo)通;由于第一開關(guān)晶體管Ml導(dǎo)通并將參考信號(hào)端VSS的高電位的信號(hào)提供給第一節(jié) 點(diǎn)A,以保證第一節(jié)點(diǎn)A的電位為高電位;由于第一節(jié)點(diǎn)A的電位仍為高電位,以保證第四開 關(guān)晶體管M4、第五開關(guān)晶體管M5和第十開關(guān)晶體管M10均截止;因此,無論第一削角控制信 號(hào)端CS1和第二削角控制信號(hào)端CS2的電位如何變化,都不會(huì)使第一時(shí)鐘信號(hào)端CK1的電位 和第二時(shí)鐘信號(hào)端CK2的電位影響驅(qū)動(dòng)信號(hào)輸出端Output輸出的掃描信號(hào)的電位;由于第 十一開關(guān)晶體管Mil導(dǎo)通并將參考信號(hào)端VSS的高電位的信號(hào)提供給驅(qū)動(dòng)信號(hào)輸出端 Output,因此驅(qū)動(dòng)信號(hào)輸出端Output輸出高電位的掃描信號(hào)。
      [0181] 在 T5 階段,Input = l,Reset = l,CKl = l,CK2 = l,CK3 = 0,CSl = l,CS2 = 0。
      [0182] 由于Input = l,因此第六開關(guān)晶體管M6截止;由于Reset = l,因此第七開關(guān)晶體管 M7和第十二開關(guān)晶體管M12均截止;由于CK3 = 0,因此第二開關(guān)晶體管M2、第十三開關(guān)晶體 管M13和第十四開關(guān)晶體管M14均導(dǎo)通;由于第十三開關(guān)晶體管M13導(dǎo)通并將輸入信號(hào)端 Input的高電位的信號(hào)提供給第一節(jié)點(diǎn)A,因此第一節(jié)點(diǎn)A的電位為高電位;由于第二開關(guān)晶 體管M2導(dǎo)通并將第三時(shí)鐘信號(hào)端CK3的低電位的信號(hào)提供給第三開關(guān)晶體管M3的柵極,以 保證第三開關(guān)晶體管M3導(dǎo)通;由于第三開關(guān)晶體管M3導(dǎo)通并將第二時(shí)鐘信號(hào)端CK2的低電 位的信號(hào)提供給第二節(jié)點(diǎn)B,因此第二節(jié)點(diǎn)B的電位為低電位;由于第二節(jié)點(diǎn)B的電位為低電 位,因此第一開關(guān)晶體管Ml和第十一開關(guān)晶體管Mil均導(dǎo)通;由于第一開關(guān)晶體管Ml導(dǎo)通并 將參考信號(hào)端VSS的高電位的信號(hào)提供給第一節(jié)點(diǎn)A,以進(jìn)一步保證第一節(jié)點(diǎn)A的電位為高 電位;由于第十一開關(guān)晶體管Mil導(dǎo)通并將參考信號(hào)端VSS的高電位的信號(hào)提供給驅(qū)動(dòng)信號(hào) 輸出端Output,因此驅(qū)動(dòng)信號(hào)輸出端Output輸出高電位的掃描信號(hào);并且由于第十二開關(guān) 晶體管M12導(dǎo)通并將參考信號(hào)端VSS的高電位的信號(hào)提供給驅(qū)動(dòng)信號(hào)輸出端Output,以進(jìn)一 步保證驅(qū)動(dòng)信號(hào)輸出端Output輸出高電位的掃描信號(hào)。
      [0183] 在本發(fā)明實(shí)施例提供的上述移位寄存器中,在T5階段之后,一直重復(fù)執(zhí)行T4階段 和T5階段的工作過程,直至輸入信號(hào)端Input的電位再次變?yōu)榈碗娢弧?br>[0184] 在實(shí)施例二的T2階段的中,由于可以將不同電壓幅度的第一時(shí)鐘信號(hào)端的信號(hào)和 第二時(shí)鐘信號(hào)端的信號(hào)提供給驅(qū)動(dòng)信號(hào)輸出端,因此在此階段可以使驅(qū)動(dòng)信號(hào)輸出端輸出 的低電位的具有削角波形的掃描信號(hào),以形成具有削角波形的掃描信號(hào)。
      [0185] 基于同一發(fā)明構(gòu)思,本發(fā)明實(shí)施例還提供了一種柵極驅(qū)動(dòng)電路,如圖6所示,包括 級(jí)聯(lián)的多個(gè)移位寄存器:SR(1)、SR(2)…SR(n-l)、SR(n)、SR(n+l)'"SR(N-l)、SR(N)(*Nf 移位寄存器,Kn<N),其中,
      [0186] 第一級(jí)移位寄存器SR(1)的輸入信號(hào)端Input與幀觸發(fā)信號(hào)端STV相連;
      [0187] 除第一級(jí)移位寄存器SR(1)之外,其余各級(jí)移位寄存器SR(n)的輸入信號(hào)端Input 分別與上一級(jí)移位寄存器SR(n-l)的驅(qū)動(dòng)信號(hào)輸出端0utput_n-l相連;
      [0188]除最后一級(jí)移位寄存器SR(N)之外,其余各級(jí)移位寄存器SR(n)的復(fù)位信號(hào)端 Reset分別與下一級(jí)移位寄存器SR(n+l)的驅(qū)動(dòng)信號(hào)輸出端0utput_n+l相連。
      [0189] 具體地,上述柵極驅(qū)動(dòng)電路中的每個(gè)移位寄存器的具體結(jié)構(gòu)與本發(fā)明實(shí)施例提供 的上述任一種移位寄存器在功能和結(jié)構(gòu)上均相同,重復(fù)之處不再贅述。
      [0190] 在具體實(shí)施時(shí),在本發(fā)明提供的上述柵極驅(qū)動(dòng)電路中,如圖6所示,各級(jí)移位寄存 器的參考信號(hào)端VSS均與同一參考信號(hào)控制端vss相連;第2k_l級(jí)移位寄存器的第一時(shí)鐘信 號(hào)端CK1和第2k級(jí)移位寄存器的第二時(shí)鐘信號(hào)端CK2均與同一時(shí)鐘端即第一時(shí)鐘端ckl相 連;第2k-l級(jí)移位寄存器的第二時(shí)鐘信號(hào)端CK2和第2k級(jí)移位寄存器的第一時(shí)鐘信號(hào)端CK1 均與同一時(shí)鐘端即第二時(shí)鐘端ck2相連;其中,k為大于0的正整數(shù)。
      [0191] 在具體實(shí)施時(shí),在本發(fā)明提供的上述柵極驅(qū)動(dòng)電路中,通過第一削角控制端和第 二削角控制端分別向各級(jí)移位寄存器的第一削角控制信號(hào)端和第二削角控制信號(hào)端提供 對(duì)應(yīng)的削角控制信號(hào),以實(shí)現(xiàn)各級(jí)移位寄存器輸出具有削角波形的掃描信號(hào)。
      [0192] 較佳地,為了簡化電路結(jié)構(gòu),第一削角控制信號(hào)端的信號(hào)和第二削角控制信號(hào)端 的信號(hào)為與第一時(shí)鐘信號(hào)端的信號(hào)的周期相同的時(shí)鐘信號(hào),在具體實(shí)施時(shí),在本發(fā)明提供 的上述柵極驅(qū)動(dòng)電路中,如圖6所示,第2k-l級(jí)移位寄存器的第一削角控制信號(hào)端CS1和第 2k級(jí)移位寄存器的第二削角控制信號(hào)端CS2均與同一削角信號(hào)端即第一削角信號(hào)端csl相 連;第2k-l級(jí)移位寄存器的第二削角控制信號(hào)端CS2和第2k級(jí)移位寄存器的第一削角控制 信號(hào)端CS1均與同一削角信號(hào)端即第二削角信號(hào)端cs2相連;其中,第一削角信號(hào)端csl輸出 的信號(hào)與第二削角信號(hào)端cs2輸出的信號(hào)周期相同,相位相反并且第一削角信號(hào)端csl輸出 的信號(hào)的占空比與第二削角信號(hào)端cs2輸出的信號(hào)的占空比之和為1。這樣可以僅需設(shè)置兩 條信號(hào)線分別與柵極驅(qū)動(dòng)電路中的各級(jí)移位寄存器的第一削角控制信號(hào)端和第二削角控 制信號(hào)端相連以提供信號(hào),即可滿足該柵極驅(qū)動(dòng)電路中各級(jí)移位寄存器輸出具有削角波形 的掃描信號(hào)的需求,從而簡化電路設(shè)計(jì)。
      [0193] 基于同一發(fā)明構(gòu)思,本發(fā)明實(shí)施例還提供了一種顯示裝置,包括本發(fā)明提供的上 述柵極驅(qū)動(dòng)電路。通過該柵極驅(qū)動(dòng)電路為顯示裝置中顯示面板的各柵線提供具有削角波形 的掃描信號(hào),其具體實(shí)施可參見上述移位寄存器的實(shí)施過程,相同之處不再贅述。該顯示裝 置可以為:手機(jī)、平板電腦、電視機(jī)、顯示器、筆記本電腦、數(shù)碼相框、導(dǎo)航儀等任何具有顯示 功能的產(chǎn)品或部件。對(duì)于該顯示裝置的其它必不可少的組成部分均為本領(lǐng)域的普通技術(shù)人 員應(yīng)該理解具有的,在此不做贅述,也不應(yīng)作為對(duì)本發(fā)明的限制。
      [0194] 本發(fā)明實(shí)施例提供的移位寄存器、柵極驅(qū)動(dòng)電路及顯示裝置,包括:輸入模塊、第 一復(fù)位模塊、節(jié)點(diǎn)控制模塊、削角控制模塊、第一輸出模塊以及第二輸出模塊;其中,輸入模 塊用于在輸入信號(hào)端的控制下將輸入信號(hào)端的信號(hào)提供給第一節(jié)點(diǎn);第一復(fù)位模塊用于在 復(fù)位信號(hào)端的控制下將參考信號(hào)端的信號(hào)提供給第一節(jié)點(diǎn);節(jié)點(diǎn)控制模塊用于控制第一節(jié) 點(diǎn)的電位與第二節(jié)點(diǎn)的電位相反;削角控制模塊用于在第一削角控制信號(hào)端的控制下將第 一時(shí)鐘信號(hào)端的信號(hào)提供給第一輸出模塊的第一端,在第二削角控制信號(hào)端的控制下將第 二時(shí)鐘信號(hào)端的信號(hào)提供給第一輸出模塊的第一端;其中,第一時(shí)鐘信號(hào)端的信號(hào)的電壓 幅度與第二時(shí)鐘信號(hào)端的信號(hào)的電壓幅度不相同;第一輸出模塊用于在第一節(jié)點(diǎn)的控制下 將第一輸出模塊的第一端的信號(hào)提供給驅(qū)動(dòng)信號(hào)輸出端,以及在第一節(jié)點(diǎn)處于浮接狀態(tài) 時(shí),保持第一節(jié)點(diǎn)與驅(qū)動(dòng)信號(hào)輸出端之間的電壓差穩(wěn)定;第二輸出模塊用于在第二節(jié)點(diǎn)的 控制下將參考信號(hào)端的信號(hào)提供給驅(qū)動(dòng)信號(hào)輸出端。本發(fā)明實(shí)施例提供的上述移位寄存 器、柵極驅(qū)動(dòng)電路及顯示裝置,通過設(shè)置削角控制模塊,并且通過上述六個(gè)模塊的相互配 合,可以使驅(qū)動(dòng)信號(hào)輸出端輸出的掃描信號(hào)的電位發(fā)生改變,以形成具有削角波形的掃描 信號(hào),當(dāng)將該具有削角波形的掃描信號(hào)依次通過各行柵線輸入到對(duì)應(yīng)行中的各像素單元 時(shí),可以使跳變電壓AVp減小,從而改善顯示面板的閃爍、殘像等現(xiàn)象,提高顯示面板的顯 不品質(zhì)。
      [0195] 顯然,本領(lǐng)域的技術(shù)人員可以對(duì)本發(fā)明進(jìn)行各種改動(dòng)和變型而不脫離本發(fā)明的精 神和范圍。這樣,倘若本發(fā)明的這些修改和變型屬于本發(fā)明權(quán)利要求及其等同技術(shù)的范圍 之內(nèi),則本發(fā)明也意圖包含這些改動(dòng)和變型在內(nèi)。
      【主權(quán)項(xiàng)】
      1. 一種移位寄存器,其特征在于,包括:輸入模塊、第一復(fù)位模塊、節(jié)點(diǎn)控制模塊、削角 控制模塊、第一輸出模塊以及第二輸出模塊;其中, 所述輸入模塊的第一端與輸入信號(hào)端相連,第二端與第一節(jié)點(diǎn)相連;所述輸入模塊用 于在所述輸入信號(hào)端的控制下將所述輸入信號(hào)端的信號(hào)提供給所述第一節(jié)點(diǎn); 所述第一復(fù)位模塊的第一端與復(fù)位信號(hào)端相連,第二端與所述第一節(jié)點(diǎn)相連,第三端 與參考信號(hào)端相連;所述第一復(fù)位模塊用于在所述復(fù)位信號(hào)端的控制下將所述參考信號(hào)端 的信號(hào)提供給所述第一節(jié)點(diǎn); 所述節(jié)點(diǎn)控制模塊的第一端與所述第一節(jié)點(diǎn)相連,第二端與第二節(jié)點(diǎn)相連;所述節(jié)點(diǎn) 控制模塊用于控制所述第一節(jié)點(diǎn)的電位與所述第二節(jié)點(diǎn)的電位相反; 所述削角控制模塊的第一端與第一時(shí)鐘信號(hào)端相連,第二端與第二時(shí)鐘信號(hào)端相連, 第三端與第一削角控制信號(hào)端相連,第四端與第二削角控制信號(hào)端相連,第五端與所述第 一輸出模塊的第一端相連;所述削角控制模塊用于在所述第一削角控制信號(hào)端的控制下將 所述第一時(shí)鐘信號(hào)端的信號(hào)提供給所述第一輸出模塊的第一端,在所述第二削角控制信號(hào) 端的控制下將所述第二時(shí)鐘信號(hào)端的信號(hào)提供給所述第一輸出模塊的第一端;其中,所述 第一時(shí)鐘信號(hào)端的信號(hào)的電壓幅度與所述第二時(shí)鐘信號(hào)端的信號(hào)的電壓幅度不相同; 所述第一輸出模塊的第二端與所述第一節(jié)點(diǎn)相連,第三端與所述移位寄存器的驅(qū)動(dòng)信 號(hào)輸出端相連;所述第一輸出模塊用于在所述第一節(jié)點(diǎn)的控制下將所述第一輸出模塊的第 一端的信號(hào)提供給所述驅(qū)動(dòng)信號(hào)輸出端,以及在所述第一節(jié)點(diǎn)處于浮接狀態(tài)時(shí),保持所述 第一節(jié)點(diǎn)與所述驅(qū)動(dòng)信號(hào)輸出端之間的電壓差穩(wěn)定; 所述第二輸出模塊的第一端與所述參考信號(hào)端相連,第二端與所述第二節(jié)點(diǎn)相連,第 三端與所述驅(qū)動(dòng)信號(hào)輸出端相連;所述第二輸出模塊用于在所述第二節(jié)點(diǎn)的控制下將所述 參考信號(hào)端的信號(hào)提供給所述驅(qū)動(dòng)信號(hào)輸出端。2. 如權(quán)利要求1所述的移位寄存器,其特征在于,所述節(jié)點(diǎn)控制模塊包括:第一控制子 模塊和第二控制子模塊;其中, 所述第一控制子模塊的第一端與所述參考信號(hào)端相連,第二端與所述第一節(jié)點(diǎn)相連, 第三端與所述第二節(jié)點(diǎn)相連;所述第一控制子模塊用于在所述第二節(jié)點(diǎn)的控制下將所述參 考信號(hào)端的信號(hào)提供給所述第一節(jié)點(diǎn); 所述第二控制子模塊的第一端與第三時(shí)鐘信號(hào)端相連,第二端與所述參考信號(hào)端相 連,第三端與所述第一節(jié)點(diǎn)相連,第四端與所述第二節(jié)點(diǎn)相連;所述第二控制子模塊用于僅 在所述第三時(shí)鐘信號(hào)端的控制下將所述第三時(shí)鐘信號(hào)端的信號(hào)提供給所述第二節(jié)點(diǎn),在所 述第三時(shí)鐘信號(hào)端和所述第一節(jié)點(diǎn)的共同控制下使所述第三時(shí)鐘信號(hào)端與所述第二節(jié)點(diǎn) 之間斷路,在所述第一節(jié)點(diǎn)的控制下使所述第三時(shí)鐘信號(hào)端與所述第二節(jié)點(diǎn)之間斷路,以 及在所述第一節(jié)點(diǎn)的控制下將所述參考信號(hào)端的信號(hào)提供給所述第二節(jié)點(diǎn)。3. 如權(quán)利要求2所述的移位寄存器,其特征在于,所述第一控制子模塊包括:第一開關(guān) 晶體管;其中, 所述第一開關(guān)晶體管的柵極與所述第二節(jié)點(diǎn)相連,源極與所述參考信號(hào)端相連,漏極 與所述第一節(jié)點(diǎn)相連。4. 如權(quán)利要求2所述的移位寄存器,其特征在于,所述第二控制子模塊包括:第二開關(guān) 晶體管、第三開關(guān)晶體管、第四開關(guān)晶體管和第五開關(guān)晶體管;其中, 所述第二開關(guān)晶體管的柵極和源極均與所述第三時(shí)鐘信號(hào)端相連,漏極分別與所述第 三開關(guān)晶體管的柵極、以及所述第四開關(guān)晶體管的漏極相連; 所述第三開關(guān)晶體管的源極與所述第三時(shí)鐘信號(hào)端相連,漏極與所述第二節(jié)點(diǎn)相連; 所述第四開關(guān)晶體管的柵極與所述第一節(jié)點(diǎn)相連,源極與所述參考信號(hào)端相連; 所述第五開關(guān)晶體管的柵極與所述第一節(jié)點(diǎn)相連,源極與所述參考信號(hào)端相連,漏極 與所述第二節(jié)點(diǎn)相連。5. 如權(quán)利要求1或2所述的移位寄存器,其特征在于,所述輸入模塊包括:第六開關(guān)晶體 管;其中, 所述第六開關(guān)晶體管的柵極和源極均與所述輸入信號(hào)端相連,漏極與所述第一節(jié)點(diǎn)相 連。6. 如權(quán)利要求1或2所述的移位寄存器,其特征在于,所述第一復(fù)位模塊包括:第七開關(guān) 晶體管;其中, 所述第七開關(guān)晶體管的柵極與所述復(fù)位信號(hào)端相連,源極與所述參考信號(hào)端相連,漏 極與所述第一節(jié)點(diǎn)相連。7. 如權(quán)利要求1或2所述的移位寄存器,其特征在于,所述削角控制模塊包括:第八開關(guān) 晶體管和第九開關(guān)晶體管;其中, 所述第八開關(guān)晶體管的柵極與所述第一削角控制信號(hào)端相連,源極與所述第一時(shí)鐘信 號(hào)端相連,漏極與所述第一輸出模塊的第一端相連; 所述第九開關(guān)晶體管的柵極與所述第二削角控制信號(hào)端相連,源極與所述第二時(shí)鐘信 號(hào)端相連,漏極與所述第一輸出模塊的第一端相連。8. 如權(quán)利要求1或2所述的移位寄存器,其特征在于,所述第一輸出模塊包括:第十開關(guān) 晶體管和電容;其中, 所述第十開關(guān)晶體管的柵極與所述第一節(jié)點(diǎn)相連,源極與所述第一輸出模塊的第一端 相連,漏極與所述驅(qū)動(dòng)信號(hào)輸出端相連; 所述電容的第一端與所述第一節(jié)點(diǎn)相連,第二端與所述驅(qū)動(dòng)信號(hào)輸出端相連。9. 如權(quán)利要求1或2所述的移位寄存器,其特征在于,所述第二輸出模塊包括:第十一開 關(guān)晶體管;其中, 所述第十一開關(guān)晶體管的柵極與所述第二節(jié)點(diǎn)相連,源極與所述參考信號(hào)端相連,漏 極與所述驅(qū)動(dòng)信號(hào)輸出端相連。10. 如權(quán)利要求1或2所述的移位寄存器,其特征在于,還包括:第二復(fù)位模塊;其中, 所述第二復(fù)位模塊的第一端與所述復(fù)位信號(hào)端相連,第二端與所述參考信號(hào)端相連, 第三端與所述驅(qū)動(dòng)信號(hào)輸出端相連;所述第二復(fù)位模塊用于在所述復(fù)位信號(hào)端的控制下將 所述參考信號(hào)端的信號(hào)提供給所述驅(qū)動(dòng)信號(hào)輸出端。11. 如權(quán)利要求10所述的移位寄存器,其特征在于,所述第二復(fù)位模塊包括:第十二開 關(guān)晶體管;其中, 所述第十二開關(guān)晶體管的柵極與所述復(fù)位信號(hào)端相連,源極與所述參考信號(hào)端相連, 漏極與所述驅(qū)動(dòng)信號(hào)輸出端相連。12. 如權(quán)利要求1或2所述的移位寄存器,其特征在于,還包括:第一穩(wěn)定模塊;其中, 所述第一穩(wěn)定模塊的第一端與所述第三時(shí)鐘信號(hào)端相連,第二端與所述輸入信號(hào)端相 連,第三端與所述第一節(jié)點(diǎn)相連;所述第一穩(wěn)定模塊用于在所述第三時(shí)鐘信號(hào)端的控制下 將所述輸入信號(hào)端的信號(hào)提供給所述第一節(jié)點(diǎn)。13. 如權(quán)利要求12所述的移位寄存器,其特征在于,所述第一穩(wěn)定模塊包括:第十三開 關(guān)晶體管;其中, 所述第十三開關(guān)晶體管的柵極與所述第三時(shí)鐘信號(hào)端相連,源極與所述輸入信號(hào)端相 連,漏極與所述第一節(jié)點(diǎn)相連。14. 如權(quán)利要求1或2所述的移位寄存器,其特征在于,還包括:第二穩(wěn)定模塊;其中, 所述第二穩(wěn)定模塊的第一端與所述第三時(shí)鐘信號(hào)端相連,第二端與所述參考信號(hào)端相 連,第三端與所述驅(qū)動(dòng)信號(hào)輸出端相連;所述第二穩(wěn)定模塊用于在所述第三時(shí)鐘信號(hào)端的 控制下將所述參考信號(hào)端的信號(hào)提供給所述驅(qū)動(dòng)信號(hào)輸出端。15. 如權(quán)利要求14所述的移位寄存器,其特征在于,所述第二穩(wěn)定模塊包括:第十四開 關(guān)晶體管;其中, 所述第十四開關(guān)晶體管的柵極與所述第三時(shí)鐘信號(hào)端相連,源極與所述參考信號(hào)端相 連,漏極與所述驅(qū)動(dòng)信號(hào)輸出端相連。16. -種柵極驅(qū)動(dòng)電路,其特征在于,包括級(jí)聯(lián)的多個(gè)如權(quán)利要求1-15任一項(xiàng)所述的移 位寄存器;其中, 第一級(jí)移位寄存器的輸入信號(hào)端與幀觸發(fā)信號(hào)端相連; 除第一級(jí)移位寄存器之外,其余各級(jí)移位寄存器的輸入信號(hào)端分別與上一級(jí)移位寄存 器的驅(qū)動(dòng)信號(hào)輸出端相連; 除最后一級(jí)移位寄存器之外,其余各級(jí)移位寄存器的復(fù)位信號(hào)端分別與下一級(jí)移位寄 存器的驅(qū)動(dòng)信號(hào)輸出端相連。17. -種顯示裝置,其特征在于,包括如權(quán)利要求16所述的柵極驅(qū)動(dòng)電路。
      【文檔編號(hào)】G11C19/28GK106098101SQ201610394120
      【公開日】2016年11月9日
      【申請(qǐng)日】2016年6月6日 公開號(hào)201610394120.3, CN 106098101 A, CN 106098101A, CN 201610394120, CN-A-106098101, CN106098101 A, CN106098101A, CN201610394120, CN201610394120.3
      【發(fā)明人】趙劍, 陳沫, 熊雄
      【申請(qǐng)人】京東方科技集團(tuán)股份有限公司, 合肥鑫晟光電科技有限公司
      網(wǎng)友詢問留言 已有0條留言
      • 還沒有人留言評(píng)論。精彩留言會(huì)獲得點(diǎn)贊!
      1